diff --git "a/PL9fwy3NUQKwZxV6lHjK-ShPlZD0H8baax/SbZGgvk0B1k_postprocess.srt" "b/PL9fwy3NUQKwZxV6lHjK-ShPlZD0H8baax/SbZGgvk0B1k_postprocess.srt" new file mode 100644--- /dev/null +++ "b/PL9fwy3NUQKwZxV6lHjK-ShPlZD0H8baax/SbZGgvk0B1k_postprocess.srt" @@ -0,0 +1,4064 @@ +1 +00:00:20,990 --> 00:00:27,950 +السلام عليكم بسم الله هنشوف فالجهة testbench اللي + +2 +00:00:27,950 --> 00:00:32,310 +ها في قدر اللي كنا شفناها قبل كده في ال listing + +3 +00:00:32,310 --> 00:00:38,050 +التالي هتلاقي عامل design entity مسميها testbench + +4 +00:00:38,050 --> 00:00:43,550 +ممكن تسميه أي اسم طبعا فيه لها entity ولها + +5 +00:00:43,550 --> 00:00:46,790 +architecture وال architecture سماها ايش behavior + +6 +00:00:46,790 --> 00:00:47,510 +طلع هنا + +7 +00:00:53,530 --> 00:00:58,770 +بدأ هنا باستخدام library clause و use clause لأنه + +8 +00:00:58,770 --> 00:01:02,890 +مستخدم data type standard logic ال data type هذا + +9 +00:01:02,890 --> 00:01:08,370 +معرف في ال package هذه تمام اللي هي جزء من ال + +10 +00:01:08,370 --> 00:01:12,690 +library هذه فلذلك اضطرر استخدم ال two clauses اللي + +11 +00:01:12,690 --> 00:01:18,450 +هما دول بعدين اتلاحظ عمل entity تمام سماها + +12 +00:01:18,450 --> 00:01:25,620 +testbenchis و end testbench mt فاضية من جوا لانه + +13 +00:01:25,620 --> 00:01:32,040 +ال testbench مالهاش parts لا input ولا output تمام + +14 +00:01:32,040 --> 00:01:36,980 +لكن عشان يكون design entity اتعرف عليها ال VHDL + +15 +00:01:36,980 --> 00:01:42,940 +بدك تحط entity تمام و لكن mt بعدين ال architecture + +16 +00:01:42,940 --> 00:01:49,800 +سماها behavior ممكن تسميها من عندك اي اسم تانيof + +17 +00:01:49,800 --> 00:01:54,740 +which entity ال entity هذه اللي احنا عرفناها of + +18 +00:01:54,740 --> 00:02:00,880 +testbench is معرف variables قولنا ال unit under + +19 +00:02:00,880 --> 00:02:07,200 +test عندنا الفيجور اللي فات اللي هو ال VHDL design + +20 +00:02:07,200 --> 00:02:10,840 +description file اللي احنا كنا عملناه قبل كده + +21 +00:02:10,840 --> 00:02:16,640 +كتبناه بال VHDL هذه ال path تبعته ال a و ال b و ال + +22 +00:02:16,640 --> 00:02:21,820 +sum و carry outمحتاج انت في ال testbench تعرف + +23 +00:02:21,820 --> 00:02:26,960 +input و output اخرى غير هدول عشان توصلهم مع مين؟ + +24 +00:02:26,960 --> 00:02:31,980 +مع الأصليين تمام؟ لذلك هتلاقي الآن عمل declaration + +25 +00:02:31,980 --> 00:02:38,920 +لل + +26 +00:02:38,920 --> 00:02:43,820 +A underscore testbench عشان يوصلها مع ال A تبع ال + +27 +00:02:43,820 --> 00:02:48,680 +UUT ال unit under testwill be test bench و ال sum + +28 +00:02:48,680 --> 00:02:52,260 +test bench will carry out test bench و ايش نوعهم + +29 +00:02:52,260 --> 00:02:55,660 +كلهم standard ايش logic كنا جونا ال standard logic + +30 +00:02:55,660 --> 00:03:01,540 +ممكن ياخد واحدة من تسعة قيم مش هيك ولا منهم ال + +31 +00:03:01,540 --> 00:03:05,960 +zero والواحد بجيت القيم الأخرى هنشوف ايش فى دي + +32 +00:03:05,960 --> 00:03:10,340 +data و نتعرف عليها later ان شاء اللهبعدين ال unit + +33 +00:03:10,340 --> 00:03:13,720 +under test لازم تعملها instance زي object مثلا في + +34 +00:03:13,720 --> 00:03:18,980 +الجابع تعملها here instance شوف كيف تعملها هنا و + +35 +00:03:18,980 --> 00:03:24,200 +تسميها اسم تديها اسم UUT سامعها هنا here UUT ال + +36 +00:03:24,200 --> 00:03:27,480 +instance اللي بدي اعملها و هتكتب كلمة entity بعدين + +37 +00:03:27,480 --> 00:03:32,740 +ان هي instance of which entity of ال half أخر مثلا + +38 +00:03:32,740 --> 00:03:36,580 +اللي احنا عملنا already في ال file الأولاني بعدين + +39 +00:03:36,580 --> 00:03:40,280 +بدأك تشوف كيف هتوصلالـ inputs هدول .. ال .. ال + +40 +00:03:40,280 --> 00:03:44,500 +signals هدول تبعهم ال test bench مع ال post تبعت + +41 +00:03:44,500 --> 00:03:49,140 +ال unit under test تمام فبتعمل حاجة بتسميها port + +42 +00:03:49,140 --> 00:03:54,340 +map port ايش port map تكتب كلمة port و بعدين space + +43 +00:03:54,340 --> 00:03:59,180 +و بعدين كلمة map بعدين between two parentheses ال + +44 +00:03:59,180 --> 00:04:05,060 +a تبعت ال U U T هتوصل مع ال a و ال test benchو ال + +45 +00:04:05,060 --> 00:04:08,300 +B مع ال B to B و ال sum مع ال sum to B و carry out + +46 +00:04:08,300 --> 00:04:12,200 +مع carry out to B و التالي عرفنا ال signal ساعة + +47 +00:04:12,200 --> 00:04:17,620 +استمنش هتوصل معايا pores من ال U U T فهي عاملة + +48 +00:04:17,620 --> 00:04:21,920 +innocence هال gate بعدين بتروح عامل ايه one + +49 +00:04:21,920 --> 00:04:25,180 +process at least one process بالمثال تبع انا بلزم + +50 +00:04:25,180 --> 00:04:29,190 +single air اي processقلنا ال single اللي .. قلنا + +51 +00:04:29,190 --> 00:04:32,810 +اللي possess على بعضها تعتبر كون كاعت stated مش + +52 +00:04:32,810 --> 00:04:36,170 +هيك ولا بينما ال statements اللي جوا بتكون ايه؟ + +53 +00:04:36,170 --> 00:04:43,250 +sequential طلع هنا بدأ + +54 +00:04:43,250 --> 00:04:48,990 +بتعريف constant object سمى period سمى ايه؟ period + +55 +00:04:48,990 --> 00:04:57,060 +ونوع time زي ما في في ال VHDL في integers وفيفى + +56 +00:04:57,060 --> 00:05:01,400 +lots وفى شغلات اخرى وفى بيت وفى سانالوجيك فى من + +57 +00:05:01,400 --> 00:05:06,240 +انواع ال data types time تمام time كام قيمته عشرين + +58 +00:05:06,240 --> 00:05:09,560 +نانو ساكن لان ماجيت لما يجى يطبق ال stimulus + +59 +00:05:09,560 --> 00:05:15,820 +الإثارة يعنى تمام ال inputs هيخلى كل input يمكث + +60 +00:05:15,820 --> 00:05:22,200 +مدة معينة وليكن كام عشرين نانو ساكن اللى بيحدد ال + +61 +00:05:22,200 --> 00:05:27,260 +parameter هذا حقيقة ل specificationsتكون انت مثلا + +62 +00:05:27,260 --> 00:05:30,740 +مسبقا جايل انا بدي لعرف ادر يدين ال sum و ال carry + +63 +00:05:30,740 --> 00:05:34,480 +في مدة اللي تزيد عشرين اياش nano second for any + +64 +00:05:34,480 --> 00:05:37,540 +input change المفروض ال output ال sum قد ال carry + +65 +00:05:37,540 --> 00:05:42,120 +يكونوا خلاص settle استقروا تمام بالكتير بعد عشرين + +66 +00:05:42,120 --> 00:05:46,140 +اياش nano second من هنا و يجيهاش الرقم هذا تمام + +67 +00:05:46,140 --> 00:05:49,180 +فانت معناته you are following ال qualifications + +68 +00:05:49,180 --> 00:05:53,460 +okay بعدين بعد ما في ال process بعد ما تعرف اللي + +69 +00:05:53,460 --> 00:05:56,970 +بدك يهيأسك اللي كنت مستنتج او غيرهوبتبدأ بـ begin + +70 +00:05:56,970 --> 00:06:01,810 +و بتنتهي برضه ياش اللي هي ياش و بتنتهي بال in + +71 +00:06:01,810 --> 00:06:05,710 +تبعتها تمام؟ شوف ايش محتويتها، جوا اللي processed + +72 +00:06:05,710 --> 00:06:09,430 +بيكون + +73 +00:06:09,430 --> 00:06:12,750 +sequential statements، sequential أيش؟ statements + +74 +00:06:12,750 --> 00:06:16,870 +يعني الترتيب اللي هو ياش، اعتبار زي ال sequential + +75 +00:06:16,870 --> 00:06:18,870 +statements في ال conventional programming + +76 +00:06:18,870 --> 00:06:22,310 +languages الجابة و ال c و ال pascal و ال basic و + +77 +00:06:22,310 --> 00:06:26,990 +اللغات اللي انتوا عارفينها okay؟شوف هنا بدأ بال + +78 +00:06:26,990 --> 00:06:31,130 +stimulus الأولاني قال لك خلّى ال A T B بيساوياش + +79 +00:06:31,130 --> 00:06:35,410 +Zero و ال B T B بيساوياش Zero و انتشرتش ال A T B + +80 +00:06:35,410 --> 00:06:39,530 +موصل مع مين؟ مع ال A Evolute under test و ال B T B + +81 +00:06:39,530 --> 00:06:43,490 +موصل مع ال B Evolute under ايش test و بعدين جال + +82 +00:06:43,490 --> 00:06:47,150 +wait for period و احنا معرفين period اللي هي كام + +83 +00:06:47,150 --> 00:06:50,890 +نانو ثاكن عشرين و بعدين حيثتنا كام عشرين عشرين + +84 +00:06:50,890 --> 00:06:55,990 +عشرين حيثتنا عشرين نانو ثاكنعشان بعد ال 20 يبدأ + +85 +00:06:55,990 --> 00:07:00,950 +يفحص مين؟ ال output تمام؟ مالاش معنى يفحص ال + +86 +00:07:00,950 --> 00:07:05,290 +output قبل ال 20 لأنه عامل حسابه ان ال delay اللي + +87 +00:07:05,290 --> 00:07:10,090 +هيطلع في الآخر هيكون في حدود لغاية عشرين ممكن يوصل + +88 +00:07:10,090 --> 00:07:14,870 +لغاية كام عشرين لذلك it has to wait اللي هي four + +89 +00:07:14,870 --> 00:07:18,330 +period ال wait ها دي statement اللي هي في ال في ال + +90 +00:07:18,330 --> 00:07:21,070 +في ال VHDR اللي هنفصل فيها بعد كده اللي عالية في + +91 +00:07:21,070 --> 00:07:24,890 +الشرق الأولانيبندينك زي ما نقول global view لل + +92 +00:07:24,890 --> 00:07:29,730 +VHDL، بنمر بكل المراحل تبعتها، تبعت ال design، حسب + +93 +00:07:29,730 --> 00:07:33,070 +اللي هو ال figure، اللي كنا الخطوات تبعته، اللي + +94 +00:07:33,070 --> 00:07:35,990 +مجسم ل columns و اتكلمنا عليها جابل شويه، و عاما + +95 +00:07:35,990 --> 00:07:40,150 +احنا ليش بنفصل فيها ليه و حاليا شويه شويه، okay، + +96 +00:07:40,150 --> 00:07:43,960 +بعدين ازيرت يعني بقول اتاكدليبتأكدلي بعد ما استنى + +97 +00:07:43,960 --> 00:07:46,980 +الواجهة ده على المفروض لما يكون اللي هو ال a ب + +98 +00:07:46,980 --> 00:07:50,920 +zero و ال b و t ب zero المفروض ال sum يطلعى بكم؟ + +99 +00:07:50,920 --> 00:07:54,080 +Zero و ال carry بكم؟ Zero فبقولوا اتأكدلي هل فعلا + +100 +00:07:54,080 --> 00:07:59,420 +تطلع ب zero؟ بال simulation و ال b و ال carry او + +101 +00:07:59,420 --> 00:08:06,580 +ال t ب zero؟ بتأكد ولا لو طلع مش ب zero تمام؟ واحد + +102 +00:08:06,580 --> 00:08:09,860 +ممكن يقول طبعا مش اللي مش هيطلع هو ب zero اصلا من + +103 +00:08:09,860 --> 00:08:13,520 +اين هيجي؟ ليش هيتلع غلط؟ممكن تكون تكتب ال question + +104 +00:08:13,520 --> 00:08:17,280 +غلط مثلا بدل + +105 +00:08:17,280 --> 00:08:22,920 +ما تكتب ال A بي بار plus بي بار اللي هو plus plus + +106 +00:08:22,920 --> 00:08:23,380 +plus plus plus plus plus plus plus plus plus plus + +107 +00:08:23,380 --> 00:08:23,640 +plus plus plus plus plus plus plus plus plus plus + +108 +00:08:23,640 --> 00:08:24,960 +plus plus plus plus plus plus plus plus plus plus + +109 +00:08:24,960 --> 00:08:25,820 +plus plus plus plus plus plus plus plus plus plus + +110 +00:08:25,820 --> 00:08:34,420 +plus plus plus plus plus plus plus plus + +111 +00:08:34,420 --> 00:08:34,620 +plus plus plus plus plus plus plus plus plus plus + +112 +00:08:34,620 --> 00:08:39,100 +plus plus plus plus plus plus plus + +113 +00:08:39,100 --> 00:08:39,120 +plus plus plus plus plus plus plus plus plus plus + +114 +00:08:42,520 --> 00:08:48,000 +ما هو لا لكن لو في error لو في غلط ماذا ما هو طلب + +115 +00:08:48,000 --> 00:08:51,560 +ساعتها ال report هذي بتطلع ال message هذي هذي + +116 +00:08:51,560 --> 00:08:54,540 +message مننا string بيقول test failed for مثلا + +117 +00:08:54,540 --> 00:08:59,360 +input combination كذا كذا كذا تمام و severity هذي + +118 +00:08:59,360 --> 00:09:02,360 +keyword انت عاجزه مستوى الخطأ فيه ال severity فيه + +119 +00:09:02,360 --> 00:09:05,300 +لها كده level من ضمنها ال error و هبقى لك هذا يعني + +120 +00:09:05,300 --> 00:09:07,220 +بيطلع ال message على ال screen و بيكمل ال + +121 +00:09:07,220 --> 00:09:10,390 +submission بيكمل ياشالـ simulation في level أخرى + +122 +00:09:10,390 --> 00:09:15,290 +ممكن تحددها انت بيطلع على ال help تبع ال VHDL اللي + +123 +00:09:15,290 --> 00:09:18,270 +هي level of stability في level أعلى من ال error + +124 +00:09:18,270 --> 00:09:22,530 +بحيث لو ال error لو الاستثار بيعمل exit بيعمل ايه؟ + +125 +00:09:22,530 --> 00:09:25,770 +exit احنا الآن يعني بيصدر انه طلع ال bus ايش + +126 +00:09:25,770 --> 00:09:29,430 +warnings بيطلعلك اين اعنى okay فهي طلعلك ال error + +127 +00:09:29,430 --> 00:09:35,010 +message اللي هي هذه لو ما طلعش ال output 0 و 0هي + +128 +00:09:35,010 --> 00:09:38,270 +اول ال verification وهكذا ال combination الأخرى + +129 +00:09:38,270 --> 00:09:43,730 +غير ال aTb خلها بزيرو و ال bTb بواحد و استنى لمدة + +130 +00:09:43,730 --> 00:09:45,930 +ال period و بعدين قالي اتأكدلي المفروض في الحياة + +131 +00:09:45,930 --> 00:09:49,040 +دي يطلع الصومي بكم؟بواحد مشيك و ال carry ايش ب + +132 +00:09:49,040 --> 00:09:52,800 +zero و لتأكدلي ان الصم بواحد و ال carry ب zero اذا + +133 +00:09:52,800 --> 00:09:57,760 +كذا مافيش problem it continues otherwise بيجي ل + +134 +00:09:57,760 --> 00:10:01,760 +report بيطلع ال message اللي هي هذه و بيكمل و كده + +135 +00:10:01,760 --> 00:10:03,760 +ال combination التالتة واحد زير و بعضه بطلع الصم + +136 +00:10:03,760 --> 00:10:07,920 +بواحد و ال carry المفروض ايش ب zero ال واحد واحد + +137 +00:10:07,920 --> 00:10:10,360 +بطلع الصم ب zero و ال carry ايش و ال carry ايش + +138 +00:10:10,360 --> 00:10:13,600 +اللي هو بواحد هنا في الآخر و لت indefinitely + +139 +00:10:17,290 --> 00:10:27,990 +ممكن تشيلها انت لو حبيت فهذه عبارة عن test bench + +140 +00:10:27,990 --> 00:10:37,770 +نستخدمها + +141 +00:10:37,770 --> 00:10:40,110 +علشان نعمل ال testing + +142 +00:10:44,020 --> 00:10:49,180 +للـ unit under test دكتور + +143 +00:10:49,180 --> 00:10:51,240 +ال code اللي هو google كان بتكون من entity و + +144 +00:10:51,240 --> 00:10:53,880 +architecture ايش كان اسمه ال code اللي هو google + +145 +00:10:53,880 --> 00:10:57,360 +كان بتكون من entity و architecture ايش كان اسمه + +146 +00:10:57,360 --> 00:11:00,760 +اتنين + +147 +00:11:00,760 --> 00:11:04,760 +على بعض هم و testbench اه كله ال gate testbench كل + +148 +00:11:04,760 --> 00:11:08,960 +ال file هذا ال entity مع ال architecture تمام ما + +149 +00:11:08,960 --> 00:11:11,520 +هي ال architecture هذه ما هي ال positive part من + +150 +00:11:11,520 --> 00:11:15,040 +ال architecture طلع ال architectureأيه ال + +151 +00:11:15,040 --> 00:11:19,860 +architecture؟ + +152 +00:11:19,860 --> 00:11:26,120 +شايف ال architecture؟ بدأ تبقاش بره + +153 +00:11:26,120 --> 00:11:29,500 +عمل declaration بدأ ت begin قالت وين ال int على ال + +154 +00:11:29,500 --> 00:11:36,180 +architecture هال gate؟ انزل تحت طلعت + +155 +00:11:36,180 --> 00:11:39,780 +هذ ال int و قلت له possess و هذ ال int بعت مين؟ ال + +156 +00:11:39,780 --> 00:11:44,580 +architectureمع ال testbench مقومة من ال entity و + +157 +00:11:44,580 --> 00:11:46,880 +من ال architecture في ال architecture عملها + +158 +00:11:46,880 --> 00:11:50,380 +decoration ل ال signals اللي ال atb و btb و + +159 +00:11:50,380 --> 00:11:53,820 +الحاجات التانية و عملها process و كمان حتى عملها + +160 +00:11:53,820 --> 00:11:55,840 +decoration ل كاملة مين ل constant اللي تسمينا ash + +161 +00:11:55,840 --> 00:11:58,600 +بيوت هذا كله اياش من ال architecture و كل هدول ال + +162 +00:11:58,600 --> 00:12:00,780 +entity بتاع ال architecture هو مين هو testbench + +163 +00:12:00,780 --> 00:12:03,560 +طبعا يعني كانوا design file كامل بس اسمه ash + +164 +00:12:03,560 --> 00:12:06,760 +testbench خاصة بال ash اللي هو بال .. بال .. بال + +165 +00:12:06,760 --> 00:12:09,440 +testing اوكي ماشي + +166 +00:12:48,820 --> 00:12:54,000 +المفروض انك تكتب testbench لكل VHDL design حتى + +167 +00:12:54,000 --> 00:12:56,780 +ممكن مرات بيكتبوها قبل ما يكتبوا design + +168 +00:12:56,780 --> 00:13:00,360 +description اللي هو design تبع مثلها في هذا المثال + +169 +00:13:00,360 --> 00:13:06,080 +تبعنا وممكن يحطوها كجزء من ال specification كجزء + +170 +00:13:06,080 --> 00:13:11,020 +ايش يعني ممكن تكتب مسبقا قبل ال design description + +171 +00:13:11,020 --> 00:13:16,840 +تمام او in parallel تمام و يخليها جزء من ايش من ال + +172 +00:13:16,840 --> 00:13:24,670 +specification اذا كتبت قبلهذه هي ال test bench اذا + +173 +00:13:24,670 --> 00:13:28,110 +كنت كتبت ال design description و test bench هدول + +174 +00:13:28,110 --> 00:13:34,530 +تجريبا حاجتين اللي ك programming ك VHDL + +175 +00:13:34,530 --> 00:13:38,930 +code هدول الواحدين اللي بتكتبها تمام بعد كده كل + +176 +00:13:38,930 --> 00:13:42,430 +شيء automated يعني ال file بتطلع من المراحل + +177 +00:13:42,430 --> 00:13:45,790 +المختلفة من ال tools بتطلع من ال tools كده انت + +178 +00:13:45,790 --> 00:13:49,160 +بتكتب ال design description file و test benchو لو + +179 +00:13:49,160 --> 00:13:52,420 +حبيت و الأفضل تكتب تستبينش otherwise بقيت ال files + +180 +00:13:52,420 --> 00:13:56,280 +are automatically generated by اللي هي tools of ال + +181 +00:13:56,280 --> 00:14:01,520 +stages المختلفة و بضال بعد كده تختار الاش اللي في + +182 +00:14:01,520 --> 00:14:06,660 +أخر مرحلة اللي هي ال PLD عشان تعمل اللي هو place + +183 +00:14:06,660 --> 00:14:10,910 +and route و تعمل اللي هو ال programmingتمام؟ و + +184 +00:14:10,910 --> 00:14:13,490 +التاني ان انت لو قارنت الطريقة هذه بال .. بال + +185 +00:14:13,490 --> 00:14:17,370 +convention اللي هي design method بتكون it is very + +186 +00:14:17,370 --> 00:14:20,610 +.. اللي هو يعني بكتير بيسهلك ال .. ال design و ال + +187 +00:14:20,610 --> 00:14:23,270 +effort و ال .. و ال time مش هيك و هي لأ .. ايه نعم + +188 +00:14:23,270 --> 00:14:27,870 +okay و بتخليلك المستحيل ممكن تمام؟ ال designs لما + +189 +00:14:27,870 --> 00:14:30,710 +تكبر كتير كتير كتير بيصير تعمل بشكل manual من غير + +190 +00:14:30,710 --> 00:14:32,970 +tours شبه .. شبه .. شبه مستحيل اللي .. اللي لم نكن + +191 +00:14:32,970 --> 00:14:36,530 +مستحيل مش هيك و هي لأ فهذا بتخليلك المستحيل اللي + +192 +00:14:36,530 --> 00:14:39,310 +هي ممكن تمام؟ + +193 +00:14:42,060 --> 00:14:45,620 +في كتر شبتر حقيقة على كتاب ال test benches في + +194 +00:14:45,620 --> 00:14:49,840 +الكتاب هذا تمام بعدين نشوفه ان شاء الله okay + +195 +00:14:49,840 --> 00:14:55,200 +functional + +196 +00:14:55,200 --> 00:14:59,330 +أو behavioral simulationاللي بقى لكن نفس ال + +197 +00:14:59,330 --> 00:15:03,450 +simulator ممكن نستخدم للثلاث أنواع simulations، + +198 +00:15:03,450 --> 00:15:06,410 +قولنا فيه functional simulation وفيه ال post tense + +199 +00:15:06,410 --> 00:15:08,890 +simulation وفيه ليش اللي هي ال post place + +200 +00:15:08,890 --> 00:15:10,710 +simulation مش هيكوا هي ال timing simulation مش + +201 +00:15:10,710 --> 00:15:14,070 +هيكوا قالت هدول بيعملوا نفس ال simulator لكن كل + +202 +00:15:14,070 --> 00:15:16,170 +واحد منهم بيشتري على مدن مختلفة عن تاني مش هيكوا + +203 +00:15:16,170 --> 00:15:24,360 +قالت وقولنا الكلام هذا جابل هيكOkay اليوم الاخر + +204 +00:15:24,360 --> 00:15:30,760 +يختلف حسب نوع ال simulation اللى بنعمله لو أنا + +205 +00:15:30,760 --> 00:15:33,580 +بستخدم ال original القصدي التكتير اللى بيجيزه على + +206 +00:15:33,580 --> 00:15:35,840 +description file ساعتها أنا بعمل functional ايه اش + +207 +00:15:35,840 --> 00:15:38,760 +simulation يعني من ناحية functional من ناحية وظيفة + +208 +00:15:38,760 --> 00:15:41,700 +اللى بيجمع و بيطرح و بيطرح و بيجسم من غير ما يطلع + +209 +00:15:41,700 --> 00:15:46,260 +على ال timing من غير ما يطلع ايه اش على ال timing + +210 +00:15:46,800 --> 00:15:49,120 +وبالتالي بيطلع بيعمل testing بيفحص ال logical + +211 +00:15:49,120 --> 00:15:51,520 +correctness خلّه من حوله من ناحية logic من ناحية + +212 +00:15:51,520 --> 00:15:54,760 +functionality سليم ولا مش سليم ما بياخد .. ما لا + +213 +00:15:54,760 --> 00:15:59,440 +ياخد في الاعتبار اي delays انت في ال .. في ال .. ل + +214 +00:15:59,440 --> 00:16:03,840 +case او لأي اشي او اي timing انت حددته قبل كده مش + +215 +00:16:03,840 --> 00:16:10,280 +فاكرا لأ okay ماشي طبعا الخطوة مهمةجدا ضروري تعمل + +216 +00:16:10,280 --> 00:16:11,920 +في الأول function simulation لأنك ما تدخلش ب + +217 +00:16:11,920 --> 00:16:14,500 +details مش هيك ولا .. انا في الأول بيهمني .. + +218 +00:16:14,500 --> 00:16:16,760 +بيهمني من ناحية functionality على الأقل في الأول + +219 +00:16:16,760 --> 00:16:20,160 +مش شغال و لا ياش و لا مش شغال و بعدين سريع بطيق + +220 +00:16:20,160 --> 00:16:23,540 +بيقدي ال timing بعد كده لمرحلة ياش اللي هو لاحقا + +221 +00:16:23,540 --> 00:16:27,240 +لكن مالوش معنى اللي هو أبدأ أحلل بال timing و + +222 +00:16:27,240 --> 00:16:31,340 +details سبعة ال times و في الأخر أكتشف أن ال + +223 +00:16:31,340 --> 00:16:35,700 +function غلط هو أصلامش هيك ولا .. ايه نعم فإيش دي + +224 +00:16:35,700 --> 00:16:40,040 +ضروري انك تعمل حتى في simple design لإن هو early + +225 +00:16:40,040 --> 00:16:42,000 +بتقدر تكتشف الحالة ال detection errors ال over + +226 +00:16:42,000 --> 00:16:45,680 +logic errors وافر عليك وقت اللي هو كتير + +227 +00:16:48,250 --> 00:16:51,850 +في ال sections اللي هتالي ان شاء الله هنشوف مراحل + +228 +00:16:51,850 --> 00:16:55,970 +اللي هي من ال graph اللي هو زي ال flow chart اللي + +229 +00:16:55,970 --> 00:17:00,310 +مر علينا figure واحد واحد واحد بس بعضها هنفصلها + +230 +00:17:00,310 --> 00:17:05,210 +اكتر هنفصلها ايش اللي هو اكتر زي ما هنشوف + +231 +00:17:26,010 --> 00:17:34,350 +طبعا الفيجور هذا الـ Functional + +232 +00:17:34,350 --> 00:17:35,130 +Simulation + +233 +00:17:38,090 --> 00:17:40,150 +تلاعزز في الأول خالص مالوش دعوة بالـ function + +234 +00:17:40,150 --> 00:17:43,050 +كتبنا requirements مش هيك ولا و بعدين فصلنا أكتر + +235 +00:17:43,050 --> 00:17:45,770 +كتبنا ال specifications و بعدين كتبنا اللي هو ال + +236 +00:17:45,770 --> 00:17:48,030 +write بال VHDL editing باستخدام editor هذا ال tool + +237 +00:17:48,030 --> 00:17:51,910 +اللي هو ال rounded اللي هو ال triangle او + +238 +00:17:51,910 --> 00:17:56,910 +rectangle اسم ال tool اللي هو المستخدم ب editor + +239 +00:17:56,910 --> 00:18:00,190 +تمام؟ okay كتبنا ال VHDL code و طيب و طالع ليه ال + +240 +00:18:00,190 --> 00:18:03,370 +design ايش طلع منه ال VHDL design description مش + +241 +00:18:03,370 --> 00:18:06,810 +هيك ولا مكتوب بال VHDL هذا كتبنا بدينابعد ما أعمله + +242 +00:18:06,810 --> 00:18:10,310 +compilation باستخدام ال compiler راح أداني ال + +243 +00:18:10,310 --> 00:18:13,170 +compile source file هو هذا اللي بيخش لميلة ال + +244 +00:18:13,170 --> 00:18:16,170 +function ليهاش simulation بس لاحظت برضه في ال .. + +245 +00:18:16,170 --> 00:18:20,230 +في ال .. في الها ده بعد ما خلصنا ال minification + +246 +00:18:20,230 --> 00:18:24,370 +بنقدر نكتب كتابة كده على ورق ليهاش اللي هو ال + +247 +00:18:24,370 --> 00:18:28,430 +verification planكيف بنفحص ال system و كيف بنفحص + +248 +00:18:28,430 --> 00:18:32,270 +ال system و كيف بنتأكد انه ياش انه .. انه سليم هذا + +249 +00:18:32,270 --> 00:18:35,710 +بدنا تفكير و تفكير على فكرة لبالك بدك تقعد و تفكر + +250 +00:18:35,710 --> 00:18:38,610 +و تقول انا طب انا كيف بنتأكد من ال system من غير + +251 +00:18:38,610 --> 00:18:41,570 +ما .. ما .. ما تبدأ بالفحص من جانب ما تبدأ بالفحص + +252 +00:18:41,570 --> 00:18:45,210 +كيف بنتأكد من اللي هو ال system باعم؟ بعد ما تعمل + +253 +00:18:45,210 --> 00:18:48,550 +اللي هو ال plan تلاحظ الخطوة هادى عاملك هي على + +254 +00:18:48,550 --> 00:18:51,730 +مستوى هادى معاها ممكن انت in parallel تكتب ياش ال + +255 +00:18:51,730 --> 00:18:54,860 +test bench كماننفس الوقت اللى فى team عمالى بيكتب + +256 +00:18:54,860 --> 00:18:58,460 +اللى هو ال visual design description عمال فى اللى + +257 +00:18:58,460 --> 00:19:01,820 +هى team تانى او developer اخر عمال بيكتب ال test + +258 +00:19:01,820 --> 00:19:04,760 +bench او ممكن نفسك او ممكن نفسك اللى هو اللى نفسك + +259 +00:19:04,760 --> 00:19:08,040 +لكن فى مشاكل كتيرة اكيد بيكون بيكون ناس فى teams + +260 +00:19:08,040 --> 00:19:11,680 +او فى يعني ناس كتير بيشتغلوا فى نفس اللى هو ال + +261 +00:19:11,680 --> 00:19:14,540 +project برضه هذا بنكتب بنفس ال editor اللى هو هذا + +262 +00:19:14,540 --> 00:19:18,200 +كله انت شغال بنفس ال VHDL environment نفس ال + +263 +00:19:18,200 --> 00:19:22,140 +environment بيطلع عندك ال VHDLهو يختار testbench + +264 +00:19:22,140 --> 00:19:25,140 +source file زي اللي كترناه قبل شوية بيخش على ال + +265 +00:19:25,140 --> 00:19:28,700 +compiler طبعا بده compiler لأن في الاخر VHDL اللي + +266 +00:19:28,700 --> 00:19:31,380 +هو code بس لنفس ال compiler تلاحظ انه اللي هو هذا + +267 +00:19:31,380 --> 00:19:34,880 +ساقن ده كان compile testbench file رجعت اللي هو + +268 +00:19:34,880 --> 00:19:37,720 +compile source file مع compile testbench file هو + +269 +00:19:37,720 --> 00:19:41,200 +يخش لمين اللي هو الفكرة simulationوبالتالي بيدوها + +270 +00:19:41,200 --> 00:19:43,740 +ده simulator .. بيدوها simulator .. وبالتالي بقدر + +271 +00:19:43,740 --> 00:19:46,680 +أقولها الجد بعمل إيه؟ simulation .. فالجد إذا ال + +272 +00:19:46,680 --> 00:19:48,940 +simulation passed لها تعطينا كده أزيات استثنائية + +273 +00:19:48,940 --> 00:19:52,340 +شكوية لأ إما إن ال simulation passed أو does not + +274 +00:19:52,340 --> 00:19:55,540 +pass شكوية لأ و الله لو هو passed خلاص مش مشكلة + +275 +00:19:55,540 --> 00:19:58,220 +بروح لمرحلة وراها في الفجر الأولاني واحد واحد واحد + +276 +00:19:58,220 --> 00:20:03,080 +otherwise if no تمام I have اللي هو أروح أشوف أظبط + +277 +00:20:03,080 --> 00:20:07,680 +نفسيتمام؟ يمكن ال code فيه غلط تمام؟ او في اي + +278 +00:20:07,680 --> 00:20:09,880 +مرحلة من مراحل السابقة ممكن يكون فيها غلط مرضي و + +279 +00:20:09,880 --> 00:20:12,380 +كده ال test مش نفسها فيها غلط اصلا تمام؟ فهي code + +280 +00:20:12,380 --> 00:20:16,740 +في الاخر مظبوطة او لا؟ فبدك تعمل iteration يعني + +281 +00:20:16,740 --> 00:20:19,320 +ممكن تمر على مرحلة او اكتر مرحلة اكتر من مرحلة + +282 +00:20:19,320 --> 00:20:23,300 +لغاية ال masterization يظبط جامع احنا عاوزين تمام؟ + +283 +00:20:23,300 --> 00:20:24,040 +okay ماشي + +284 +00:20:39,740 --> 00:20:43,360 +ولا ميزة ال simulation ا�� function simulation اللي + +285 +00:20:43,360 --> 00:20:47,860 +بتقدر تكتشف ال dynamic semantic errors لأن ال + +286 +00:20:47,860 --> 00:20:53,080 +syntax errors بتكتشف أثناء إياش ال compilation + +287 +00:20:53,080 --> 00:20:58,860 +مشاكلها ده و ال static semantic errors برضه أثناء + +288 +00:20:58,860 --> 00:21:01,860 +إياش ال compilation لكن ال dynamic اللي هو errors + +289 +00:21:01,860 --> 00:21:05,760 +أثناء إياش ال function اللي هو ال simulation + +290 +00:21:10,310 --> 00:21:16,050 +Okay ماشي و لو انت اشتغلت هتلاقي من إمكانياتي اللي + +291 +00:21:16,050 --> 00:21:21,290 +هو simulator okay انه التالي ممكن تعمل single + +292 +00:21:21,290 --> 00:21:26,330 +stepping على ال statements اللي تكتبها يعني تخليه + +293 +00:21:26,330 --> 00:21:28,150 +ينافذ ال statement و يوجهف ال statement و يوجهف ال + +294 +00:21:28,150 --> 00:21:31,050 +statement و يوجهف و تعين يعني انت تشوفه بعينك اللي + +295 +00:21:31,050 --> 00:21:33,930 +هي ايه صارت ايش صارت ال signals ايش صارت ال كده + +296 +00:21:33,930 --> 00:21:39,250 +ايش صارتممكن تحط break points عند بعض ال code + +297 +00:21:39,250 --> 00:21:42,410 +statements يعني مثلا على الخمسة تحطه break point + +298 +00:21:42,410 --> 00:21:45,250 +بحيث يعمل الهيران simulation لما يوصل ال break + +299 +00:21:45,250 --> 00:21:47,950 +point يروح Yاش ويقفقه ويتعين انت ايش صارت ال + +300 +00:21:47,950 --> 00:21:52,850 +signals و ايش صار ال behavior او تحط ال Yاش اللي + +301 +00:21:52,850 --> 00:21:56,310 +هي break points على التغيرات اللي هي variables او + +302 +00:21:56,310 --> 00:22:00,300 +signalsالوان سيجنال اتغيرت اذا حطيت عليها بيكبوينت + +303 +00:22:00,300 --> 00:22:03,580 +بتديلك ايش بوجب ال simulation تمام و بتقدر تشوف + +304 +00:22:03,580 --> 00:22:07,720 +ايش اللي .. اللي صار تمام و تعمل watching لأي + +305 +00:22:07,720 --> 00:22:13,060 +signals او variables زي ما بدك okay و ممكن حتى ال + +306 +00:22:13,060 --> 00:22:16,460 +simulator بتعيرلك لاشي اللي هو waveforms تمام بحيث + +307 +00:22:16,460 --> 00:22:19,260 +ممكن تشوف ايش علاقة ال output اللي هي بال input + +308 +00:22:19,260 --> 00:22:23,560 +okay طلع على ال .. على ال figure التالي + +309 +00:22:28,060 --> 00:22:32,200 +بالنسبة لها في قدر تلاحظ ال ATP وال BTP و ال some + +310 +00:22:32,200 --> 00:22:35,660 +TP هدول تعون مين اللي عرفناهم بال test bench مش + +311 +00:22:35,660 --> 00:22:41,370 +هيك ولا طلعوا إليهتلاحظ ان عملك جسم لك ال time هذا + +312 +00:22:41,370 --> 00:22:44,390 +ال horizontal line عبارة عن ال time الى عشرين نانو + +313 +00:22:44,390 --> 00:22:47,230 +ساكنة لان انا معرف ال period كام اللى هو ابعشرين + +314 +00:22:47,230 --> 00:22:50,850 +بيتلاحظ it applies الكبيرش الأولى انيا 004 عشرين + +315 +00:22:50,850 --> 00:22:54,990 +نانو ساكنة مش هيك و طيب لك ال sum كام 00 مظبوط و + +316 +00:22:54,990 --> 00:22:58,230 +بعدين ال period التانية صار ال input ب01 ال sum + +317 +00:22:58,230 --> 00:23:02,490 +صار بكم 10 مش هيك ولا مع الكلمة و كدهبديت ال + +318 +00:23:02,490 --> 00:23:05,510 +combinations كام combination عندى؟ اللى هى أربعة + +319 +00:23:05,510 --> 00:23:08,430 +لأنه two inputs a وb بديلك اللى هى اربعة + +320 +00:23:08,430 --> 00:23:13,950 +combinations تمام؟ اتلاحظ انه اللى هى لما ال sum + +321 +00:23:13,950 --> 00:23:19,510 +هنا طلع لواحد مااخدش ال delay تبع ال guess في + +322 +00:23:19,510 --> 00:23:24,350 +الاعتبار ليش؟ لأن عماله بيعمل ايش؟ function + +323 +00:23:24,350 --> 00:23:29,010 +simulationبالصحيحة، الـ delays ليسوا تأخذوا في + +324 +00:23:29,010 --> 00:23:34,970 +الاعتبار، لكن الـ behavior الحقيقي لما يكون في الـ + +325 +00:23:34,970 --> 00:23:39,110 +gates بعد الـpost و بعد ال place and route، سيأخذ + +326 +00:23:39,110 --> 00:23:41,610 +الـ delay في الاعتبار، لما يشتغل عمليا، سيكون في + +327 +00:23:41,610 --> 00:23:45,330 +الـ delay، ليس مجرد ما يحدث الـ change في أي input + +328 +00:23:45,750 --> 00:23:49,790 +الارتوات اللي هي instantaneously لحظيا مابغيهاش + +329 +00:23:49,790 --> 00:23:52,610 +لحظيا مش هيكوه لأ it takes some time بياخد بعض + +330 +00:23:52,610 --> 00:23:56,710 +الاشي اللي هو الوقت again بنقول بال functional + +331 +00:23:56,710 --> 00:24:04,450 +simulation ال ال ال ال ال ال ال delays و ال times + +332 +00:24:04,450 --> 00:24:10,470 +مابخدش في الاعتبار واضح؟ اوكي ماشي طيب عليك معانا + +333 +00:24:10,470 --> 00:24:16,070 +انت في النص انت اه انت شكلك بتلعب في الجوالمساك + +334 +00:24:16,070 --> 00:24:20,030 +الجوال؟ اوكي ماشي هيطلق اللي هو مظبوط هيطلق صدق + +335 +00:24:20,030 --> 00:24:27,530 +هيطلق اوكي ماشي تمام اوكي اه طبعا الانسان لما كنت + +336 +00:24:27,530 --> 00:24:31,050 +.. كنت .. كنت شغال في الجوال مشاكل ولا .. لا انا + +337 +00:24:31,050 --> 00:24:34,010 +الانسان لما يكون صادق و مش .. و لا مش مش مشكلة هو + +338 +00:24:34,010 --> 00:24:40,870 +بقالك اهمش الصدق اه .. اه طبعا بقالك اوكي ماشي طيب + +339 +00:24:40,870 --> 00:24:43,950 +ماشي + +340 +00:24:43,950 --> 00:24:44,630 +الحالة شباب + +341 +00:24:51,540 --> 00:24:56,520 +طبعا فاللي هتحنا نفصل إيش بال PLDs .. بال إيش بال + +342 +00:24:56,520 --> 00:25:02,540 +PLDs .. كنا نتكلم عنها شوية أنه في الأخر هيجي + +343 +00:25:02,540 --> 00:25:06,510 +مراحل مراحل هنختار some PLDجار ما تعمل place and + +344 +00:25:06,510 --> 00:25:09,470 +route you have to select PLD لإن هو إيش ال سيل، ال + +345 +00:25:09,470 --> 00:25:12,310 +إيش عامل اللي هو place and route، اللي طلع من ال + +346 +00:25:12,310 --> 00:25:16,390 +synthesis عملوا map لمين، لل gas و ال cells اللي + +347 +00:25:16,390 --> 00:25:20,130 +موجودة وران في ال PLD ف you have to select a PLD، + +348 +00:25:20,130 --> 00:25:26,590 +فبنتكلم شوية، نفصل في ال PLDsزمان يا شباب قبل ما + +349 +00:25:26,590 --> 00:25:30,550 +يعملوا ال PLDs عشان تعمل اللي هو system كنتوا + +350 +00:25:30,550 --> 00:25:33,890 +بتاخد انت off the shelf fixed function ICs زي مثلا + +351 +00:25:33,890 --> 00:25:35,950 +TTL series انت عارفينها و SIM و SIM و SIM و SIM و + +352 +00:25:35,950 --> 00:25:36,550 +SIM و SIM و SIM و SIM و SIM و SIM و SIM و SIM و + +353 +00:25:36,550 --> 00:25:36,650 +SIM و SIM و SIM و SIM و SIM و SIM و SIM و SIM و + +354 +00:25:36,650 --> 00:25:36,670 +SIM و SIM و SIM و SIM و SIM و SIM و SIM و SIM و + +355 +00:25:36,670 --> 00:25:36,690 +SIM و SIM و SIM و SIM و SIM و SIM و SIM و SIM و + +356 +00:25:36,690 --> 00:25:42,400 +SIM و SIM و SIM و SIM و SIM و SIM و SIM وو اتبع لك + +357 +00:25:42,400 --> 00:25:44,320 +المية و اربعة و خمسين يمكن ما تبقى اكسر المية و + +358 +00:25:44,320 --> 00:25:47,480 +تماتي أبارعا اللي هو decoder زي ما انتوا فاكرين و + +359 +00:25:47,480 --> 00:25:50,580 +اتبع لك ال تلت مية و تلت و سبقين مثلا هذي دي type + +360 +00:25:50,580 --> 00:25:52,560 +flip و flip و اتبع لك ايه ال trigger اللي قصد برضه + +361 +00:25:52,560 --> 00:25:54,600 +دي type flip حافظهم كلهم من أيام كلهم .. كلهم + +362 +00:25:54,600 --> 00:25:56,920 +عارفينهم و أشتغل عليهم و جبناهم و في البيت كان .. + +363 +00:25:56,920 --> 00:26:04,880 +كان عندي لاب انا في زمن و انا قبل .. + +364 +00:26:04,880 --> 00:26:10,000 +قبل حوالي خمس و تلتين سنة و اتبع لك في البيت كان + +365 +00:26:10,000 --> 00:26:13,540 +عندي لاب كامل و اتبع لكمش عارف، كنا بنسرقهم من + +366 +00:26:13,540 --> 00:26:16,800 +منطقة في المصر عشان معلعتها بقى، بقالك باشر + +367 +00:26:16,800 --> 00:26:20,920 +الكوبونات سادي و .. و بنعمل شغلات، فOkay ماشي، + +368 +00:26:20,920 --> 00:26:24,380 +تمام؟ + +369 +00:26:25,620 --> 00:26:29,060 +و اينا ف ال I's ماكنش عليها من ال P I و يمكن كانت + +370 +00:26:29,060 --> 00:26:31,460 +موجودة بس ما نقول موجودة وين و موجودة فعلا كانت + +371 +00:26:31,460 --> 00:26:35,080 +موجودة مش ماكنتش I know بس على جالب البلاد تبعاتها + +372 +00:26:35,080 --> 00:26:38,200 +ماكنش بيستخدموها فبنستخدم of the shelf اللي هو Ics + +373 +00:26:38,200 --> 00:26:40,600 +Ics إيه لها fixed edge function are not + +374 +00:26:40,600 --> 00:26:44,120 +programmable مابتت برمجش هذا encoder هذا مبتدوسة + +375 +00:26:44,120 --> 00:26:46,040 +هذا decoder هذا data في flip-flop هذا automatic + +376 +00:26:46,040 --> 00:26:48,800 +unit هذا كده كده و خلاص بتشبكها حسب طلبك و بتعمل + +377 +00:26:48,800 --> 00:26:52,540 +اللي هو الاشي و كان منها ال SSI زي الinput bias و + +378 +00:26:52,540 --> 00:26:56,870 +non bias و non biasواللي في ال medium اللي هو + +379 +00:26:56,870 --> 00:27:00,490 +scale زي ال counters والاشي هدا في ال large اللي + +380 +00:27:00,490 --> 00:27:04,410 +هو scale اللي هو integration تمام؟ وفي كمان ال + +381 +00:27:04,410 --> 00:27:06,970 +PLSI ال very large scale integration اللي هو ايه + +382 +00:27:06,970 --> 00:27:13,790 +لكن اللي هي مع تقدم التكنولوجيا عملولنا ال PLDs + +383 +00:27:13,790 --> 00:27:16,810 +هذه طبعا موف لكسة ولي مش هيكوالة في انك تعمل + +384 +00:27:16,810 --> 00:27:20,430 +result اللي هو system وبتيجي ال PLDs هتشبه في + +385 +00:27:20,430 --> 00:27:23,410 +articles اللي مختلفةوالـ logic capacities مختلفة + +386 +00:27:23,410 --> 00:27:29,310 +زي ما هنشوف تمام ال PLD اللي هو general term يعني + +387 +00:27:29,310 --> 00:27:33,850 +بتيجي مثلا بصورة simple PLD بيسموها SPLD او + +388 +00:27:33,850 --> 00:27:40,070 +Complex اللي هي CPLD او FPGAs تمام او FPGAs ال + +389 +00:27:40,070 --> 00:27:41,790 +logic capacities بتاعي بتاعي بيجسوها بقى يا شباب + +390 +00:27:41,790 --> 00:27:48,370 +بيجسوها ال logic اللي فيها functionally بيسوي كام + +391 +00:27:48,370 --> 00:27:55,030 +نانجية كل نانجية لها two inputsتمام ولا يعني لو + +392 +00:27:55,030 --> 00:27:58,730 +جالك ال PLT هذي الكباش تاعتها مثلا اللي هي الف + +393 +00:27:58,730 --> 00:28:03,790 +gate معناته ال logical اللي فيها تمام equivalent + +394 +00:28:03,790 --> 00:28:08,790 +من ناحية تنظيم و من ناحية electronics و كده ل non + +395 +00:28:08,790 --> 00:28:14,310 +gates عددهم الف و كل non gate إلى كام input two + +396 +00:28:14,310 --> 00:28:21,400 +inputs و إلى كام output طبعا عارف one outputهذه + +397 +00:28:21,400 --> 00:28:30,860 +مثلا مليون كباسيت ال PLD ال SPLD لها basic and or + +398 +00:28:30,860 --> 00:28:33,400 +architecture زي ما هنشوف و maximum capacity ممكن + +399 +00:28:33,400 --> 00:28:38,060 +توصل لغاية كام gate لغاية خمسمية gates ال CPLD ال + +400 +00:28:38,060 --> 00:28:41,840 +complex عبارة عن multiple SPLD يعني واحد يكون كذا + +401 +00:28:41,840 --> 00:28:46,600 +SPLD على single S اللي هو IC و خلي بالك هذا كلهم + +402 +00:28:46,600 --> 00:28:52,490 +programable يعني بتتبرمجتمام لأنه بيكون جوا ال + +403 +00:28:52,490 --> 00:28:55,750 +CPLD كمان و ال SPLD كمان اللي هي Inter Connect + +404 +00:28:55,750 --> 00:28:58,810 +Matrix عشان تعرف توصل كيف اللي هو ال SPLD مع بعض + +405 +00:28:58,810 --> 00:29:01,690 +أو ال gates مع بعض مع ال inputs و كذا هنشوفها + +406 +00:29:01,690 --> 00:29:05,470 +بالتفصيل ان شاء الله خلال المحاضرة هذه و يمكن اللي + +407 +00:29:05,470 --> 00:29:09,510 +جاية كمان بالنسبة لل CPLD ممكن ال capacity هي توصل + +408 +00:29:09,510 --> 00:29:15,570 +لغاية كم؟ لغاية ستين ألف gates لكن ال FPGA ليها ال + +409 +00:29:15,570 --> 00:29:19,940 +field يبقى قعمه ال gate Unrealطبعا تختلف أوليش عن + +410 +00:29:19,940 --> 00:29:23,320 +ال SPLDs و SPLDs ممكن توصل ال capacity قاعدة لغاية + +411 +00:29:23,320 --> 00:29:27,760 +كام لغاية ملايين، هنا جاي لك كام؟ تمان ملايين أيام + +412 +00:29:27,760 --> 00:29:30,660 +كتابة الكتاب هذا سنة الفين و تسعة، لكن الآن كمان + +413 +00:29:30,660 --> 00:29:34,420 +أكتر، الآن أكتر، شايف؟ ملايين جيسي، يعني إشي مهول + +414 +00:29:34,420 --> 00:29:37,600 +و ممكن تحط فيها ال very complex systems، مش هيكوها + +415 +00:29:37,600 --> 00:29:45,750 +لأ، أين عملت؟ ثمانية مليون gates، اوكي ماشيماشي + +416 +00:29:45,750 --> 00:29:49,810 +الحال او اش راهب طبعا okay عشان نوضح ال concept + +417 +00:29:49,810 --> 00:29:51,790 +بتوع ال PLD هنبدأ في الأول بحاجة conceptual في + +418 +00:29:51,790 --> 00:29:54,950 +الأول بعد كده هنشوف الحقيقة عشان نوضح اللي هو ال + +419 +00:29:54,950 --> 00:29:59,090 +.. ال conceptual .. combinational كمان SPLD + +420 +00:29:59,090 --> 00:30:01,930 +combinational مافيش فيه أي ايش sequential و بعد + +421 +00:30:01,930 --> 00:30:07,370 +كده هنشوف ايش فيه اللي هو sequential ال .. ال SPLD + +422 +00:30:07,370 --> 00:30:10,910 +البسيطة دي البسيطة هتلاقيها مكونة من array of and + +423 +00:30:10,910 --> 00:30:14,570 +gates ورا array of ايش of or gates طلع الفيجر + +424 +00:30:14,570 --> 00:30:14,970 +التالي + +425 +00:30:26,650 --> 00:30:32,450 +هذه الـ SPLD هي ادية و بياش و end gates كام end + +426 +00:30:32,450 --> 00:30:36,390 +gate؟ اربعة فعندك كام input هنا كاتب هنا في + +427 +00:30:36,390 --> 00:30:41,770 +الفيجارة؟ اتنين I0 I1 اطلحت كل input موجود + +428 +00:30:41,770 --> 00:30:44,450 +بالصورتين تبعته بال normal form بال و بياش و بال + +429 +00:30:44,450 --> 00:30:48,460 +complement formيعني بيدك اللي هي ال I واحد من ال + +430 +00:30:48,460 --> 00:30:51,760 +line هدا ال vertical line هدا بيدك ال I واحد اللي + +431 +00:30:51,760 --> 00:30:55,240 +هي compliment بتاخده إيش من هنا وهي طبعا buffer + +432 +00:30:55,240 --> 00:30:57,620 +يعني الإتنين whether ال إيش اللي هو ال true + +433 +00:30:57,620 --> 00:30:59,700 +compliment أو ال normal compliment أو ال whether + +434 +00:30:59,700 --> 00:31:03,460 +normal input أو ال compliment of ال input الإتنين + +435 +00:31:03,460 --> 00:31:07,840 +أربع فرق الإتنين على إيش؟ أربع فرق تمام؟ أه كماشي + +436 +00:31:07,840 --> 00:31:12,160 +و ال I Zero نفسه موجود بال normal فو موجود كمان + +437 +00:31:12,160 --> 00:31:16,720 +بال compliment إيش؟ اللي هو فو تمام؟فالـ gate على + +438 +00:31:16,720 --> 00:31:19,560 +التقاطع هنا تلاحظ ال .. الآن gate هذه إيه؟ لها كام + +439 +00:31:19,560 --> 00:31:25,440 +input مكتوب هنا مرسوم واحد عددها تفهم .. تفهم ليها + +440 +00:31:25,440 --> 00:31:28,200 +عددهم ال .. ال بدأ الخط واحد على إن هنا كام هدول + +441 +00:31:28,200 --> 00:31:31,500 +واحد واحد اتنين تلاتة اربع كام vertical line؟ أربع + +442 +00:31:31,500 --> 00:31:37,080 +تفهم على إن ال gate هذه إيها أربع inputs تمام؟ + +443 +00:31:37,080 --> 00:31:41,360 +بعدد هدول ال vertical line بس اقتصارا عشان ما + +444 +00:31:41,360 --> 00:31:43,740 +يشربكوش الرسمة بيعملك just one horizontal line + +445 +00:31:45,520 --> 00:31:48,640 +تمام؟ و بعدين الاشي اللي هي ال connection بين كل + +446 +00:31:48,640 --> 00:31:51,720 +line و بين كل vertical line is programmable هي + +447 +00:31:51,720 --> 00:31:55,780 +بتتبرمج تمام؟ تلاحظ يا بابا؟ و دلالة تبعتها انه + +448 +00:31:55,780 --> 00:31:59,300 +رسم لكيها ك open circle circle يعني مش مش مسمط من + +449 +00:31:59,300 --> 00:32:02,640 +جوا مش معبّى يعني open عشان ال circle بعدين ال + +450 +00:32:02,640 --> 00:32:06,760 +connection هاد هاد is عشان programmable تمام؟ و + +451 +00:32:06,760 --> 00:32:11,060 +again تفهم هنا كام inputيعني في input جاي من هذا + +452 +00:32:11,060 --> 00:32:14,960 +والتاني جاي من هذا والتالت جاى من هذا وراه جاى من + +453 +00:32:14,960 --> 00:32:18,520 +هذا وجاى من هذا وكلهم إبقوا قابلين من أين عرفنا + +454 +00:32:18,520 --> 00:32:23,860 +إنهم إبقوا قابلين؟ إنه عمل open circle، أتبعين؟ + +455 +00:32:23,860 --> 00:32:28,120 +open magic وكده بالنسبة لمين؟ للتانية، يعني أنت + +456 +00:32:28,120 --> 00:32:32,140 +الآن جيت هذه إيه؟ لكم input؟ أربعة، وهذه أربعة + +457 +00:32:32,140 --> 00:32:37,640 +وهذه كمان إيش؟ اللي هو ..أربعة حيث لما أقول أنا + +458 +00:32:37,640 --> 00:32:41,300 +ببرمج اللي هو ال PID كإنه و أنا بلعب بيبقى إيش ال + +459 +00:32:41,300 --> 00:32:44,680 +program إيش بيشتوي بيغير بال connections هذه يا + +460 +00:32:44,680 --> 00:32:47,220 +بيخليها connected يا not connected يعني أنا إذا + +461 +00:32:47,220 --> 00:32:52,980 +بدي مثلا اللي هو إذا إيدي بدي ال I واحد بال normal + +462 +00:32:52,980 --> 00:32:56,800 +اللي هي form ببرمج هذا علينها تكون هذا موصل مع مين + +463 +00:32:56,800 --> 00:33:00,240 +مع ال horizontal line اللي موصل هذه مع ال vertical + +464 +00:33:00,240 --> 00:33:05,170 +تمام؟ هذا بقى بيبرمج علينا إيش علينا openخليها + +465 +00:33:05,170 --> 00:33:08,090 +مفتوح معاه، مابكونش بيوصل معاه، انا لو بديش .. لو + +466 +00:33:08,090 --> 00:33:11,070 +بديش هاد بدي اللي هي ال compliment معاه اللي هي ال + +467 +00:33:11,070 --> 00:33:13,230 +vertical line هدا، مع الخط ال horizontal اللي وصل + +468 +00:33:13,230 --> 00:33:17,070 +للأن جاية من هنا، بيعمله عياش بيخليه short، تمام + +469 +00:33:17,070 --> 00:33:21,270 +ولا؟ بيخليه عياش short، تمام؟ ال grammar و كده + +470 +00:33:21,270 --> 00:33:26,200 +عياش اللي هو ال budget، تمام؟ okay ماشيلو انا + +471 +00:33:26,200 --> 00:33:29,460 +بتعملها erase لو هي erase أبوتي بتعملها erase + +472 +00:33:29,460 --> 00:33:33,120 +ساعتها ايش بيخلي ال connection لا هي open ولا هي + +473 +00:33:33,120 --> 00:33:37,280 +ايش يعني erased ولا هي ايش ولا هي ولا هي ايش اوكي + +474 +00:33:37,280 --> 00:33:41,620 +ماشي طيب اتلاحظ انه هنا على ال output في كام + +475 +00:33:41,620 --> 00:33:47,500 +أورجات اتنين أورجات او فيه اتوس او لذلك بنقول على + +476 +00:33:47,500 --> 00:33:53,480 +هذا or arrayهذا ايش اسمه and ايش؟ لأنه array of + +477 +00:33:53,480 --> 00:33:58,680 +and gates هذا array of ايش؟ of or gates واتلاحظ ان + +478 +00:33:58,680 --> 00:34:03,580 +ال or gate مثلا هذه زيها one vertical line هذا بدي + +479 +00:34:03,580 --> 00:34:10,260 +اكتفع لإنه ليه كام vertical line كام؟ + +480 +00:34:10,260 --> 00:34:16,340 +مظبوط كلامها صح اتنين ليش؟ لأن هنا اتلاحظ اللي هي + +481 +00:34:16,340 --> 00:34:19,100 +ال .. ال .. ال .. طب ال output تبع ال and gate هذي + +482 +00:34:19,100 --> 00:34:25,010 +كام line؟just واحد طبعا لأنه ابل و هنا واحد و كل + +483 +00:34:25,010 --> 00:34:28,010 +واحد لكن اتلاحظ ال connection بين ال vertical line + +484 +00:34:28,010 --> 00:34:31,510 +هذا السلك اسمها solid مصممة من يوم شركة ولا + +485 +00:34:31,510 --> 00:34:34,790 +فمعناته هذه fixed connection معناته دايما هذه + +486 +00:34:34,790 --> 00:34:37,710 +مصممة معناته is not is not programmable ما + +487 +00:34:37,710 --> 00:34:41,950 +بتتبرمجش هي دايما شرط سلكي دايما موصلي مع بعضوكذا + +488 +00:34:41,950 --> 00:34:43,430 +بالنسبة لهذا البرنامج وهذا البرنامج ليس موجود في + +489 +00:34:43,430 --> 00:34:44,570 +أي شيء يعني بالنسبة لهذا البرنامج فهذا البرنامج + +490 +00:34:44,570 --> 00:34:45,230 +فهذا البرنامج ليس موجود في أي شيء يعني بالنسبة + +491 +00:34:45,230 --> 00:34:45,550 +لهذا البرنامج فهذا البرنامج ليس موجود في أي شيء + +492 +00:34:45,550 --> 00:34:46,570 +يعني بالنسبة لهذا البرنامج فهذا البرنامج ليس موجود + +493 +00:34:46,570 --> 00:34:49,110 +في أي شيء يعني بالنسبة لهذا البرنامج فهذا البرنامج + +494 +00:34:49,110 --> 00:34:50,630 +ليس موجود في أي شيء يعني بالنسبة لهذا البرنامج + +495 +00:34:50,630 --> 00:34:55,950 +فهذا البرنامج ليس موجود في أي شيء يعني + +496 +00:34:55,950 --> 00:34:57,710 +بالنسبة لهذا البرنامج ف + +497 +00:35:18,470 --> 00:35:21,170 +الـ horizontal lines اللي خاش الآن جيت بيسميهم إيش + +498 +00:35:21,170 --> 00:35:24,990 +product إيش line تمام؟ بيسمي product إيش line لإنه + +499 +00:35:24,990 --> 00:35:31,550 +انت مع كل اللي هو بيسموه product product product + +500 +00:35:31,550 --> 00:35:36,610 +line ماشي okay ماشي product line لإن هو كل line + +501 +00:35:36,610 --> 00:35:43,250 +عمليا قولنا كام line في المثال تبعنا ال horizontal + +502 +00:35:43,250 --> 00:35:47,630 +تبعنا أربعة و تالي ممكن أنت بالاربعة تشكل product + +503 +00:35:48,680 --> 00:35:51,060 +في الـ Key element terms لما كنت بتعمل + +504 +00:35:51,060 --> 00:35:54,960 +Simplification في الـ Digital Design كنت بتعمل الـ + +505 +00:35:54,960 --> 00:35:59,020 +function اللي هي sum of element terms صح؟ sum of + +506 +00:35:59,020 --> 00:36:06,020 +ايه؟ element terms سماء؟ okay فتلاحظ هنا يعني انا + +507 +00:36:06,020 --> 00:36:12,040 +ممكن او + +508 +00:36:12,040 --> 00:36:14,480 +خليني اشوف اللي عرف اعدار هنا اتلاحظ هل جيت هو بدي + +509 +00:36:14,480 --> 00:36:19,740 +اعمل ال term A bar Bفمع برمج هاذ ايش مع ال a bar + +510 +00:36:19,740 --> 00:36:23,380 +خط ال a ال a هنا ك input و ال b ك input بلزموش ال + +511 +00:36:23,380 --> 00:36:27,880 +a لل term الأولاني بلزمو ال a bar مع ال b ادلك a + +512 +00:36:27,880 --> 00:36:31,140 +bar b عالمين term الأولاني ل��لك ال line هذا بيسموه + +513 +00:36:31,140 --> 00:36:37,300 +product ايش ل line بيديلك product ايش term عالي + +514 +00:36:37,300 --> 00:36:41,620 +product a bar في b هذا product term سمته .. كنتوا + +515 +00:36:41,620 --> 00:36:47,510 +بتسموه من term صح أو لا؟طيب تلاحظ ان الانجلة + +516 +00:36:47,510 --> 00:36:52,650 +تتعامل مع الـ A بي بار لذلك برمجها علي أنها توصل + +517 +00:36:52,650 --> 00:36:57,750 +ال A مع مين مع ال بي بار ادالك ال A بي بار تفهم + +518 +00:36:57,750 --> 00:37:00,890 +هدول هدول عليهم كام خط هدول خاطين مش هيك ولا واحد + +519 +00:37:00,890 --> 00:37:05,630 +يتوصل مع ال A والثاني مع ال بي بار ادالك another + +520 +00:37:05,630 --> 00:37:08,130 +product + +521 +00:37:09,800 --> 00:37:15,220 +والتالي ال .. ال .. الاتنين من ال terms هدول هم ال + +522 +00:37:15,220 --> 00:37:20,120 +terms بتاعت مين؟ تبعون مين؟ ال sum تبعون إيش؟ اللي + +523 +00:37:20,120 --> 00:37:23,400 +هو ال .. ال sum لذلك تلاحظ ال or الأول لإن هي + +524 +00:37:23,400 --> 00:37:26,980 +قدتلي ال a bar b plus أو or ال a b bar اللي هو + +525 +00:37:26,980 --> 00:37:31,020 +مين؟ اللي هو ال .. ال sum تبقى عندك اللي هو ال .. + +526 +00:37:31,020 --> 00:37:34,040 +ال carry ال carry اللي هو ال a b في ال half أدر مش + +527 +00:37:34,040 --> 00:37:38,940 +هيك؟ هي ال a و هي ال b قدلك ال a b و خلصنامش مشكلة + +528 +00:37:38,940 --> 00:37:43,480 +بالنسبة اتلاحظ ال or gate هذه داخلها ال auto تبع + +529 +00:37:43,480 --> 00:37:49,360 +كام ان gate؟ اتنين طب هذا مش لزماني بيبرمجها ساحة + +530 +00:37:49,360 --> 00:37:52,960 +تبقى على عينها تطلع اياش؟ Zero فهو لو برمج اللي هو + +531 +00:37:52,960 --> 00:37:55,400 +برمجهم كلهم بيكف اتنين لو عامل بس هذي و هذي هيديلك + +532 +00:37:55,400 --> 00:37:58,260 +Zero ايه؟ ايه ال compliment اللي بيديلك اياش؟ Zero + +533 +00:37:58,260 --> 00:38:06,220 +برمجهم كلهم مش مشكلة طبعا ها بنفع ها بنفع طبعا + +534 +00:38:06,220 --> 00:38:11,510 +okay okayبنفع يسيب هذه و هذه فاضية على اعتبار ايه + +535 +00:38:11,510 --> 00:38:14,910 +ايه هو يبني لك ال zero اللي بدوها تمام؟ بنفع تمام؟ + +536 +00:38:14,910 --> 00:38:17,790 +وبالتالي صار هذا عبارة عن ايه؟ ال output هذا عبارة + +537 +00:38:17,790 --> 00:38:22,990 +عن مين؟ عبارة عن ال sum وهذا عبارة عن مين؟ عبارة + +538 +00:38:22,990 --> 00:38:26,070 +عن اللي هو ال carry وبالتالي عملنا ال ايه؟ اللي هو + +539 +00:38:26,070 --> 00:38:29,950 +ال half order باستخدام اللي هو PLD SPLD بالتحديد + +540 +00:38:29,950 --> 00:38:34,630 +كمان مش هيكوا او لا؟ okay ماشي طيب + +541 +00:38:45,190 --> 00:39:05,350 +طيب ماشي اذا + +542 +00:39:05,350 --> 00:39:08,850 +لما اقول انا عمال ببرش بال PLD معناه عمال انا بغير + +543 +00:39:08,850 --> 00:39:11,510 +بال state تبع ال .. تبع ال inter .. ال inter + +544 +00:39:11,510 --> 00:39:14,580 +connects مش هيكوا لأاللي هي الوصلات بين بيتك وبين + +545 +00:39:14,580 --> 00:39:18,380 +مين اللي هي اما بخليها open او بخليها short هذا + +546 +00:39:18,380 --> 00:39:22,840 +معناه ان انا ببرمج ال SPLD او ال CPLD او اي اش او + +547 +00:39:22,840 --> 00:39:39,660 +حتى FPGA طيب + +548 +00:39:39,660 --> 00:39:39,920 +ماشي + +549 +00:39:50,490 --> 00:39:53,650 +برضه بنقول على ان ال input اللى داخلها ال organ + +550 +00:39:53,650 --> 00:39:57,290 +تلاحظ كام line كام vertical line single line بس + +551 +00:39:57,290 --> 00:40:00,450 +يمثلك هذا خط مشركه ولا بيسموه some a بيسموه some + +552 +00:40:00,450 --> 00:40:04,790 +line بيسموه some a اللى هو line ال organ مش داخلها + +553 +00:40:04,790 --> 00:40:08,110 +one vertical line الجناحة مظبوط بس هذا كام line + +554 +00:40:08,110 --> 00:40:11,510 +حسب عدد الجسم اللى موصل معاها ال ends مشركه ولا لو + +555 +00:40:11,510 --> 00:40:15,710 +اتنين معنى مكون كام ايه اتنين تمام لو بتبرمج تبقى + +556 +00:40:15,710 --> 00:40:19,300 +لك برمجة الأربعة مثلا معنى هتكون كاميكون ايش؟ اللي + +557 +00:40:19,300 --> 00:40:25,360 +هو الرمسم و some ايش؟ اللي هو some line لكن بال .. + +558 +00:40:25,360 --> 00:40:29,880 +بال SPLD تبعتنا هذه تلاحظ انه ال .. ال .. ال + +559 +00:40:29,880 --> 00:40:32,140 +connects ال .. ال interconnects تبعت ال or gates + +560 +00:40:32,140 --> 00:40:35,540 +انها fixed ما بتتمرمش من هناك ولا .. are not + +561 +00:40:35,540 --> 00:40:38,500 +programable فقط يكون ال program ال interconnects + +562 +00:40:38,500 --> 00:40:43,700 +تبعت ال and اللي هو guess اللي انها اصلا هي SPLD + +563 +00:40:43,700 --> 00:40:45,100 +okay ماشي + +564 +00:40:51,920 --> 00:40:55,020 +و كنا قولنا قبل كده على اذا انا بجيب بنمج اللي هو + +565 +00:40:55,020 --> 00:40:59,540 +ال SPLD بستخدم اي file بالتحديد؟ اين؟ اللي طالع من + +566 +00:40:59,540 --> 00:41:03,420 +مين؟ مين يطلعه؟ ال بيسع ده؟ مظبوط اللي طلع ال بيسع + +567 +00:41:03,420 --> 00:41:05,980 +ده طلع ال configuration file هو اللي بيستخدمه ال + +568 +00:41:05,980 --> 00:41:10,660 +programmer اللي بيبنمج مين اللي هو ال SPLD، مظبوط + +569 +00:41:10,660 --> 00:41:17,750 +تمام ال configuration اللي هو file، okayالعكتكتشار + +570 +00:41:17,750 --> 00:41:20,610 +اللي شاهدناه دي تاعة ال SPLD اللي هي and or + +571 +00:41:20,610 --> 00:41:23,950 +architecture وناسبة جدا انك تعمل implementation ل + +572 +00:41:23,950 --> 00:41:26,470 +some و products بوليون function مش هيك ولا some و + +573 +00:41:26,470 --> 00:41:30,410 +بير و products مش هيك اذا عندك some و products it + +574 +00:41:30,410 --> 00:41:34,510 +is ideal انك تستخدم ال SPLD هذه انك تنفذها مش هيك + +575 +00:41:34,510 --> 00:41:35,970 +ولا ماشي الحال + +576 +00:41:41,870 --> 00:41:45,330 +و مرات بيستخدموا ال SPLD اللي إلها programmable + +577 +00:41:45,330 --> 00:41:48,610 +and array و fixed or array زي اللي عنا مرات + +578 +00:41:48,610 --> 00:41:52,690 +بيسموها PAL programmable + +579 +00:41:52,690 --> 00:41:55,810 +and array logic PAL و programmable and array logic + +580 +00:41:55,810 --> 00:41:59,190 +تمام؟ مش مشكلة تسمع تكتير خليني أعرف احنا علينها + +581 +00:41:59,190 --> 00:42:04,350 +SPLD تمام؟ okay و مرات كانوا زي الفاكر PLA مارين + +582 +00:42:04,350 --> 00:42:10,460 +عليهم كلهم اللي احنا مهدود okay ماشيهالجد هيمسكلك + +583 +00:42:10,460 --> 00:42:15,340 +اللي هي SPLD محددة رقمها 22V10 وانفصل فيها كتير + +584 +00:42:15,340 --> 00:42:17,600 +يعني هتاخد من واجهة يمكن حتى المحاضرة هذا مش + +585 +00:42:17,600 --> 00:42:20,420 +هتكافي الا الواجهة نشرحها لجد ما نقدر ان شاء الله + +586 +00:42:20,420 --> 00:42:24,860 +طبعا okay ضروري الكلام الطاعتذا هذا بشرحلك ايه انا + +587 +00:42:25,220 --> 00:42:29,300 +و مش موجود في كل الكتب على فكرة لأنه انت مش .. مش + +588 +00:42:29,300 --> 00:42:32,460 +.. كإنجنير مش بس بدك تكتب code و بس تمام؟ بدك تعرف + +589 +00:42:32,460 --> 00:42:34,860 +ال details لو مرة واحدة بس في حياتك عشان كده تعرف + +590 +00:42:34,860 --> 00:42:36,540 +أيش اللي بيصير جوا، أيش اللي موجود مش هيك و لا + +591 +00:42:36,540 --> 00:42:40,740 +كإنجنير مش بضرر تكتب code و ت .. و تستخدم ال .. ال + +592 +00:42:40,740 --> 00:42:44,520 +.. ال SPLD ك .. او .. او ال .. في HPGA ك chip + +593 +00:42:44,520 --> 00:42:47,300 +block box و علم يعني و تعني مش عارف أيش اللي جوا، + +594 +00:42:47,300 --> 00:42:49,860 +بدك تعرف مش هيك و لا، عينة، okay ماشي + +595 +00:42:54,110 --> 00:42:56,710 +ال designs اللى فى الكتابة ده بتحديد اللى هتعملها + +596 +00:42:56,710 --> 00:43:00,150 +فى الغالب كان بي implement it by SPLDs كمان لكن + +597 +00:43:00,150 --> 00:43:03,730 +اذا بدك فى اشي اكبر بكتير you have to use CPLDs او + +598 +00:43:03,730 --> 00:43:06,930 +حقا المشهور اكتر ال FPGAs ال FPGAs هذا المشهور + +599 +00:43:06,930 --> 00:43:11,530 +تقدر تجيب ال programmer و develop ال board عندك فى + +600 +00:43:11,530 --> 00:43:16,170 +البيت و تواصله معاه اللى هو ال laptop و بيجي معاه + +601 +00:43:16,170 --> 00:43:19,370 +FPGA و ممكن تشتغل اكتر انت كمان اكتر من حبه و + +602 +00:43:19,370 --> 00:43:22,970 +تبرمج و تعمل systems كاملة زى ما بدك اللى هو ادفعه + +603 +00:43:22,970 --> 00:43:26,390 +فى البيتكمان؟ اه و انا بشجعكوا يعني اعملوا كده + +604 +00:43:26,390 --> 00:43:29,890 +يعني تشتركوا مثلا اتنين تلاتة كلها مية دولار طلب + +605 +00:43:29,890 --> 00:43:35,490 +موصلاتكش ايه ال problem في الموصلات .. في الموصلات + +606 +00:43:35,490 --> 00:43:39,050 +.. في ال .. انها توصل عشان تبقى قنية اللي بنعرفه + +607 +00:43:39,050 --> 00:43:46,430 +بعرف اه ربنا يعينكه خير ان شاء الله اه كماشي ماشي + +608 +00:43:46,430 --> 00:43:46,710 +الحال + +609 +00:43:49,970 --> 00:43:54,430 +أحنا قولنا هنشرح أيه اللي هي SPLD اللي هي 22V اللي + +610 +00:43:54,430 --> 00:43:58,970 +هو عشرة بقولك + +611 +00:43:58,970 --> 00:44:01,670 +ال SPLD اللي هي الحاججية الموجودة و اللي احنا + +612 +00:44:01,670 --> 00:44:03,830 +شرحناه ال consumption اللي احنا شرحناه ك + +613 +00:44:03,830 --> 00:44:06,410 +consumption شكوا لك لكن كلش البساطة هذه اللي هي + +614 +00:44:06,410 --> 00:44:10,710 +بتحديد أول اشي ال SPLD طبعا أكيد ethically + +615 +00:44:10,710 --> 00:44:16,790 +erasableيعني انت بتمسح بشكل ethical بشكل تمام و + +616 +00:44:16,790 --> 00:44:21,530 +repicable تمام ممكن تبرمجها اكتر اياش اللي هو من + +617 +00:44:21,530 --> 00:44:28,670 +مرة او كماشي لما انت بتمسحها بترجعها لحياة ال + +618 +00:44:28,670 --> 00:44:31,430 +unprogrammed state يعني بتكملش ببرمج لا هي شرط ولا + +619 +00:44:31,430 --> 00:44:34,790 +هي اياش الا ال unprogrammed اياش اللي هو state + +620 +00:44:37,080 --> 00:44:40,760 +طبعا المزيد هى بما انه اللى هى repo gavel لو انت + +621 +00:44:40,760 --> 00:44:48,700 +غلطت فى ال design يعني عملت design و الغلب دلو + +622 +00:44:48,700 --> 00:44:53,640 +لغاية ببرمجة ال SPLD مش مشكلة كتير بتروح بصحى + +623 +00:44:53,640 --> 00:44:56,220 +design design file و recompile و simulate و test و + +624 +00:44:56,220 --> 00:44:58,920 +كده لغاية ما ت verify everything و تبرمج من أول + +625 +00:44:58,920 --> 00:45:03,860 +ياسم اللى هو وشديد او مرات بتكون انت مغلطتشبيكون + +626 +00:45:03,860 --> 00:45:07,160 +design is okay و زي ما بدك بالظبط لكن بعد كده عملت + +627 +00:45:07,160 --> 00:45:09,700 +اللي هو زي ما تقول اللي هو update يعني عملت + +628 +00:45:09,700 --> 00:45:12,540 +version جديدة من ال software او من ال design مش + +629 +00:45:12,540 --> 00:45:18,380 +هيك و لا فانت simply بتيجي لل SPLD او ال FGA + +630 +00:45:18,380 --> 00:45:21,420 +بتوعييد ال programming تبعها بال system الجديد مش + +631 +00:45:21,420 --> 00:45:25,940 +هيك و لا فهنا فهذا كتير بيوفر عليك و بيسهل عليك و + +632 +00:45:25,940 --> 00:45:32,740 +بيجلل اللي هو ال cost تمام؟ + +633 +00:45:33,360 --> 00:45:36,580 +و بيخلّي الاشي Rapid و بيجلّي الاشي اللي هو ال + +634 +00:45:36,580 --> 00:45:40,240 +cost يعني بيطمنك بيقولك عشان تعمل انت Erasing اللي + +635 +00:45:40,240 --> 00:45:43,160 +هي لل FPGAs و شغلاتها دي Typically بياخد فقط 100 + +636 +00:45:43,160 --> 00:45:47,620 +millisecond 100 إيش؟ يعني واحد بين عشرة + +637 +00:45:47,620 --> 00:45:53,760 +millisecond بس تمام؟ و بعدين طب كام مرة ممكن + +638 +00:45:53,760 --> 00:45:58,060 +أعملها program ات Erase؟ تمام؟ ممكن لغاية عشر تلاف + +639 +00:45:58,060 --> 00:46:00,760 +مرة it's too much مش هيكفه يعني very very very + +640 +00:46:00,760 --> 00:46:04,690 +large numberممكن لغاية عشرة تلاف مرة it can be .. + +641 +00:46:04,690 --> 00:46:06,730 +ممكن تاني program it raise equations يصل لغاية على + +642 +00:46:06,730 --> 00:46:09,030 +أجالي حتى ال minimum ده ال minimum عشرة تلاف إيش + +643 +00:46:09,030 --> 00:46:12,250 +مرة و أكيد دايما لما أنت تجري وقحم في أي مكان أي + +644 +00:46:12,250 --> 00:46:16,050 +كدا هتجي اللفظ مكتوب في تاريخ معين معتقده كله + +645 +00:46:16,050 --> 00:46:19,770 +للإشي بتحسن كمان إيش أكتر هذا call تحطه in mind ده + +646 +00:46:19,770 --> 00:46:21,610 +هو لأ دايما احنا بين اللي بين إيدينا و بنجرعه و + +647 +00:46:21,610 --> 00:46:24,430 +بنطلع عليه و بين ال actual technology بيكون في gap + +648 +00:46:24,430 --> 00:46:27,710 +ده هو لأ بيكون الحقيقة كمان أحسن من انت من ما .. + +649 +00:46:27,710 --> 00:46:33,090 +ما وصلك بيكون الحقيقة okay ماشيلكن الـ data + +650 +00:46:33,090 --> 00:46:37,030 +retention ممكن تصل لعشرين سنة، يعني إيه؟ لو أنت + +651 +00:46:37,030 --> 00:46:41,650 +جيبت ال system و محطته في SPLD تمام، ممكن يظلوا ال + +652 +00:46:41,650 --> 00:46:43,890 +system من غير ما يسيله damage و لا يخرب لغاية + +653 +00:46:43,890 --> 00:46:47,850 +عشرين سنة، ولا يظل عشرين سنة كويس حتى العشر سنين + +654 +00:46:47,850 --> 00:46:50,490 +مش هيك ولا .. احنا في ال .. typically عندك .. لأ + +655 +00:46:50,490 --> 00:46:53,390 +انت أقدم جهاز بيقعد في البيت اللي هو ال TVالتي بيه + +656 +00:46:53,390 --> 00:46:55,870 +ان الحق عمره لما يكون جديد ممكن يوصل لخمساشر سنة و + +657 +00:46:55,870 --> 00:46:59,050 +عشرين سنة، بعد كده بيصير obsolete بترميه، مش هيك و + +658 +00:46:59,050 --> 00:47:03,030 +هلان، انا جاب اللي اسمه رامية التلفزيون، ما؟ بترمي + +659 +00:47:03,030 --> 00:47:05,770 +اللي هو ال .. ال .. ال .. اللي هو ال device، فلو + +660 +00:47:05,770 --> 00:47:10,210 +جاسي جا عدت ال B .. ال B اللي دي عشرين سنة برمجتها + +661 +00:47:10,210 --> 00:47:12,650 +و ثبتت على برمجتها العشرين سنة، it is asian too + +662 +00:47:12,650 --> 00:47:16,640 +much و كويس كتير، مش هيك و هلانOkay عشرين سنة كويس + +663 +00:47:16,640 --> 00:47:20,340 +ايه .. اللي هو اكتب .. لكن بقولك تبني كده ان انت + +664 +00:47:20,340 --> 00:47:22,940 +اللي هتيجي تعمل development خلال اللي هو ال + +665 +00:47:22,940 --> 00:47:27,260 +development ممكن لزمك تبرمج ال .. ال .. ال .. ال + +666 +00:47:27,260 --> 00:47:30,480 +.. ال PLD بس عشرين مرة، عشرات المرة خلينا نقول، من + +667 +00:47:30,480 --> 00:47:34,210 +العشر تلافيعني هي مسموح تقدر تبني فيها عشر تلاف + +668 +00:47:34,210 --> 00:47:37,810 +عملية Erasable Grounding Operation لكن عمليا مش + +669 +00:47:37,810 --> 00:47:41,330 +هتوصل للرقم هذا يعني بالعشرات المرات بالكتير هتكون + +670 +00:47:41,330 --> 00:47:45,250 +إيش خلاص أثبتت ووصلت لل state وبرمجتها زي ما بدك و + +671 +00:47:45,250 --> 00:47:48,430 +ال system اشتغل مش هيك ولا .. على واسع لو انت مرات + +672 +00:47:48,430 --> 00:47:51,170 +عديت ووصلت للألفات معناته و you are not a designer + +673 +00:47:51,170 --> 00:47:55,070 +مش developer مش هيك ولا مش مظبوط ال issue صح بمرة + +674 +00:47:55,070 --> 00:48:02,220 +خربت بتكون مش هيكOkay ماشي لكن بال production line + +675 +00:48:02,220 --> 00:48:06,020 +once ال system is test and verified خلاص مرة بت + +676 +00:48:06,020 --> 00:48:08,040 +testing هالجهة بيعمل production بيعمل production + +677 +00:48:08,040 --> 00:48:10,900 +كل واحد يتورد كام مرة ساعتها just once لإنه خلاص + +678 +00:48:10,900 --> 00:48:15,100 +هالجهة خشش في ال production خشش بال production + +679 +00:48:15,100 --> 00:48:18,520 +بعدين + +680 +00:48:18,520 --> 00:48:21,260 +في كمان شغلة جديدة غير اللي احنا اضافة على ال + +681 +00:48:21,260 --> 00:48:24,360 +consumption اللي احنا شرحناهالاسم الاسم الحقيقية + +682 +00:48:24,360 --> 00:48:29,180 +بيكون فيها cell بيسموها output logic macro cell + +683 +00:48:29,180 --> 00:48:34,160 +output logic macro cell هذه بجوابل وفيها تفاصيل + +684 +00:48:34,160 --> 00:48:40,280 +كتير هنشوفها تمام موصلة يعني ال output تبع كل or + +685 +00:48:40,280 --> 00:48:45,020 +gate موصل مع macro cell تمام و ال output تبع ال + +686 +00:48:45,020 --> 00:48:52,460 +macro cell نفسها هوريكي هنالجيههو موصل مع pin من + +687 +00:48:52,460 --> 00:49:03,160 +ال PAL او ال SPLD تمام هاوريكي + +688 +00:49:03,160 --> 00:49:09,840 +يا الجيت و بعد كده هيش نمر على الكلام شوفت + +689 +00:49:09,840 --> 00:49:12,940 +ال conceptual اللي هو SPLD اللي كلمنا عليها بس في + +690 +00:49:12,940 --> 00:49:16,340 +الآخر ال outpost بتلاقي كل outpost ايه له or gate + +691 +00:49:16,340 --> 00:49:22,790 +فهدي واحدة منهم فهدي واحدة منهمو بعدين بالأشواء ال + +692 +00:49:22,790 --> 00:49:26,310 +SPLDs بيكون فيه السل اللى between ال dashed lines + +693 +00:49:26,310 --> 00:49:32,470 +ال dashed rectangle هذا الخط المستطيل هذا + +694 +00:49:32,470 --> 00:49:38,330 +اللى قدامك تمام فهذا كله macro cell تمام و هذا ال + +695 +00:49:38,330 --> 00:49:46,450 +pen البرادة اللى انت شايفه تمام تبع ال output هذا + +696 +00:49:48,190 --> 00:49:51,710 +هذا ال pin البراني البراني اللى شايفه تبع ال IC + +697 +00:49:51,710 --> 00:49:54,910 +خلينى نشوف ال output تبع ال OR gate معايش موصل + +698 +00:49:54,910 --> 00:49:58,010 +تلاحظ + +699 +00:49:58,010 --> 00:50:06,090 +ان هنا في الأول في multiple XR اربعة في كام اربعة + +700 +00:50:06,090 --> 00:50:13,870 +في واحد ذلك بلزم كام selection line S0 و S1تلاحظ + +701 +00:50:13,870 --> 00:50:17,510 +الـ Slash lines هدول عاملك عليهم open circuits + +702 +00:50:17,510 --> 00:50:23,370 +معناته R, F وG,A,B,L، F بيتبرمجوا، بيتبرمجوا 00 و + +703 +00:50:23,370 --> 00:50:28,790 +01، زي ما بدك، زي ما بدهم ال design، تمام؟ تلاحظ + +704 +00:50:28,790 --> 00:50:35,850 +اللي هو لو هم تبرمجوا على one zero، one zero، + +705 +00:50:35,850 --> 00:50:39,390 +معناته ال auto بتاع ال or gate هخش زي ما هو هنا، + +706 +00:50:39,390 --> 00:50:45,810 +بال true value تبعته،و بعدين هيطلع على out of + +707 +00:50:45,810 --> 00:50:49,670 +المنطقة بالكسار لسه في هنا كمان yes في inverter ال + +708 +00:50:49,670 --> 00:50:52,570 +buffer هذا inverter هيطلع بال compliment form + +709 +00:50:52,570 --> 00:50:57,310 +تبعتي معناته إذا أنا بدأ أشهر combinational و بديش + +710 +00:50:57,310 --> 00:50:59,990 +الفليب و الفلوب اللي هيها دي تمام و بدي ال out + +711 +00:50:59,990 --> 00:51:04,930 +بتطلع بال compliment form ساعتها هنا بيبمش ليه على + +712 +00:51:04,930 --> 00:51:10,590 +انه one zero ساعتها بيطلع هنا ال true مع ال + +713 +00:51:10,590 --> 00:51:15,610 +inverter اللي بديه ليهاشي ال complimentتمام؟ لكن + +714 +00:51:15,610 --> 00:51:18,030 +لو أنا بده يطلع بال true form تبعته بال normal + +715 +00:51:18,030 --> 00:51:23,150 +form ساعته لازم يكون هنا كام؟ واحد واحد علشان + +716 +00:51:23,150 --> 00:51:27,730 +هيختار في الحالة دي ال combination اللي هي هذه ال + +717 +00:51:27,730 --> 00:51:31,150 +combination اللي هي هذه تمام؟ علشان يطلع هنا تمام؟ + +718 +00:51:31,150 --> 00:51:33,830 +و بعدين يعمل covenant كمان مرة يديلك ال true ايه؟ + +719 +00:51:33,830 --> 00:51:41,680 +ال normal اللي هي form مش هيك؟لكن برضه بدي اقولك + +720 +00:51:41,680 --> 00:51:46,440 +شغلة في الاولة اللي جيتها اتلاحظ هنا في هذا عبارة + +721 +00:51:46,440 --> 00:51:56,680 +عن اللي هو try state تمام بفر ال control line ممكن + +722 +00:51:56,680 --> 00:52:00,700 +يوصلك هذا مع هذا او مايموصلوش و اتلاحظ ال control + +723 +00:52:00,700 --> 00:52:05,990 +line هذا active highيبقى لو هنا high اللي هنا + +724 +00:52:05,990 --> 00:52:09,350 +هيطلع هنا يعني لو هنا واحد دي لك zero لو هنا zero + +725 +00:52:09,350 --> 00:52:16,130 +دي لك كام دي لك واحد تمام لكن لو هنا low تمام + +726 +00:52:16,130 --> 00:52:18,930 +معاكتو هنا بيكون ايش كأنه disconnected high + +727 +00:52:18,930 --> 00:52:24,550 +impedance هي ايش impedance هذا بتفيد في ايش ايوة + +728 +00:52:24,550 --> 00:52:27,010 +معاكتو اذا انا بديش استخدمها ك output بيخلي هنا + +729 +00:52:27,010 --> 00:52:32,280 +كام zero بيكون بيصير كأنه ايهساعتها ال pin هذا + +730 +00:52:32,280 --> 00:52:38,440 +يستخدم ك input كإيش كإيش كإيش كإيش كإيش كإيش كإيش + +731 +00:52:38,440 --> 00:52:38,980 +كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش + +732 +00:52:38,980 --> 00:52:39,620 +كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش + +733 +00:52:39,620 --> 00:52:42,940 +كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش + +734 +00:52:42,940 --> 00:52:45,180 +كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش كإيش + +735 +00:52:45,180 --> 00:52:58,180 +كإيش كإيش كإيش كإيش كإيش + +736 +00:52:58,180 --> 00:53:03,190 +كإيotherwise لو انا بدي ساعت ممكن ا output خلاص + +737 +00:53:03,190 --> 00:53:05,950 +هنا بيخلي ايش بواحد حاسة ال function ال function + +738 +00:53:05,950 --> 00:53:10,250 +اللي بديها هتكلملك هال get عليها ده ساعتها لما + +739 +00:53:10,250 --> 00:53:13,170 +يصير هنا واحد ساعتها whatever here هيطلع هنا بس ال + +740 +00:53:13,170 --> 00:53:15,590 +comb اللي اتبعته مش هيك و لا لو عايشت الكاياش out + +741 +00:53:15,590 --> 00:53:18,610 +بعدين انا بدي to و مش to و بتحكم ايش فيها هدول مش + +742 +00:53:18,610 --> 00:53:24,610 +هيك و لاطبعا معناته و لاحظت احنا بنتكلم عن ال part + +743 +00:53:24,610 --> 00:53:28,650 +of this figure مش هيك و ايه لان طبعا هذه عبارة عن + +744 +00:53:28,650 --> 00:53:32,430 +.. عبارة عن .. عبارة عن .. عبارة عن .. عبارة عن .. + +745 +00:53:32,430 --> 00:53:32,610 +عبارة عن .. عبارة عن .. عبارة عن .. عبارة عن .. + +746 +00:53:32,610 --> 00:53:32,890 +عبارة عن .. عبارة عن .. عبارة عن .. عبارة عن .. + +747 +00:53:32,890 --> 00:53:32,970 +عبارة عن .. عبارة عن .. عبارة عن .. عبارة عن .. + +748 +00:53:32,970 --> 00:53:33,490 +عبارة عن .. عبارة عن .. عبارة عن .. عبارة عن .. + +749 +00:53:33,490 --> 00:53:34,390 +عبارة عن .. عبارة عن .. عبارة عن .. عبارة عن .. + +750 +00:53:34,390 --> 00:53:40,670 +عبارة عن .. + +751 +00:53:40,670 --> 00:53:46,030 +عبارة + +752 +00:53:46,030 --> 00:53:50,660 +عنالـ M gate هذه ممكن تبرمجها أي شيء ما بدك تعمل + +753 +00:53:50,660 --> 00:53:53,160 +منها أي product أيش تعمل منها أي product أيش تعمل + +754 +00:53:53,160 --> 00:53:56,920 +منها أيش تعمل منها أيش تعمل منها أيش تعمل منها أيش + +755 +00:53:56,920 --> 00:53:56,960 +منها أيش تعمل منها أيش تعمل منها أيش تعمل منها أيش + +756 +00:53:56,960 --> 00:53:58,500 +تعمل منها أيش تعمل منها أيش تعمل منها أيش تعمل + +757 +00:53:58,500 --> 00:54:03,880 +منها أيش تعمل منها أيش تعمل منها أيش تعمل منها أيش + +758 +00:54:03,880 --> 00:54:05,080 +تعمل منها أيش تعمل منها أيش تعمل منها أيش تعمل + +759 +00:54:05,080 --> 00:54:12,800 +تعمل منها أيش تعمل + +760 +00:54:12,800 --> 00:54:18,910 +منها أيكون كم طياشة بواحد اتلاحظ هذا مارتب لكسر + +761 +00:54:18,910 --> 00:54:24,330 +كام في كام اتنين في واحد اتنين في واحد وبالتالي لو + +762 +00:54:24,330 --> 00:54:31,270 +كان ال S واحد بواحد معناته تمام اللي هنا تمام + +763 +00:54:31,270 --> 00:54:37,130 +هيخشلك يطلع ايه اشي يطلع على هنا مش هيك ولا اللي + +764 +00:54:37,130 --> 00:54:43,330 +هنا تمام whether اللي هو input او اعطه طلب تعمله + +765 +00:54:43,330 --> 00:54:46,710 +feedback تانيطبعا او اطبع طلبك تعمله ايش feedback + +766 +00:54:46,710 --> 00:54:52,070 +تاني فلما يكون ال S واحد بواحد طبعا ال input هذا + +767 +00:54:52,070 --> 00:54:55,590 +رقم واحد اللي هو جاي من ال pin اللي هو هذا و يظهر + +768 +00:54:55,590 --> 00:54:58,990 +input اذا هذا disabled او ال author طالب اذا هذا + +769 +00:54:58,990 --> 00:55:03,290 +ايش enabled هيجي كده و يطلع هنا و يظهر له هنا بال + +770 +00:55:03,290 --> 00:55:06,590 +normal form و ال common point ايش form تبعته و + +771 +00:55:06,590 --> 00:55:09,270 +جينا داخل الالمين على ال vertical lines تبعتها + +772 +00:55:09,270 --> 00:55:12,810 +يمكن تستخدمها كمان يستخدمها في ال design طبعا داخل + +773 +00:55:12,810 --> 00:55:22,670 +كأنه input كمانتمام اوكي ماشي تمام و بعدين اتلاحظ + +774 +00:55:22,670 --> 00:55:29,090 +ال output تبعت ال or gate كمان داخل على دي input + +775 +00:55:29,090 --> 00:55:33,770 +of flip-flop دي type flip-flop لو انا لو انا ال + +776 +00:55:33,770 --> 00:55:36,870 +design تبع sequential بده flip-flop صح ولا لأ لو + +777 +00:55:36,870 --> 00:55:39,210 +تعمل counter او اي شي sequential بده flip-flop بده + +778 +00:55:39,210 --> 00:55:44,010 +restart تمام و في ال clock هناوبالتالي بيصير + +779 +00:55:44,010 --> 00:55:50,150 +clocked output مش هيك ولا قيادة بحيث لو بدك تعمل + +780 +00:55:50,150 --> 00:55:53,210 +تلال اوت و تعمل ريشترينج تخزنه تمام بيعطيك ال + +781 +00:55:53,210 --> 00:55:55,550 +clock هنا بيصير هنا إيش اللي هي في ال queue لاحظ + +782 +00:55:55,550 --> 00:55:57,710 +again عندك ال queue و ال queue prime داخلين على + +783 +00:55:57,710 --> 00:56:01,250 +مين قامت في ال pixel ولكن و برضه بالتحكم بال + +784 +00:56:01,250 --> 00:56:06,170 +selection lines اللي هم هدول لو 00 معطمين هيطلع ال + +785 +00:56:06,170 --> 00:56:09,190 +queue و هيطلع لك ال complement of إيش of اللي هو + +786 +00:56:09,190 --> 00:56:13,240 +اللي هنا بس بعد ما مر بيش one stage دلوقتيone + +787 +00:56:13,240 --> 00:56:18,520 +stage of flip-flop تمام ال combination التانية ال + +788 +00:56:18,520 --> 00:56:25,880 +01 هي طالع لك ال Q' وكمان complement سارت رجعت ل Q + +789 +00:56:25,880 --> 00:56:31,720 +مع ان ال R تلع هنا ولكن after one delay مش شكوه لأ + +790 +00:56:31,720 --> 00:56:42,320 +one delay of one اللي هو flip-flop تمام و ..كمان + +791 +00:56:42,320 --> 00:56:46,880 +اتلاحت انه في ال two combinations اللي هما هدول + +792 +00:56:46,880 --> 00:56:51,820 +اللي في الآخر S واحد قيمته بكم؟ ب zero بتعني اللي + +793 +00:56:51,820 --> 00:56:54,620 +بيكون هنا كم ال selection line تبع ال matrix ههذا؟ + +794 +00:56:54,620 --> 00:56:58,480 +Zero بتعني مين ال input of this matrix هيخش هيطلع + +795 +00:56:58,480 --> 00:57:03,540 +اللي هو هذا اللي هو Q أيش؟ ال Q primeهيظهر لك + +796 +00:57:03,540 --> 00:57:06,280 +بصورة الـ q prime هتطلع هنا و ال q هتطلع لك هيش + +797 +00:57:06,280 --> 00:57:11,420 +هنا دخلين برضه ك input تمام على ال vertical اللي + +798 +00:57:11,420 --> 00:57:15,740 +هو lines فممكن منهم يتم تشكيل product lines كمان + +799 +00:57:15,740 --> 00:57:17,680 +هذا بيفيد في ال sequence design ان انت عارف ال + +800 +00:57:17,680 --> 00:57:19,660 +sequence design فهي في feedback مش هيك ولا ال + +801 +00:57:19,660 --> 00:57:22,960 +basis state بتروح ك input مش درستوا الكلمه ده تمام + +802 +00:57:22,960 --> 00:57:26,480 +ال basis state بتروح ك input مع ال inputs العاديين + +803 +00:57:26,480 --> 00:57:31,150 +مش هيك اوكي ماشيو التالي from this kind او spld + +804 +00:57:31,150 --> 00:57:34,570 +you can design combinational as .. ده سمي as اللي + +805 +00:57:34,570 --> 00:57:37,270 +هو ال sequential مشركة لأ ممكن تستخدم ال + +806 +00:57:37,270 --> 00:57:41,850 +sequential و ال combinational و ال combinational + +807 +00:57:41,850 --> 00:57:46,750 +ماشي يا شباب؟ okay ماشي طيب + +808 +00:58:01,630 --> 00:58:06,510 +و التالت لاحظ اللي هي باستخدام اللي هي ال ال OLMS + +809 +00:58:06,510 --> 00:58:09,070 +ال macro cells هدول ال artificial logic macro + +810 +00:58:09,070 --> 00:58:14,660 +cells ممكن كل pinيعني من فصلة التانية تبرمجه بحيث + +811 +00:58:14,660 --> 00:58:18,500 +يعملك احدى تلاتة input output structures ممكن + +812 +00:58:18,500 --> 00:58:22,360 +تبرمجه انه يشتغل ك output و وريتك كيف و يشتغل ايش + +813 +00:58:22,360 --> 00:58:26,300 +اللي هو ك input او يشتغل bidirectional يعني مرات + +814 +00:58:26,300 --> 00:58:29,140 +input و مرات ايش output مش شرط طول ال budget + +815 +00:58:29,140 --> 00:58:31,160 +design يشتغل ك ايش ك .. ممكن يشتغل ك bidirectional + +816 +00:58:32,330 --> 00:58:35,530 +كمان زى ال data base تبع الماكو بيكون ايش؟ by + +817 +00:58:35,530 --> 00:58:37,630 +directional مرات مشل ك input اذا انت you are + +818 +00:58:37,630 --> 00:58:40,370 +reading مرات مشل ك out اذا انت you are ايش؟ you + +819 +00:58:40,370 --> 00:58:46,770 +are ايش اللي هو writing تمام؟ اوكي ماشي + +820 +00:59:09,790 --> 00:59:14,730 +هو التالي في ال figure هنا لو أنا ال pin هذا بدي + +821 +00:59:14,730 --> 00:59:19,090 +استخدمه ك input ساعته لازم اعمل disabling لها + +822 +00:59:19,090 --> 00:59:23,490 +شكلها بقعته ال end هي تتبرمج عليها و تطلع كام؟ + +823 +00:59:23,490 --> 00:59:28,010 +zero التالي على طول الخطة بيشتغل ال pin ك input + +824 +00:59:28,010 --> 00:59:32,350 +لكن انا لو بدي اشتغل ال pin هذا ك output بقعته هنا + +825 +00:59:32,350 --> 00:59:35,330 +should be programed بحيث تعيه هنا كام؟ اللي هو + +826 +00:59:35,330 --> 00:59:36,910 +واحد + +827 +00:59:41,770 --> 00:59:46,650 +طبعا انا بقدر ابدأ VLD و VTUE و VLD إذا كنت أستخدم + +828 +00:59:46,650 --> 00:59:54,230 +و أبادر أشياء لتكون إمبوطة أو أجلب إمبوطات؟ لأ مش + +829 +00:59:54,230 --> 00:59:57,990 +شئ احنا جميعا في اللي هي في ال .. ال vertical + +830 +00:59:57,990 --> 01:00:01,110 +lines في الأشياء اللي هي داخلة ال importsأو يكون + +831 +01:00:01,110 --> 01:00:04,670 +فانكشن فيها مرات فانكشن بيطلع ال term بيطلع بزير و + +832 +01:00:04,670 --> 01:00:07,690 +مرات بيطلع بواحد ليطلع بزير بيش اللي كاياشة ك + +833 +01:00:07,690 --> 01:00:09,990 +input لو بيطلع بواحد بيش اللي كاياشة ك output + +834 +01:00:09,990 --> 01:00:14,470 +واضح؟ اه طبعا هي once programmed خلاص you cannot + +835 +01:00:14,470 --> 01:00:21,110 +مش هيكو الان okay ماشي الحال okay هذه لسه في لسه + +836 +01:00:21,110 --> 01:00:24,130 +البيع التكنولوجيا من مش في الفجر اللي جابله كان + +837 +01:00:24,130 --> 01:00:26,710 +بيبفظ و طالق منه ال normal form و ال common form + +838 +01:00:26,710 --> 01:00:30,960 +بتعدت ال product and function بال inputsحسب ال + +839 +01:00:30,960 --> 01:00:33,340 +input مرات بيصير ب واحد و مرات بيصير ايه؟ ب zero + +840 +01:00:33,340 --> 01:00:36,640 +ان صار ب zero حاشل ك ايه؟ ك input و ان صار ب واحد + +841 +01:00:36,640 --> 01:00:40,400 +حاشل ك ايه؟ و صار by directional صار by ايه؟ by + +842 +01:00:40,400 --> 01:00:47,320 +directional صار by directional مظبوط ولا؟ هذا ايه؟ + +843 +01:00:47,320 --> 01:00:48,580 +okay ماشي + +844 +01:00:59,970 --> 01:01:02,170 +بس بتقولك كمان معلومة إضافية كمان عن اللي انت + +845 +01:01:02,170 --> 01:01:07,370 +سؤالك، بعد انت بتبرمج اللي هو ال .. ال .. ال FPGA + +846 +01:01:07,370 --> 01:01:11,710 +أو ال CPLD و تحطها بال system، تمام؟ في منها أنواع + +847 +01:01:11,710 --> 01:01:15,050 +كانت بي .. كانت بي ground on system، و هي في ال + +848 +01:01:15,050 --> 01:01:18,980 +board، on board، من غير ما تشيلها، تمام؟بتبرمج + +849 +01:01:18,980 --> 01:01:22,720 +مجايش من غير ما تشيل فأدى الطمأن هدى برضه مطمنة فى + +850 +01:01:22,720 --> 01:01:24,960 +ال design مش هيكوا إلا انه خلّي بالك عمالتى + +851 +01:01:24,960 --> 01:01:29,200 +usually بتكون soldered ملحوم طبعا ولا وكتير عشان + +852 +01:01:29,200 --> 01:01:33,140 +تفكها بتسيح الدنيا بتقدرش تسيحها بتبقى لك تخرب + +853 +01:01:33,140 --> 01:01:36,860 +طبعا او حتى لو محطتها بسكت عادية عشان تستحبها لو + +854 +01:01:36,860 --> 01:01:39,980 +انت مش محترف لو استحبتها مش نفس ال pulling force + +855 +01:01:39,980 --> 01:01:42,920 +مش كانت مش متعادل هنا و هنا ممكن إيش اللى هى ينطعج + +856 +01:01:42,920 --> 01:01:48,490 +ال pin ينكسر تخرب طبعافبتتبرمج الحالية الحديثة + +857 +01:01:48,490 --> 01:01:53,350 +اللي هي ال FGS و ال complex اللي هي ال CBLD هذي + +858 +01:01:53,350 --> 01:01:58,230 +الشغلات on board و هي عاشت من غير ما تطلعها من ال + +859 +01:01:58,230 --> 01:02:04,430 +system تمام ولا؟ اوكي ماشي يعني هو كمان انت لما + +860 +01:02:04,430 --> 01:02:08,230 +بتطلعها من ال system في mechanical danger خطر + +861 +01:02:08,230 --> 01:02:12,320 +ميكانيكي ان انت تكسرها او تتعجها او كدهو في كمان + +862 +01:02:12,320 --> 01:02:14,620 +خطر اللي هو الحقيقة ال ال ال ال ال ال ال ال ال ال + +863 +01:02:14,620 --> 01:02:15,100 +ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال + +864 +01:02:15,100 --> 01:02:15,760 +ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال + +865 +01:02:15,760 --> 01:02:16,780 +ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال + +866 +01:02:16,780 --> 01:02:20,640 +ال ال ال ال ال + +867 +01:02:20,640 --> 01:02:22,200 +ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال + +868 +01:02:22,200 --> 01:02:26,900 +ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال ال + +869 +01:02:41,270 --> 01:02:52,770 +طيب ماشي و + +870 +01:02:52,770 --> 01:02:56,170 +التالي بال .. زي ما شوفنا بال .. بال .. بال .. بال + +871 +01:02:56,170 --> 01:02:59,570 +.. كيابيلز لو بتبعت ال macro cell هذي إذا أنت بدك + +872 +01:02:59,570 --> 01:03:03,290 +flip flip خلاص بسيطة بدك و أنشر ال bus بتشغل على + +873 +01:03:03,290 --> 01:03:07,330 +هذا أو هذاطبعا هو لو design اللي انت قديته لل + +874 +01:03:07,330 --> 01:03:10,210 +programmer بينه combined national ساعتها بيبقى + +875 +01:03:10,210 --> 01:03:12,630 +مجهة و بيخلي هدول ايش اما الخيار اللي هو هذا او + +876 +01:03:12,630 --> 01:03:16,170 +خيار هذا هدول are controlled internally by ال + +877 +01:03:16,170 --> 01:03:20,230 +programmer مش منك ه��ول الاتنين هدول بيجي بيلاقي + +878 +01:03:20,230 --> 01:03:23,010 +design combined national ساعتها ايه doesn't need + +879 +01:03:23,010 --> 01:03:26,650 +اللي هو اللي بيقبله يعني طبعا ساعتها بيصيح لخيار + +880 +01:03:26,650 --> 01:03:32,470 +هذا او خيار ايه اللي هو هذا على واحد منهم + +881 +01:04:02,650 --> 01:04:05,370 +حسب الفكرة اللي شفناها لو انت بدها الـ Combination + +882 +01:04:05,370 --> 01:04:07,870 +of Active and Output هي output الـ S1 و S2 و تعمل + +883 +01:04:07,870 --> 01:04:14,830 +مع الـ S shoot بـ H1 و H1Okay ماشي لكن لو بدك + +884 +01:04:14,830 --> 01:04:19,110 +active low output active low output ال S واحد ال + +885 +01:04:19,110 --> 01:04:35,330 +zero should be ايش واحد ال هو zero okay ماشي لو + +886 +01:04:35,330 --> 01:04:41,200 +بدك restart output restart active highالـ S1 يجب + +887 +01:04:41,200 --> 01:04:44,940 +أن يكون كم؟ Zero Active high الـ S1 يجب أن يكون + +888 +01:04:44,940 --> 01:04:56,220 +كم؟ Zero Active high الـ S1 + +889 +01:04:56,220 --> 01:05:04,580 +يجب أن يكون كم؟ + +890 +01:05:04,580 --> 01:05:11,020 +Zeroوخلّي بالك كل ال .. ال output تبع كل origin + +891 +01:05:11,020 --> 01:05:15,360 +موصل مع macro cell و it is individually + +892 +01:05:15,360 --> 01:05:18,360 +programmable ما هو لأ يعني مش شرط ال configuration + +893 +01:05:18,360 --> 01:05:23,020 +اللي هي pitch سبعة ال cells كلها تكون برمجة زي بعض + +894 +01:05:23,020 --> 01:05:26,540 +لأ كل واحدة برمجتها متفصل عن مين؟ عن التانية حسب + +895 +01:05:26,540 --> 01:05:29,660 +لزوم ايش اللي هو ال design و التالي بديلك + +896 +01:05:29,660 --> 01:05:32,940 +flexibility مرونة عالية كتيرة في اللي هي في ال .. + +897 +01:05:33,290 --> 01:05:37,510 +في البرامجة وكمان حتى ال s1 و ال s0 are + +898 +01:05:37,510 --> 01:05:41,190 +reprogramable ما هو لأ مش بس ال and array ال and + +899 +01:05:41,190 --> 01:05:45,810 +gate array حتى ال selection lines تبعت ال matrix + +900 +01:05:45,810 --> 01:05:51,050 +of are reprogramable و كل ما كسل منفصل عن كسل s + +901 +01:05:51,050 --> 01:05:56,090 +التانية فبديلك degree عالية of ال programming مش + +902 +01:05:56,090 --> 01:06:01,030 +هيك ولا .. ماشي الحالة okay + +903 +01:06:08,320 --> 01:06:10,840 +بالتالي لو انت شغال و بتتكلم معاكم و مايش هتشاكت + +904 +01:06:10,840 --> 01:06:15,520 +مثلا ال output logic اللي ماستا ال macro cell + +905 +01:06:15,520 --> 01:06:20,020 +تديلك اللي هي لك انك تعمل ال function as sum of + +906 +01:06:20,020 --> 01:06:24,580 +products او ال complement بتبعتها صح؟ مظبوط؟ في + +907 +01:06:24,580 --> 01:06:27,960 +خيار تطلع زي ما هي او يديلك ايه اش اللي هو ال + +908 +01:06:27,960 --> 01:06:31,500 +complement بعض ال functions زي ما هنشوف هتلاقي من + +909 +01:06:31,500 --> 01:06:36,200 +الأفضل انك تتعبر عنها as sum of product تمام؟ يكون + +910 +01:06:36,200 --> 01:06:41,020 +أحسن بال true or falseلكن البعض الآخر أنه التعارف + +911 +01:06:41,020 --> 01:06:47,360 +برعانها بالشكل بال compliment، تمام؟ + +912 +01:06:47,360 --> 01:06:53,300 +يعني مثلا مرات بيكون عندك function أربعة + +913 +01:06:53,300 --> 01:06:58,420 +variables، كويس؟ combinational، بالأربعة variables + +914 +01:06:58,420 --> 01:07:00,600 +بتعمل كام combination؟ بتعمل كام combination منهم؟ + +915 +01:07:00,600 --> 01:07:03,300 +كام من تان؟ كام؟ + +916 +01:07:05,140 --> 01:07:09,100 +مش بتفكروا ستة عشر ايوة بقول بصوت اقل بيبقى لك + +917 +01:07:09,100 --> 01:07:13,920 +بتعملوا ستة عشر ايش؟ من term صح ولا؟ ستة عشر + +918 +01:07:13,920 --> 01:07:17,640 +product term لو افترض ال .. ال .. ال function اللي + +919 +01:07:17,640 --> 01:07:22,120 +بتعملها هذه كانت مثلا فيها اربعة عشر واحد يعني + +920 +01:07:22,120 --> 01:07:27,160 +اربعة عشر product term و بضلت صفرين صح ولا؟ لو + +921 +01:07:27,160 --> 01:07:30,380 +بتعبر عنها in short sum of products هيديني كام .. + +922 +01:07:30,380 --> 01:07:36,620 +كام termهيديلك اربعتاشر terms يبقى الأفضل عامر عنا + +923 +01:07:36,620 --> 01:07:39,320 +بصورة ياش ال compliment و اطلع ال compliment of ال + +924 +01:07:39,320 --> 01:07:42,100 +compliment بتديلك ال true صح لإن ال compliment + +925 +01:07:42,100 --> 01:07:46,460 +بدها كام terms ��دها اتنين في الحالة هنا تمام بس + +926 +01:07:46,460 --> 01:07:49,860 +two product terms two terms بدها تمام و جيب ال + +927 +01:07:49,860 --> 01:07:52,260 +compliment of ال compliment بتديلك ال true تمام + +928 +01:07:52,260 --> 01:08:00,360 +بتديلك ياش اللي هو ال true تمام شوف + +929 +01:08:00,360 --> 01:08:01,180 +مديلك مثال هنا + +930 +01:08:18,510 --> 01:08:22,650 +ولو انا اقل بقولك لو عندى function تمام عبارة عن + +931 +01:08:22,650 --> 01:08:27,190 +ال or of تمتاشر variables تمتاشر input a or b or c + +932 +01:08:27,190 --> 01:08:32,850 +or d or .. تمام عشان اعملها بشكل مباشر باستخدام + +933 +01:08:32,850 --> 01:08:37,230 +اللي ان fixed or architecture ساعتها بدك كام end + +934 +01:08:37,230 --> 01:08:41,110 +gate بدك + +935 +01:08:41,110 --> 01:08:44,430 +end gate تمتاشر end gate لو العملية بيخش فقط مين + +936 +01:08:44,430 --> 01:08:50,490 +بيبصل ميناللي هو ال .. ال a و التالي الأول هتطلع + +937 +01:08:50,490 --> 01:08:53,790 +من ال a و بعد ال and gate اللي هو التانية هتطلعلك + +938 +01:08:53,790 --> 01:08:58,050 +من ال b بس يوصل معاه و التالتة ال c and so on + +939 +01:08:58,050 --> 01:09:01,850 +لغاية ال 18 بعد ال 18 اللي طلعين من اللي هو من ال + +940 +01:09:01,850 --> 01:09:05,610 +.. من ال .. هدول هيتوصلوا معاياش مع أحد ال or + +941 +01:09:05,610 --> 01:09:09,970 +gates مش هيك و هتبدأك كام and gate في الحالة دي 18 + +942 +01:09:09,970 --> 01:09:15,070 +اللي هو and gate زائد one or gate مش هيك و لا + +943 +01:09:24,030 --> 01:09:39,890 +طيب طارد انا عندي اللى موجود available الـ SPLD و + +944 +01:09:39,890 --> 01:09:44,010 +maximum الأولى الواحدة ممكن يخش لها 16A 16 input + +945 +01:09:48,320 --> 01:09:52,100 +أحنا بدنا كام and gate؟ تمنتعش و قلت لك انا لا + +946 +01:09:52,100 --> 01:09:56,640 +أستطيع استخدام هذه المفروضة مع هذه ال SPLD اللي هو + +947 +01:09:56,640 --> 01:10:00,740 +ال or في ال SPLD تبعتي ال or اللي داخلها كام ال + +948 +01:10:00,740 --> 01:10:05,280 +output تبع كام and gate بس ستة عشر و أنا لازم ال + +949 +01:10:05,280 --> 01:10:08,860 +function تبعتي تبقى كام؟ تمنتعش لأنه قلنا هي عبارة + +950 +01:10:08,860 --> 01:10:11,660 +عن اللي هي مجموعة اللي هي ال or تبع تمنتعش لترا + +951 +01:10:11,660 --> 01:10:15,120 +تمنتعش ليهاش variable تمام؟ بعته it cannot be + +952 +01:10:15,120 --> 01:10:19,870 +implemented بال SPLDصح لك لو عملت الحركة التالية + +953 +01:10:19,870 --> 01:10:26,250 +فاكرين دي ماري جنسلو ثيوري؟ ال .. ال .. ال .. ال + +954 +01:10:26,250 --> 01:10:34,670 +or تبع .. تبع 18 variable هو نفسه لو جبت ال + +955 +01:10:34,670 --> 01:10:39,430 +compliment تبع ال 18 اعطيه ال home end و اللي طلع + +956 +01:10:39,430 --> 01:10:43,850 +جيبله compliment برجع على or 18 صح؟ + +957 +01:10:45,780 --> 01:10:51,660 +لو جبت ال compliment تبع ال 18 وعملت لهم and و + +958 +01:10:51,660 --> 01:10:57,320 +بعدين اللي بيطلع اعمله and or .. اعمله compliment + +959 +01:10:57,320 --> 01:11:03,420 +بيطلع ايش برجع or للي true تبعهم صح ولا و تالي في + +960 +01:11:03,420 --> 01:11:07,800 +الحالة الدمجة بالزمن كام and جهت؟ واحد بس يخشلها + +961 +01:11:07,800 --> 01:11:13,460 +مين؟ يخشلها ايش؟ ال compliment تبع ال 18بالنسبة لـ + +962 +01:11:13,460 --> 01:11:17,840 +just one AND gate كنت تعلمين اللي هو الـ 18 تمام؟ + +963 +01:11:17,840 --> 01:11:20,200 +و الـ OR gate هال gate هتخشلي .. هتخشلي كام input + +964 +01:11:20,200 --> 01:11:24,740 +بس بلزمك واحد اللي طالع من الـ AND gate هذه مش 16 + +965 +01:11:24,740 --> 01:11:28,140 +.. مش 16 كمان بس واحد بس ماعليك اللي غيرك برمج + +966 +01:11:28,140 --> 01:11:30,660 +اللي .. اللي .. اللي هي المكوث اللي .. اللي بتطلع + +967 +01:11:30,660 --> 01:11:34,890 +هال gate من ال complementطالع مين ال code تبع ال + +968 +01:11:34,890 --> 01:11:36,650 +function ساعتها ال code او ال complement هلجيت + +969 +01:11:36,650 --> 01:11:39,090 +لاحظ انا برمجت لغاية لغاية لان ال complement بس + +970 +01:11:39,090 --> 01:11:40,930 +لما تبرمج ال output علي ان تطلع ال complement + +971 +01:11:40,930 --> 01:11:43,190 +اديلك ال complement او ال complement صار ايه؟ رد + +972 +01:11:43,190 --> 01:11:56,550 +عيرو true صح ولا؟ يعني انا اوريكي ع الفجر هنا هنا + +973 +01:11:56,550 --> 01:12:00,090 +انا + +974 +01:12:00,090 --> 01:12:02,630 +مش حاطل الأنجاز الأنجاز اللي هتكون هنا ال array + +975 +01:12:03,580 --> 01:12:08,300 +هتسخدر بس واحدة منهم، تمام؟ بس هتوصلها من الكهلم + +976 +01:12:08,300 --> 01:12:11,760 +تبع الـ A' و الـ B' و الـ C' و D' لغاية الـ 18 + +977 +01:12:11,760 --> 01:12:16,740 +تمام؟ ال output اللي .. اللي طالع من انجيتها دي هو + +978 +01:12:16,740 --> 01:12:19,880 +لحاله هتوصله .. هيتبرمج مع الأورجين، بلزم input .. + +979 +01:12:19,880 --> 01:12:23,840 +output واحد، تبع انجيت واحدةبس بحيث لما هي طلع هنا + +980 +01:12:23,840 --> 01:12:31,800 +هيطلع لك انا بدي ايش هالجهة تخليه يطلع لك برمج + +981 +01:12:31,800 --> 01:12:37,220 +ال S01 اللي هو ال input هذا يطلع و يعمل comment + +982 +01:12:37,220 --> 01:12:41,920 +كمان مرة طبعا؟ + +983 +01:12:41,920 --> 01:12:45,220 +و التالي ادالة ال comment of ايش؟ يعني لغايتنا + +984 +01:12:45,220 --> 01:12:49,900 +برمجنا مين؟ال .. ال complement بالإنبياء طبعا هذا + +985 +01:12:49,900 --> 01:12:51,640 +أدالك ال complement of ال complement وهو تالي + +986 +01:12:51,640 --> 01:12:55,680 +أدالك ال true وهو تالي صار ممكن اللي هو أعمل + +987 +01:12:55,680 --> 01:12:59,780 +implementation ل function about or of .. of 18 + +988 +01:12:59,780 --> 01:13:05,680 +letters ب SPLD ال or get الواحدة داخلة كام ست عشر + +989 +01:13:05,680 --> 01:13:10,900 +input بس أصلا لازمني واحد مش شاك و لا و بدل ما كان + +990 +01:13:10,900 --> 01:13:15,220 +حزامي 18 and get فقط come and get just one and get + +991 +01:13:15,220 --> 01:13:20,630 +هذا عد كل اللي بيعمل مش أنتال place and route هو + +992 +01:13:20,630 --> 01:13:22,750 +اللي بيظبطك ال .. بيعمل ال position و شغلها تاني، + +993 +01:13:22,750 --> 01:13:30,750 +تمام ولا .. ايه نعم؟ ماشي؟ اوكي ماشي بين + +994 +01:13:30,750 --> 01:13:37,410 +إيش و إيش؟ + +995 +01:13:39,140 --> 01:13:44,180 +أه مش مشكلة بيسموها versatile يعني هي up to 16 + +996 +01:13:44,180 --> 01:13:47,260 +input can be used لكن إذا أنت زي لسمك just one + +997 +01:13:47,260 --> 01:13:50,920 +input خلاص مش تاخد ال input هذا لحانك تمام ماشي + +998 +01:13:50,920 --> 01:13:53,620 +نفس الأشياء على فكرة الأن جاية ال .. ال .. في ال + +999 +01:13:53,620 --> 01:13:57,780 +SPLDs هذه تمام لو مش تاخدم input تاني لمش مش + +1000 +01:13:57,780 --> 01:14:00,480 +مستخدمينه يعتبروا كإن هو حاجة كإن هو إيش كإن هو + +1001 +01:14:00,480 --> 01:14:05,110 +حاجة تمام؟ okay ماشييعني في ال or gates هذي ال + +1002 +01:14:05,110 --> 01:14:09,590 +array كل or داخلها عدد من ال input جايه من ال and + +1003 +01:14:09,590 --> 01:14:12,670 +gates مش هيك ولا مش شرط كلهم يستخدموا ممكن + +1004 +01:14:12,670 --> 01:14:14,570 +يستخدموا واحد اتنين تلاتة حسب لزوم اللي هو ال + +1005 +01:14:14,570 --> 01:14:17,470 +design في اي فعلتنا هضطرينا نستخدم just one line + +1006 +01:14:17,470 --> 01:14:22,230 +عشان نعمل اشي تمام بتنعمل هي ال SPLD و SPLD ال + +1007 +01:14:22,230 --> 01:14:25,730 +very versatile العامة جدا فهي مش شرط تستخدم كل + +1008 +01:14:25,730 --> 01:14:28,390 +اللي هي ال vertical lines او ال horizontal lines و + +1009 +01:14:28,390 --> 01:14:32,700 +كل اللي جواها اللي كانت اللي فوق اللي جواهاتمام؟ + +1010 +01:14:32,700 --> 01:14:36,320 +حسب design إيش؟ اللي هو ال .. ال .. حسب لزوم ال + +1011 +01:14:36,320 --> 01:14:46,180 +design حسب لزوم إيش؟ اللي هو ال .. ال design طيب + +1012 +01:14:46,180 --> 01:14:52,560 +بنقف + +1013 +01:14:52,560 --> 01:14:57,540 +.. احنا نقطع .. نعلم علامة عشان إيش؟ نعرف لو وين + +1014 +01:14:57,540 --> 01:14:58,540 +وقفنا + +1015 +01:15:14,580 --> 01:15:18,080 +تمام خلاص احنا ال get عرفناه ان لغايتنا الصفر + +1016 +01:15:18,080 --> 01:15:20,680 +عارفين لغايتنا الموجة بزينا بنكمل ان شاء الله +