repo_name
stringlengths 6
79
| path
stringlengths 4
249
| size
int64 1.02k
768k
| content
stringlengths 15
207k
| license
stringclasses 14
values |
---|---|---|---|---|
ShepardSiegel/ocpi
|
coregen/dram_k7_mig11/mig_7series_v1_1/user_design/rtl/ui/ui_wr_data.v
| 20,961 |
module MODULE1 #
(
parameter VAR76 = 100,
parameter VAR42 = 256,
parameter VAR63 = 32,
parameter VAR32 = "VAR101",
parameter VAR15 = 2 ,
parameter VAR20 = "VAR101",
parameter VAR36 = 5
)
(
VAR74, VAR71, VAR61, VAR6, VAR39,
VAR18,
rst, clk, VAR108, VAR70, VAR103, VAR86,
VAR97, VAR24, VAR5, VAR17, VAR25,
VAR99, VAR87
);
input rst;
input clk;
input [VAR42-1:0] VAR108;
input [VAR63-1:0] VAR70;
input [2*VAR15-1:0] VAR103;
input VAR86;
input VAR97;
reg [VAR42-1:0] VAR22;
reg [VAR63-1:0] VAR66;
reg [2*VAR15-1:0] VAR109 = 4'b0;
reg VAR110;
reg VAR9;
reg VAR65;
reg VAR55;
reg VAR102;
reg VAR26;
reg VAR29;
wire [VAR42-1:0] VAR92 =
~VAR102 ? VAR22 : VAR108;
wire [VAR63-1:0] VAR93 =
~VAR102 ? VAR66 : VAR70;
wire VAR19 =
~rst && (~VAR102 ? VAR110 : VAR86);
wire VAR40 =
~rst && (~VAR102 ? VAR9 : VAR97);
generate
if (VAR20 != "VAR101") begin : VAR1
end
endgenerate
always @(posedge clk) begin
end
input VAR24;
input [3:0] VAR5;
reg VAR107;
reg [3:0] VAR73;
generate
if (VAR32 == "VAR101" || VAR36 >= 11) begin : VAR30
always @(VAR24) VAR107 = VAR24;
always @(VAR5) VAR73 = VAR5;
end
else begin : VAR83
end
endgenerate
input VAR17;
wire VAR98 = VAR17 && ~VAR107;
reg [3:0] VAR57;
reg VAR69;
generate begin : VAR81
reg [3:0] VAR59;
always @(VAR98 or VAR57 or rst) begin
VAR59 = VAR57;
if (rst) VAR59 = 5'b0;
end
else if (VAR98) VAR59 = VAR57 + 5'h1;
end
end
endgenerate
input VAR25;
reg [3:0] VAR94;
generate begin : VAR79
reg [3:0] VAR7;
always @(VAR94 or rst or VAR25) begin
VAR7 = VAR94;
if (rst) VAR7 = 4'b0;
end
else if (VAR25) VAR7 =
VAR94 + 4'h1;
end
end
endgenerate
wire VAR89;
always @( posedge clk ) begin
end
wire VAR14 = VAR9 && VAR55;
wire [3:0] VAR67;
wire [4:0] VAR44;
reg [3:0] VAR13;
generate begin : VAR34
wire VAR50 = (VAR14 && VAR89) ||
(VAR69 && ~VAR55);
reg [3:0] VAR23;
always @(rst or VAR50 or VAR13) begin
VAR23 = VAR13;
if (rst) VAR23 = 4'b1;
end
else if (VAR50) VAR23 = VAR13 + 4'h1;
end
reg [4:1] VAR46;
reg [4:1] VAR58;
always @(rst or VAR58 or VAR50
or VAR67) begin
VAR46 = VAR58;
if (rst) VAR46 = 4'b0;
end
else if (VAR50) VAR46 = VAR67;
end
reg VAR85;
wire VAR41 = ~rst &&
((VAR26 && VAR110 && ~VAR9) ||
(VAR85 && ~VAR110));
assign VAR44 = {VAR58, VAR85};
end
endgenerate
input VAR99;
output wire VAR74;
generate begin : VAR45
reg [15:0] VAR64;
always @(posedge clk) begin
if ( rst )
end
else case ({VAR14, VAR69})
endcase end
assign VAR89 = !(rst || ~VAR99 || (VAR64[14] && VAR14 && ~VAR69) || (VAR64[15] && ~VAR69));
assign VAR74 = VAR65;
VAR16: cover property (@(posedge clk)
(~rst && ~VAR65));
end endgenerate
output wire VAR71;
generate begin : VAR49
reg [4:0] VAR54;
reg [4:0] VAR35;
always @(VAR69 or rst or VAR25
or VAR35) begin
VAR54 = VAR35;
if (rst) VAR54 = 5'b0;
end
else case ({VAR25, VAR69})
2'b01 : VAR54 = VAR35 - 5'b1;
2'b10 : VAR54 = VAR35 + 5'b1;
endcase end
assign VAR71 = (VAR54 == 5'h10);
VAR105: cover property (@(posedge clk) (~rst && VAR71));
VAR31: cover property (@(posedge clk)
(~rst && VAR25 && VAR69 && (VAR35 == 5'hf)));
VAR91: assert property (@(posedge clk)
(rst || !((VAR35 == 5'b0) && (VAR54 == 5'h1f))));
VAR75: assert property (@(posedge clk)
(rst || !((VAR35 == 5'h10) && (VAR54 == 5'h11))));
end endgenerate
input [3:0] VAR87;
output wire [3:0] VAR61;
localparam VAR21 = 2;
generate begin : VAR104
wire VAR96 = VAR98 || ~VAR99;
wire [3:0] VAR3 = VAR99
? VAR73
: VAR87;
wire [3:0] VAR68 = VAR99
? VAR57
: VAR87;
genvar VAR38;
for (VAR38=0; VAR38<VAR21; VAR38=VAR38+1) begin : VAR28
VAR43
.VAR88(64'h0000000000000000),
.VAR95(64'h0000000000000000),
.VAR2(64'h0000000000000000)
) VAR56 (
.VAR10(),
.VAR72(VAR61[VAR38*2+:2]),
.VAR12(VAR67[VAR38*2+:2]),
.VAR48(),
.VAR33(2'b0),
.VAR82(VAR3[VAR38*2+:2]),
.VAR11(VAR3[VAR38*2+:2]),
.VAR53(2'b0),
.VAR100(5'b0),
.VAR80({1'b0, VAR94}),
.VAR52({1'b0, VAR13}),
.VAR84({1'b0, VAR68}),
.VAR47(VAR96),
.VAR77(clk)
);
end end endgenerate
localparam VAR90 =
VAR42 + VAR63 + (VAR20 == "VAR101" ? 0 : 2*VAR15);
localparam VAR51 = (VAR90/6);
localparam VAR60 = VAR90 % 6;
localparam VAR37 = VAR51 + ((VAR60 == 0 ) ? 0 : 1);
localparam VAR106 = (VAR37*6);
wire [VAR106-1:0] VAR78;
generate
begin : VAR62
wire [VAR106-1:0] VAR4;
if (VAR60 == 0)
if (VAR20 == "VAR101")
assign VAR4 = {VAR66, VAR22};
end
else
assign VAR4 =
{VAR109, VAR66, VAR22};
else
if (VAR20 == "VAR101")
assign VAR4 =
{{6-VAR60{1'b0}}, VAR66, VAR22};
else
assign VAR4 = {{6-VAR60{1'b0}}, VAR109,
VAR66, VAR22};
reg [4:0] VAR8;
genvar VAR38;
for (VAR38=0; VAR38<VAR37; VAR38=VAR38+1) begin : VAR27
VAR43
.VAR88(64'h0000000000000000),
.VAR95(64'h0000000000000000),
.VAR2(64'h0000000000000000)
) VAR56 (
.VAR10(VAR78[((VAR38*6)+4)+:2]),
.VAR72(VAR78[((VAR38*6)+2)+:2]),
.VAR12(VAR78[((VAR38*6)+0)+:2]),
.VAR48(),
.VAR33(VAR4[((VAR38*6)+4)+:2]),
.VAR82(VAR4[((VAR38*6)+2)+:2]),
.VAR11(VAR4[((VAR38*6)+0)+:2]),
.VAR53(2'b0),
.VAR100(VAR8),
.VAR80(VAR8),
.VAR52(VAR8),
.VAR84(VAR44),
.VAR47(VAR29),
.VAR77(clk)
);
end end
endgenerate
output [VAR42-1:0] VAR6;
output [VAR63-1:0] VAR39;
assign {VAR39, VAR6} = VAR78[VAR90-1:0];
output [2*VAR15-1:0] VAR18;
generate
if (VAR20 == "VAR101") assign VAR18 = {2*VAR15{1'b0}};
else assign VAR18 = VAR78[VAR90-1-:4];
endgenerate
endmodule
|
lgpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_hdll
|
cells/inputiso0p/sky130_fd_sc_hdll__inputiso0p.functional.pp.v
| 1,867 |
module MODULE1 (
VAR10 ,
VAR7 ,
VAR4,
VAR1 ,
VAR8 ,
VAR3 ,
VAR12
);
output VAR10 ;
input VAR7 ;
input VAR4;
input VAR1 ;
input VAR8 ;
input VAR3 ;
input VAR12 ;
wire VAR13 ;
wire VAR6;
not VAR11 (VAR13 , VAR4 );
and VAR9 (VAR6, VAR7, VAR13 );
VAR5 VAR2 (VAR10 , VAR6, VAR1, VAR8);
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hd
|
cells/ebufn/sky130_fd_sc_hd__ebufn.blackbox.v
| 1,278 |
module MODULE1 (
VAR2 ,
VAR3 ,
VAR7
);
output VAR2 ;
input VAR3 ;
input VAR7;
supply1 VAR5;
supply0 VAR6;
supply1 VAR4 ;
supply0 VAR1 ;
endmodule
|
apache-2.0
|
mda-ut/SubZero
|
fpga/fpga_hw/top_level/DE0_Nano_SOPC/synthesis/submodules/imu_controller.v
| 1,231 |
module MODULE1(
input VAR1,
input [3:0]addr,
input read,
output reg [31:0] VAR11,
input VAR10,
input VAR4,
input VAR9,
input VAR3,
output VAR2,
output VAR14,
output VAR12
);
wire [8*32-1:0] VAR7;
VAR6 VAR6(
.VAR8(1'b1),
.VAR10(VAR10),
.VAR9(VAR9),
.VAR5(),
.VAR13(),
.VAR7(VAR7),
.VAR3(VAR3),
.VAR2(VAR2),
.VAR14(VAR14),
.VAR12(VAR12)
);
always @(posedge VAR9)
if (VAR1 & read)
casex (addr)
4'b0000:
VAR11 <= VAR7[1*32-1:0*32];
4'b0001:
VAR11 <= VAR7[2*32-1:1*32];
4'b0010:
VAR11 <= VAR7[3*32-1:2*32];
4'b0011:
VAR11 <= VAR7[4*32-1:3*32];
4'b0100:
VAR11 <= VAR7[5*32-1:4*32];
4'b0101:
VAR11 <= VAR7[6*32-1:5*32];
4'b0110:
VAR11 <= VAR7[7*32-1:6*32];
4'b0111:
VAR11 <= VAR7[8*32-1:7*32];
default:
VAR11 <= 32'd0;
endcase
endmodule
|
mit
|
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0
|
cells/sdffrnq/gf180mcu_fd_sc_mcu9t5v0__sdffrnq_1.functional.pp.v
| 1,745 |
module MODULE1( VAR20, VAR17, VAR3, VAR4, VAR10, VAR13, VAR11, VAR28, VAR22 );
input VAR4, VAR3, VAR10, VAR20, VAR17, VAR11, VAR28, VAR22;
output VAR13;
not VAR25( VAR6, VAR10 );
wire VAR12;
not VAR2( VAR12, VAR3 );
wire VAR24;
not VAR18( VAR24, VAR20 );
wire VAR26;
and VAR5( VAR26, VAR12, VAR24 );
wire VAR27;
not VAR7( VAR27, VAR17 );
wire VAR23;
and VAR14( VAR23, VAR12, VAR27 );
wire VAR16;
and VAR19( VAR16, VAR27, VAR20 );
or VAR8( VAR9, VAR26, VAR23, VAR16 );
VAR1( VAR21, 1'b0, VAR6, VAR4, VAR9, VAR22 );
not VAR15( VAR13, VAR21 );
endmodule
|
apache-2.0
|
qeedquan/fpga
|
de2-115/nios_lights/lights/synthesis/submodules/lights_nios2_qsys_0_jtag_debug_module_sysclk.v
| 6,945 |
module MODULE1 (
clk,
VAR8,
VAR27,
VAR17,
VAR14,
VAR21,
VAR7,
VAR9,
VAR31,
VAR26,
VAR11,
VAR4,
VAR6,
VAR16,
VAR12,
VAR30,
VAR28,
VAR13,
VAR33
)
;
output [ 37: 0] VAR21;
output VAR7;
output VAR9;
output VAR31;
output VAR26;
output VAR11;
output VAR4;
output VAR6;
output VAR16;
output VAR12;
output VAR30;
output VAR28;
output VAR13;
output VAR33;
input clk;
input [ 1: 0] VAR8;
input [ 37: 0] VAR27;
input VAR17;
input VAR14;
reg VAR29 ;
reg [ 1: 0] VAR5 ;
reg [ 37: 0] VAR21 ;
reg VAR10 ;
reg VAR22 ;
reg VAR19 ;
wire VAR15;
wire VAR3;
wire VAR7;
wire VAR9;
wire VAR31;
wire VAR26;
wire VAR11;
wire VAR4;
wire VAR6;
wire VAR16;
wire VAR12;
wire VAR30;
wire VAR28;
wire VAR13;
wire VAR33;
wire VAR24;
wire VAR23;
reg VAR25 ;
assign VAR24 = 1'b1;
VAR18 VAR32
(
.clk (clk),
.din (VAR17),
.dout (VAR15),
.VAR20 (VAR24)
);
assign VAR23 = 1'b1;
VAR18 VAR2
(
.clk (clk),
.din (VAR14),
.dout (VAR3),
.VAR20 (VAR23)
);
always @(posedge clk)
begin
VAR22 <= VAR15;
VAR25 <= VAR15 & ~VAR22;
VAR29 <= VAR25;
VAR19 <= VAR3;
VAR10 <= VAR3 & ~VAR19;
end
assign VAR26 = VAR29 && (VAR5 == 2'b00) &&
~VAR21[35] && VAR21[34];
assign VAR13 = VAR29 && (VAR5 == 2'b00) &&
~VAR21[35] && ~VAR21[34];
assign VAR11 = VAR29 && (VAR5 == 2'b00) &&
VAR21[35];
assign VAR6 = VAR29 && (VAR5 == 2'b01) &&
~VAR21[37] &&
VAR21[36];
assign VAR33 = VAR29 && (VAR5 == 2'b01) &&
~VAR21[37] &&
~VAR21[36];
assign VAR16 = VAR29 && (VAR5 == 2'b01) &&
VAR21[37];
assign VAR7 = VAR29 && (VAR5 == 2'b10) &&
~VAR21[36] &&
VAR21[37];
assign VAR12 = VAR29 && (VAR5 == 2'b10) &&
~VAR21[36] &&
~VAR21[37];
assign VAR9 = VAR29 && (VAR5 == 2'b10) &&
VAR21[36] && ~VAR21[35] &&
VAR21[37];
assign VAR30 = VAR29 && (VAR5 == 2'b10) &&
VAR21[36] && ~VAR21[35] &&
~VAR21[37];
assign VAR31 = VAR29 && (VAR5 == 2'b10) &&
VAR21[36] && VAR21[35] &&
VAR21[37];
assign VAR28 = VAR29 && (VAR5 == 2'b10) &&
VAR21[36] && VAR21[35] &&
~VAR21[37];
assign VAR4 = VAR29 && (VAR5 == 2'b11) &&
VAR21[15];
always @(posedge clk)
begin
if (VAR10)
VAR5 <= VAR8;
if (VAR25)
VAR21 <= VAR27;
end
endmodule
|
mit
|
deepakcu/maestro
|
fpga/DE4_Ethernet_0/src/add_hdr.v
| 6,756 |
module MODULE1
parameter VAR5 = 64,
parameter VAR39=VAR5/8,
parameter VAR35 = 'hff,
parameter VAR7 = 0
)
(
VAR15,
VAR38,
VAR1,
VAR27,
VAR6,
VAR36,
VAR25,
VAR43,
reset,
clk
);
input [VAR5-1:0] VAR15;
input [VAR39-1:0] VAR38;
input VAR1;
output reg VAR27;
output reg [VAR5-1:0] VAR6;
output reg [VAR39-1:0] VAR36;
output reg VAR25;
input VAR43;
input reset;
input clk;
function integer VAR37;
input integer VAR9;
begin
VAR37=0;
while(2**VAR37<VAR9) begin
VAR37=VAR37+1;
end
end
endfunction
localparam VAR28 = 0;
localparam VAR31 = 1;
localparam VAR20 = 2;
localparam VAR26 = VAR37(VAR39);
localparam VAR41 = VAR37(2048);
localparam VAR44 = VAR41 - VAR26;
wire [VAR39-1:0] VAR11;
wire [VAR5-1:0] VAR13;
reg [1:0] VAR22;
reg [1:0] state;
reg [VAR41-1:0] VAR18;
reg [VAR41-1:0] VAR19;
reg [VAR44-1:0] VAR14;
reg [VAR44-1:0] VAR17;
reg [VAR41-1:0] VAR29;
reg [VAR41-1:0] VAR40;
reg [VAR44-1:0] VAR33;
reg [VAR44-1:0] VAR3;
reg VAR2;
wire [VAR30 - VAR4-1:0] VAR45 = VAR7;
VAR46 VAR21
(
.VAR10 ( reset ),
.VAR42 ( clk ),
.VAR24 ( {VAR38, VAR15} ),
.VAR32 ( VAR2 ),
.VAR16 ( VAR1 ),
.VAR8 ( ),
.VAR23 ( ),
.VAR34 ( ),
.VAR12 ( {VAR11, VAR13} )
);
always @(posedge clk)
begin
state <= VAR22;
VAR29 <= VAR40;
VAR33 <= VAR3;
VAR18 <= VAR19;
VAR14 <= VAR17;
end
always @*
begin
VAR22 = state;
VAR40 = VAR29;
VAR3 = VAR33;
VAR19 = VAR18;
VAR17 = VAR14;
VAR6 = VAR13;
VAR36 = VAR11;
VAR27 = 1'b0;
VAR25 = 1'b0;
VAR2 = 1'b0;
if (reset) begin
VAR22 = VAR28;
VAR40 = 'h0;
VAR3 = 'h0;
VAR19 = 'h0;
VAR17 = 'h0;
end
else begin
if (VAR1) begin
if (|VAR38) begin
VAR17 = VAR33 + 'h1;
VAR3 = 'h0;
case (VAR38)
'h01: VAR19 = VAR29 + 8;
'h02: VAR19 = VAR29 + 7;
'h04: VAR19 = VAR29 + 6;
'h08: VAR19 = VAR29 + 5;
'h10: VAR19 = VAR29 + 4;
'h20: VAR19 = VAR29 + 3;
'h40: VAR19 = VAR29 + 2;
'h80: VAR19 = VAR29 + 1;
endcase
VAR40 = 'h0;
end
else begin
VAR3 = VAR33 + 'h1;
VAR40 = VAR29 + 'h8;
end
end
case (state)
VAR28 : begin
VAR27 = 1'b1;
if (VAR1 && |VAR38)
VAR22 = VAR31;
end
VAR31 : begin
VAR6 = {VAR14,
VAR45,
{(VAR4 - VAR41){1'b0}}, VAR18};
VAR36 = VAR35;
VAR25 = VAR43;
VAR2 = VAR43;
if (VAR43)
VAR22 = VAR20;
end
VAR20 : begin
VAR6 = VAR13;
VAR36 = VAR11;
VAR25 = VAR43;
VAR2 = VAR43 && !(|VAR11);
if (VAR43 && |VAR11)
VAR22 = VAR28;
end
endcase
end
end
endmodule
|
apache-2.0
|
Giako68/SD_RAM_VIDEO
|
Serializer_10_1.v
| 3,544 |
module MODULE1
( input [9:0] VAR6,
input VAR9,
input VAR3,
input VAR5,
output VAR7
);
reg VAR1;
reg [9:0] VAR10; reg [4:0] VAR4; wire VAR2;
wire VAR8;
begin
begin
begin
end
begin
|
gpl-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/iso0n/sky130_fd_sc_lp__iso0n.behavioral.v
| 1,293 |
module MODULE1 (
VAR1 ,
VAR6 ,
VAR7
);
output VAR1 ;
input VAR6 ;
input VAR7;
supply1 VAR4 ;
supply0 VAR2;
supply1 VAR3 ;
supply0 VAR8 ;
and VAR5 (VAR1 , VAR6, VAR7 );
endmodule
|
apache-2.0
|
trivoldus28/pulsarch-verilog
|
design/sys/iop/sparc/exu/rtl/sparc_exu_aluor32.v
| 3,356 |
module MODULE1
(
out,
in
);
input [31:0] in;
output out;
wire VAR14;
wire VAR11;
wire VAR15;
wire VAR12;
wire VAR16;
wire VAR18;
wire VAR24;
wire VAR17;
wire VAR7;
wire VAR19;
wire VAR13;
wire VAR9;
wire VAR6;
wire VAR5;
wire VAR20;
wire VAR2;
wire VAR22;
wire VAR10;
wire VAR1;
wire VAR3;
wire VAR4;
wire VAR21;
wire VAR8;
wire VAR23;
assign VAR14 = ~(in[1] | in[0]);
assign VAR11 = ~(in[3] | in[2]);
assign VAR15 = ~(in[5] | in[4]);
assign VAR12 = ~(in[7] | in[6]);
assign VAR16 = ~(in[9] | in[8]);
assign VAR18 = ~(in[11] | in[10]);
assign VAR24 = ~(in[13] | in[12]);
assign VAR17 = ~(in[15] | in[14]);
assign VAR7 = ~(in[17] | in[16]);
assign VAR19 = ~(in[19] | in[18]);
assign VAR13 = ~(in[21] | in[20]);
assign VAR9 = ~(in[23] | in[22]);
assign VAR6 = ~(in[25] | in[24]);
assign VAR5 = ~(in[27] | in[26]);
assign VAR20 = ~(in[29] | in[28]);
assign VAR2 = ~(in[31] | in[30]);
assign VAR22 = ~(VAR14 & VAR11 & VAR15 & VAR12);
assign VAR10 = ~(VAR16 & VAR18 & VAR24 & VAR17);
assign VAR1 = ~(VAR7 & VAR19 & VAR13 & VAR9);
assign VAR3 = ~(VAR6 & VAR5 & VAR20 & VAR2);
assign VAR4 = ~VAR22;
assign VAR21 = ~VAR10;
assign VAR8 = ~VAR1;
assign VAR23 = ~VAR3;
assign out = ~(VAR4 & VAR21 & VAR8 & VAR23);
endmodule
|
gpl-2.0
|
ymei/TMSPlane
|
Firmware/src/aurora64b66b/fifo_over_ufc.v
| 3,080 |
module MODULE1
parameter VAR18 = 32,
parameter VAR6 = 64
)
(
input VAR10,
input VAR23,
output reg VAR7,
output [7:0] VAR13,
input VAR1,
output [VAR6-1:0] VAR5,
output reg VAR11,
input [VAR6-1:0] VAR12,
input VAR15,
output VAR9,
output [VAR18-1:0] VAR3,
output VAR8,
input VAR2,
input [VAR18-1:0] VAR16,
output reg VAR17,
input VAR22,
output reg VAR21
);
assign VAR9 = VAR23;
assign VAR3 = VAR12[VAR18-1:0];
assign VAR8 = VAR15;
reg [1:0] state;
localparam VAR4 = 2'h0;
localparam VAR19 = 2'h1;
localparam VAR20 = 2'h2;
localparam VAR14 = 2'h3;
assign VAR13 = 8'd7; assign VAR5 = VAR16;
always @ (posedge VAR23 or posedge VAR10) begin
if (VAR10) begin
state <= VAR4;
VAR7 <= 0;
VAR11 <= 0;
VAR17 <= 0;
end
else begin
VAR7 <= 0;
VAR11 <= 0;
VAR17 <= 0;
case (state)
VAR4: begin
state <= VAR4;
if (VAR22 == 0) begin
VAR7 <= 1;
state <= VAR19;
end
end
VAR19: begin
VAR11 <= 1;
state <= VAR20;
end
VAR20: begin
state <= VAR20;
VAR11 <= 1;
if (VAR1 == 1) begin
state <= VAR14;
VAR11 <= 0;
VAR17 <= 1;
end
end
VAR14: begin
state <= VAR4;
end
default: begin
state <= VAR4;
end
endcase
end
end
always @ (posedge VAR23 or posedge VAR10) begin
if (VAR10) begin
VAR21 <= 0;
end
else begin
if (VAR2 == 1) begin
VAR21 <= 1;
end
end
end
endmodule
|
bsd-3-clause
|
shkkgs/DE4-multicore-network-processor-with-multiple-hardware-monitors-
|
DE4_network_processor_4cores_6monitors_release/projects/DE4_Reference_Router_with_DMA/src/sources_ngnp_multicore/src_previous/yf32/mem_ctrl.v
| 13,658 |
module MODULE1 (clk, reset, VAR38, VAR12, VAR14, VAR9,
VAR28, VAR13, VAR44, VAR17, VAR2,
VAR39, VAR24, VAR1, VAR41, VAR42);
parameter VAR15 = 1'b0;
parameter VAR23 = 2'b00;
parameter VAR37 = 2'b01;
parameter VAR4 = 2'b10;
parameter VAR6 = 2'b11;
input clk;
input reset;
input VAR38;
input VAR12;
input [31:0] VAR14;
input [31:0] VAR28;
input [ 3:0] VAR13;
input [31:0] VAR44;
input [31:0] VAR1;
output [31:0] VAR9;
output [31:0] VAR17;
output VAR2;
output [31:0] VAR39;
output [31:0] VAR24;
output [ 3:0] VAR41;
output VAR42;
wire [ 1:0] VAR36 = VAR21;
reg [31:0] VAR9;
reg [31:0] VAR17;
reg VAR2;
reg [31:0] VAR39;
reg [31:0] VAR24;
reg [ 3:0] VAR41;
reg VAR42;
reg [31:0] VAR46;
reg [31:0] VAR10;
reg [ 1:0] VAR18;
reg [31:0] VAR30;
reg VAR27;
reg [ 3:0] VAR35;
reg [ 1:0] VAR26;
reg [31:0] VAR29;
reg VAR32;
reg [ 3:0] VAR20;
reg [31:0] VAR25;
reg [31:0] VAR7;
reg [ 3:0] VAR5;
reg [ 3:0] VAR31;
reg VAR11;
reg VAR22;
reg [ 1:0] VAR43;
reg VAR3;
reg [31:0] address;
reg [ 1:0] VAR8;
reg [31:0] VAR40;
always @(posedge clk or posedge reset) begin
if (reset) begin
VAR18 <= VAR23 ;
VAR46 <= VAR16 ;
VAR10 <= VAR16 ;
end else begin
VAR18 <= VAR26 ;
VAR46 <= VAR29 ;
if (VAR18 == VAR23)
VAR10 <= VAR1 ;
end
end
always @(posedge clk or posedge reset)
begin
if (reset) begin
VAR30 <= 0;
VAR27 <= 0;
VAR35 <= 0;
end
else begin
VAR30 <= VAR28 ;
VAR27 <= VAR32 ;
VAR35 <= VAR20 ;
end
end
always @(VAR28 or VAR32 or VAR20)
begin
VAR30 = VAR28 ;
VAR27 = VAR32 ;
VAR35 = VAR20 ;
end
always @(reset or VAR38 or VAR12 or VAR14 or VAR28 or
VAR13 or VAR44 or VAR1 or VAR46 or
VAR10 or VAR18 or VAR30 or VAR27 or
VAR35 or VAR36)
begin
VAR5 = 4'b0000;
VAR11 = 1'b0;
VAR3 = 1'b0;
VAR43 = VAR18;
VAR25 = VAR16;
VAR40 = VAR16;
case (VAR13) VAR33 :
begin
VAR25 = VAR1;
VAR5 = 4'b1111; end
begin
if (VAR30[1] == VAR36[1]) begin
VAR25[15:0] = VAR1[31:16];
VAR5 = 4'b1100; end else begin
VAR25[15:0] = VAR1[15:0];
VAR5 = 4'b0011; end
if (VAR13 == VAR45 | ~VAR25[15]) begin
VAR25[31:16] = 16'h0000; end else begin
VAR25[31:16] = 16'hFFFF; end
end
begin
VAR8 = VAR30[1:0] ^ VAR36;
case (VAR8) 2'b00 : VAR25[7:0] = VAR1[31:24];
2'b01 : VAR25[7:0] = VAR1[23:16];
2'b10 : VAR25[7:0] = VAR1[15: 8];
default: VAR25[7:0] = VAR1[ 7: 0];
endcase
if (VAR13 == VAR19 | ~VAR25[7]) begin
VAR25[31:8] = 24'h000000; end else begin
VAR25[31:8] = 24'hffffff; end
case (VAR8) 2'b00 : VAR5 = 4'b1000;
2'b01 : VAR5 = 4'b0100;
2'b10 : VAR5 = 4'b0010;
default : VAR5 = 4'b0001;
endcase
end
begin
VAR11 = 1'b1;
VAR40 = VAR44;
VAR5 = 4'b1111;
end
begin
VAR11 = 1'b1;
VAR40 = {VAR44[15:0], VAR44[15:0]};
if (VAR28[1] == VAR36[1]) begin
VAR5 = 4'b1100;
end else begin
VAR5 = 4'b0011;
end
end
begin
VAR11 = 1'b1;
VAR40 = {VAR44[7:0], VAR44[7:0],
VAR44[7:0], VAR44[7:0]};
VAR8 = VAR28[1:0] ^ VAR36;
case (VAR8)
2'b00 : VAR5 = 4'b1000;
2'b01 : VAR5 = 4'b0100;
2'b10 : VAR5 = 4'b0010;
default : VAR5 = 4'b0001;
endcase
end
default :
begin
end
endcase
VAR20 <= VAR5 ;
VAR32 <= VAR11 ;
VAR7 = VAR46;
case (VAR18) VAR23 :
begin
address = VAR14;
VAR22 = 1'b0;
VAR31 = 4'b0000;
if (VAR13 == VAR34) begin
VAR43 = VAR23;
if (~VAR38)
VAR7 = VAR1;
end else begin
VAR3 = 1'b1;
if (~VAR38)
VAR43 = VAR37;
end
end
VAR37 :
begin
address = VAR30;
VAR22 = VAR27;
if (VAR27 & VAR30[31])
begin
VAR3 = 1'b1;
VAR31 = 4'b0000;
if (VAR38 == 1'b0) begin
VAR43 = VAR4; end
end else begin
VAR31 = VAR35;
if (~VAR38) begin
VAR7 = VAR10;
VAR43 = VAR23; end
end
end
VAR4 :
begin
VAR3 = 1'b1;
address = VAR30;
VAR22 = VAR27;
VAR31 = VAR35;
if (~VAR38) begin
VAR43 = VAR6;
end
end
default :
begin
address = VAR30;
VAR22 = VAR27;
VAR31 = 4'b0000;
if (~VAR38) begin
VAR7 = VAR10;
VAR43 = VAR23;
end
end
endcase
if (VAR12 & ~VAR38)
VAR7 = VAR16;
VAR26 <= VAR43;
VAR29 <= VAR7;
if (reset) VAR22 = 1'b0;
VAR9 <= VAR46;
VAR17 <= VAR25;
VAR2 <= VAR3;
VAR41 <= VAR31;
VAR39 <= address;
VAR42 <= VAR22;
VAR24 <= VAR40 ;
end
endmodule
|
mit
|
dawsonjon/fpu
|
double_adder/file_reader_b.v
| 1,284 |
module MODULE1(VAR3,clk,rst,VAR1,VAR9);
integer VAR5;
integer VAR8;
input clk;
input rst;
output [63:0] VAR1;
output VAR9;
input VAR3;
reg [63:0] VAR6;
reg VAR7;
reg [31:0] VAR4;
reg [31:0] VAR2;
reg [1:0] state;
begin
begin
begin
begin
begin
begin
|
mit
|
nyaxt/dmix
|
ise/tepla/main.v
| 1,746 |
module MODULE1(
input VAR31,
input VAR12,
input VAR17,
output VAR3,
output [3:0] VAR5,
output [3:0] VAR15,
output [3:0] VAR26,
output VAR9,
output VAR14,
output VAR1,
output VAR2,
output VAR25,
output VAR21,
output VAR10,
output VAR13,
output VAR11,
output VAR6,
output VAR24,
output VAR22,
output VAR19,
output VAR4,
output VAR29,
output VAR18,
output VAR8,
output VAR30,
output VAR16,
output VAR28,
output VAR20,
output VAR23,
output VAR7
);
wire clk = VAR17;
reg [31:0] VAR27;
always @(posedge clk) begin
VAR27 <= VAR27 + 4;
end
assign VAR3 = VAR27[28];
assign VAR5[3:0] = VAR27[27:24];
assign VAR15[3:0] = VAR27[19:16];
assign VAR26[3:0] = VAR27[19:16];
assign VAR9 = VAR27[15];
assign VAR14 = VAR27[14];
assign VAR1 = VAR27[16];
assign VAR2 = VAR27[17];
assign VAR25 = VAR27[18];
assign VAR21 = VAR27[19];
assign VAR10 = VAR27[16];
assign VAR13 = VAR27[17];
assign VAR11 = VAR27[18];
assign VAR6 = VAR27[19];
assign VAR24 = VAR27[15];
assign VAR22 = VAR27[16];
assign VAR19 = VAR27[17];
assign VAR4 = VAR27[18];
assign VAR29 = VAR27[19];
assign VAR18 = VAR27[16];
assign VAR8 = VAR27[17];
assign VAR30 = VAR27[18];
assign VAR16 = VAR27[19];
assign VAR28 = VAR27[16];
assign VAR20 = VAR27[17];
assign VAR23 = VAR27[18];
assign VAR7 = VAR27[19];
endmodule
|
mit
|
EPiCS/soundgates
|
hardware/design/reference/cf_lib/edk/pcores/axi_axis_xx_v1_00_a/hdl/verilog/axi_axis_rx_core.v
| 5,018 |
module MODULE1 (
VAR34,
VAR5,
VAR17,
VAR3,
VAR1,
VAR14,
VAR26,
VAR15,
VAR31,
VAR36,
VAR27,
VAR22,
VAR28,
VAR7,
VAR11,
VAR35);
parameter VAR23 = 64;
localparam VAR32 = VAR23 - 1;
input VAR34;
input VAR5;
input [VAR32:0] VAR17;
input VAR3;
output VAR1;
output VAR14;
output [VAR32:0] VAR26;
input VAR15;
input VAR31;
input VAR36;
input VAR27;
input VAR22;
input [13:0] VAR28;
input [31:0] VAR7;
output [31:0] VAR11;
output VAR35;
wire VAR19;
wire VAR9;
wire VAR30;
wire VAR8;
wire VAR21;
wire [31:0] VAR2;
wire VAR29;
wire VAR24;
wire [31:0] VAR4;
VAR33 #(.VAR23(VAR23)) VAR12 (
.VAR3 (VAR3),
.VAR9 (VAR9),
.VAR1 (VAR1),
.VAR14 (VAR14),
.VAR26 (VAR26),
.VAR15 (VAR15),
.VAR18 (VAR30),
.VAR20 (VAR8),
.VAR25 (VAR21),
.VAR37 (VAR2),
.VAR34 (VAR34),
.VAR19 (VAR19),
.VAR5 (VAR5),
.VAR17 (VAR17),
.VAR10 (VAR29),
.VAR38 (VAR24),
.VAR16 (VAR4));
VAR6 VAR13 (
.VAR34 (VAR34),
.VAR19 (VAR19),
.VAR3 (VAR3),
.VAR9 (VAR9),
.VAR10 (VAR29),
.VAR38 (VAR24),
.VAR16 (VAR4),
.VAR18 (VAR30),
.VAR20 (VAR8),
.VAR25 (VAR21),
.VAR37 (VAR2),
.VAR31 (VAR31),
.VAR36 (VAR36),
.VAR27 (VAR27),
.VAR22 (VAR22),
.VAR28 (VAR28),
.VAR7 (VAR7),
.VAR11 (VAR11),
.VAR35 (VAR35));
endmodule
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_hd
|
cells/a2111o/sky130_fd_sc_hd__a2111o.blackbox.v
| 1,394 |
module MODULE1 (
VAR4 ,
VAR8,
VAR5,
VAR9,
VAR7,
VAR6
);
output VAR4 ;
input VAR8;
input VAR5;
input VAR9;
input VAR7;
input VAR6;
supply1 VAR3;
supply0 VAR1;
supply1 VAR10 ;
supply0 VAR2 ;
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ms
|
cells/dlymetal6s6s/sky130_fd_sc_ms__dlymetal6s6s.functional.pp.v
| 1,868 |
module MODULE1 (
VAR3 ,
VAR8 ,
VAR7,
VAR12,
VAR9 ,
VAR4
);
output VAR3 ;
input VAR8 ;
input VAR7;
input VAR12;
input VAR9 ;
input VAR4 ;
wire VAR6 ;
wire VAR1;
buf VAR10 (VAR6 , VAR8 );
VAR11 VAR5 (VAR1, VAR6, VAR7, VAR12);
buf VAR2 (VAR3 , VAR1 );
endmodule
|
apache-2.0
|
danidim13/labo-digitales
|
Experimento1/MiniAlu.v
| 4,665 |
module MODULE1
(
input wire VAR17,
input wire VAR5,
output wire [7:0] VAR34
);
wire [15:0] VAR52,VAR38;
reg VAR23,VAR18;
wire [27:0] VAR26;
wire [3:0] VAR37;
reg [15:0] VAR7;
wire [7:0] VAR27,VAR31,VAR28, VAR10;
wire [15:0] VAR29,VAR21,VAR14,VAR19,VAR2,VAR51,VAR13;
wire VAR12, VAR20, VAR43, VAR35;
VAR36 VAR50
(
.VAR6( VAR52 ),
.VAR46( VAR26 )
);
VAR9 VAR41
(
.VAR17( VAR17 ),
.VAR30( VAR23 ),
.VAR45( VAR26[7:0] ),
.VAR39( VAR26[15:8] ),
.VAR22( VAR28 ),
.VAR16( VAR7 ),
.VAR32( VAR14 ),
.VAR44( VAR19 )
);
assign VAR51 = (VAR5) ? 8'b0 : VAR28;
VAR15 VAR47
(
.VAR17( VAR17 ),
.VAR5( VAR5 | VAR18 ),
.VAR42( VAR51 + 1 ),
.VAR25( 1'b1 ),
.VAR33( VAR38 )
);
assign VAR52 = (VAR18) ? VAR51 : VAR38;
VAR40 # ( 4 ) VAR11
(
.VAR17(VAR17),
.VAR5(VAR5),
.VAR25(1'b1),
.VAR54(VAR26[27:24]),
.VAR33(VAR37)
);
VAR40 # ( 8 ) VAR4
(
.VAR17(VAR17),
.VAR5(VAR5),
.VAR25(1'b1),
.VAR54(VAR26[7:0]),
.VAR33(VAR27)
);
VAR40 # ( 8 ) VAR1
(
.VAR17(VAR17),
.VAR5(VAR5),
.VAR25(1'b1),
.VAR54(VAR26[15:8]),
.VAR33(VAR31)
);
VAR40 # ( 8 ) VAR3
(
.VAR17(VAR17),
.VAR5(VAR5),
.VAR25(1'b1),
.VAR54(VAR26[23:16]),
.VAR33(VAR28)
);
reg VAR24;
VAR40 # ( 8 ) VAR48
(
.VAR17(VAR17),
.VAR5(VAR5),
.VAR25( VAR24 ),
.VAR54( VAR21[7:0] ),
.VAR33( VAR34 )
);
assign VAR13 = {VAR31,VAR27};
VAR40 # ( 8 ) VAR53
(
.VAR17(VAR17),
.VAR5(VAR5),
.VAR25(1'b1),
.VAR54(VAR28),
.VAR33(VAR10)
);
VAR40 # ( 16 ) VAR49
(
.VAR17(VAR17),
.VAR5(VAR5),
.VAR25(VAR23),
.VAR54(VAR7),
.VAR33(VAR2)
);
VAR40 # ( 1 ) VAR8
(
.VAR17(VAR17),
.VAR5(VAR5),
.VAR25(1'b1),
.VAR54( {VAR23} ),
.VAR33( {VAR43} )
);
assign VAR35 = VAR37[3] && VAR37[2];
assign VAR12 = ((VAR10 == VAR27) && VAR43 && ~VAR35 ) ? 1'b1 : 1'b0;
assign VAR20 = ((VAR10 == VAR31) && VAR43 && ~VAR35 ) ? 1'b1 : 1'b0;
assign VAR29 = (VAR12) ? VAR2 : VAR14;
assign VAR21 = (VAR20) ? VAR2 : VAR19;
always @ ( * )
begin
case (VAR37)
begin
VAR24 <= 1'b0;
VAR18 <= 1'b0;
VAR23 <= 1'b0;
VAR7 <= 0;
end
begin
VAR24 <= 1'b0;
VAR18 <= 1'b0;
VAR23 <= 1'b1;
VAR7 <= VAR21 + VAR29;
end
begin
VAR24 <= 1'b0;
VAR18 <= 1'b0;
VAR23 <= 1'b1;
VAR7 <= VAR21 - VAR29;
end
begin
VAR24 <= 1'b0;
VAR23 <= 1'b1;
VAR18 <= 1'b0;
VAR7 <= VAR13;
end
begin
VAR24 <= 1'b0;
VAR23 <= 1'b0;
VAR7 <= 0;
if (VAR21 <= VAR29 )
VAR18 <= 1'b1;
end
else
VAR18 <= 1'b0;
end
begin
VAR24 <= 1'b0;
VAR23 <= 1'b0;
VAR7 <= 0;
VAR18 <= 1'b1;
end
begin
VAR24 <= 1'b1;
VAR23 <= 1'b0;
VAR7 <= 0;
VAR18 <= 1'b0;
end
default:
begin
VAR24 <= 1'b1;
VAR23 <= 1'b0;
VAR7 <= 0;
VAR18 <= 1'b0;
end
endcase
end
endmodule
|
gpl-3.0
|
EPiCS/soundgates
|
hardware/design/reference/cf_lib/edk/pcores/adi_common_v1_00_a/hdl/verilog/cf_jesd_mon.v
| 8,786 |
module MODULE1 (
VAR15,
VAR5,
VAR23,
VAR26,
VAR9,
VAR21,
VAR18,
VAR8,
VAR3,
VAR13,
VAR16,
VAR6,
VAR2);
input VAR15;
input VAR5;
input [31:0] VAR23;
input [ 3:0] VAR26;
input [ 3:0] VAR9;
input [ 3:0] VAR21;
input VAR18;
input VAR8;
output VAR3;
output VAR13;
output [ 3:0] VAR16;
output [ 3:0] VAR6;
output [55:0] VAR2;
parameter VAR12 = 'h0;
parameter VAR11 = 'h1;
parameter VAR17 = 'h2;
parameter VAR22 = 'h3;
parameter VAR24 = 'h4;
reg VAR3 = 'd0;
reg VAR13 = 'd0;
reg [ 3:0] VAR16 = 'd0;
reg VAR20 = 'd0;
reg [ 4:0] VAR7 = 'd0;
wire VAR19;
wire VAR1;
wire VAR25;
wire VAR4;
wire VAR14;
wire [ 3:0] VAR10;
assign VAR2[55:55] = VAR19;
assign VAR2[54:54] = VAR1;
assign VAR2[53:53] = VAR25;
assign VAR2[52:52] = VAR4;
assign VAR2[51:51] = VAR14;
assign VAR2[50:50] = VAR20;
assign VAR2[49:49] = VAR3;
assign VAR2[48:48] = VAR13;
assign VAR2[47:44] = VAR16;
assign VAR2[43:40] = VAR26;
assign VAR2[39:36] = VAR9;
assign VAR2[35:32] = VAR21;
assign VAR2[31: 0] = VAR23;
assign VAR6 = {VAR20, VAR16[2:0]};
always @(posedge VAR5) begin
if (VAR15 == 1'b1) begin
VAR3 <= 'd0;
VAR13 <= 'd0;
VAR16 <= 'd0;
end else begin
case (VAR16)
VAR24: begin VAR3 <= 'd0;
VAR13 <= 'd1;
if (VAR8 == 1'b0) begin
VAR16 <= VAR12;
end else begin
VAR16 <= VAR24;
end
end
VAR22: begin VAR3 <= 'd0;
VAR13 <= 'd1;
if (VAR8 == 1'b1) begin
VAR16 <= VAR24;
end else begin
VAR16 <= VAR22;
end
end
VAR17: begin VAR3 <= 'd1;
VAR13 <= 'd0;
if (VAR18 == 1'b1) begin
VAR16 <= VAR22;
end else begin
VAR16 <= VAR17;
end
end
VAR11: begin VAR3 <= 'd0;
VAR13 <= 'd0;
if (VAR7[4] == 1'b0) begin
VAR16 <= VAR17;
end else begin
VAR16 <= VAR11;
end
end
VAR12: begin VAR3 <= 'd0;
VAR13 <= 'd0;
VAR16 <= VAR11;
end
default: begin
VAR3 <= 'd0;
VAR13 <= 'd0;
VAR16 <= VAR12;
end
endcase
end
end
always @(posedge VAR5) begin
if (VAR15 == 1'b1) begin
VAR20 <= 'd0;
VAR7 <= 5'h10;
end else begin
VAR20 <= (VAR10 == 4'd0) ? 1'b0 : 1'b1;
if (VAR14 == 1'b0) begin
VAR7 <= 5'h10;
end else if (VAR7[4] == 1'b1) begin
VAR7 <= VAR7 + 1'b1;
end
end
end
assign VAR19 =
(((VAR23[31:24] == 8'hfc) && (VAR10[ 3] == 1'b1)) ||
((VAR23[23:16] == 8'hfc) && (VAR10[ 2] == 1'b1)) ||
((VAR23[15: 8] == 8'hfc) && (VAR10[ 1] == 1'b1)) ||
((VAR23[ 7: 0] == 8'hfc) && (VAR10[ 0] == 1'b1))) ? 1'b1 : 1'b0;
assign VAR1 =
(((VAR23[31:24] == 8'h9c) && (VAR10[ 3] == 1'b1)) ||
((VAR23[23:16] == 8'h9c) && (VAR10[ 2] == 1'b1)) ||
((VAR23[15: 8] == 8'h9c) && (VAR10[ 1] == 1'b1)) ||
((VAR23[ 7: 0] == 8'h9c) && (VAR10[ 0] == 1'b1))) ? 1'b1 : 1'b0;
assign VAR25 =
(((VAR23[31:24] == 8'h7c) && (VAR10[ 3] == 1'b1)) ||
((VAR23[23:16] == 8'h7c) && (VAR10[ 2] == 1'b1)) ||
((VAR23[15: 8] == 8'h7c) && (VAR10[ 1] == 1'b1)) ||
((VAR23[ 7: 0] == 8'h7c) && (VAR10[ 0] == 1'b1))) ? 1'b1 : 1'b0;
assign VAR4 =
(((VAR23[31:24] == 8'h1c) && (VAR10[ 3] == 1'b1)) ||
((VAR23[23:16] == 8'h1c) && (VAR10[ 2] == 1'b1)) ||
((VAR23[15: 8] == 8'h1c) && (VAR10[ 1] == 1'b1)) ||
((VAR23[ 7: 0] == 8'h1c) && (VAR10[ 0] == 1'b1))) ? 1'b1 : 1'b0;
assign VAR14 =
(((VAR23[31:24] == 8'hbc) && (VAR10[ 3] == 1'b1)) &&
((VAR23[23:16] == 8'hbc) && (VAR10[ 2] == 1'b1)) &&
((VAR23[15: 8] == 8'hbc) && (VAR10[ 1] == 1'b1)) &&
((VAR23[ 7: 0] == 8'hbc) && (VAR10[ 0] == 1'b1))) ? 1'b1 : 1'b0;
assign VAR10 = VAR26 & (~VAR9) & (~VAR21);
endmodule
|
mit
|
lerwys/bpm-sw-old-backup
|
hdl/modules/dbe_wishbone/wb_ethmac/eth_crc.v
| 7,113 |
module MODULE1 (VAR3, VAR1, VAR2, VAR9, VAR5, VAR7, VAR6);
parameter VAR4 = 1;
input VAR3;
input VAR1;
input [3:0] VAR2;
input VAR9;
input VAR5;
output [31:0] VAR7;
output VAR6;
reg [31:0] VAR7;
wire [31:0] VAR8;
assign VAR8[0] = VAR9 & (VAR2[0] ^ VAR7[28]);
assign VAR8[1] = VAR9 & (VAR2[1] ^ VAR2[0] ^ VAR7[28] ^ VAR7[29]);
assign VAR8[2] = VAR9 & (VAR2[2] ^ VAR2[1] ^ VAR2[0] ^ VAR7[28] ^ VAR7[29] ^ VAR7[30]);
assign VAR8[3] = VAR9 & (VAR2[3] ^ VAR2[2] ^ VAR2[1] ^ VAR7[29] ^ VAR7[30] ^ VAR7[31]);
assign VAR8[4] = (VAR9 & (VAR2[3] ^ VAR2[2] ^ VAR2[0] ^ VAR7[28] ^ VAR7[30] ^ VAR7[31])) ^ VAR7[0];
assign VAR8[5] = (VAR9 & (VAR2[3] ^ VAR2[1] ^ VAR2[0] ^ VAR7[28] ^ VAR7[29] ^ VAR7[31])) ^ VAR7[1];
assign VAR8[6] = (VAR9 & (VAR2[2] ^ VAR2[1] ^ VAR7[29] ^ VAR7[30])) ^ VAR7[ 2];
assign VAR8[7] = (VAR9 & (VAR2[3] ^ VAR2[2] ^ VAR2[0] ^ VAR7[28] ^ VAR7[30] ^ VAR7[31])) ^ VAR7[3];
assign VAR8[8] = (VAR9 & (VAR2[3] ^ VAR2[1] ^ VAR2[0] ^ VAR7[28] ^ VAR7[29] ^ VAR7[31])) ^ VAR7[4];
assign VAR8[9] = (VAR9 & (VAR2[2] ^ VAR2[1] ^ VAR7[29] ^ VAR7[30])) ^ VAR7[5];
assign VAR8[10] = (VAR9 & (VAR2[3] ^ VAR2[2] ^ VAR2[0] ^ VAR7[28] ^ VAR7[30] ^ VAR7[31])) ^ VAR7[6];
assign VAR8[11] = (VAR9 & (VAR2[3] ^ VAR2[1] ^ VAR2[0] ^ VAR7[28] ^ VAR7[29] ^ VAR7[31])) ^ VAR7[7];
assign VAR8[12] = (VAR9 & (VAR2[2] ^ VAR2[1] ^ VAR2[0] ^ VAR7[28] ^ VAR7[29] ^ VAR7[30])) ^ VAR7[8];
assign VAR8[13] = (VAR9 & (VAR2[3] ^ VAR2[2] ^ VAR2[1] ^ VAR7[29] ^ VAR7[30] ^ VAR7[31])) ^ VAR7[9];
assign VAR8[14] = (VAR9 & (VAR2[3] ^ VAR2[2] ^ VAR7[30] ^ VAR7[31])) ^ VAR7[10];
assign VAR8[15] = (VAR9 & (VAR2[3] ^ VAR7[31])) ^ VAR7[11];
assign VAR8[16] = (VAR9 & (VAR2[0] ^ VAR7[28])) ^ VAR7[12];
assign VAR8[17] = (VAR9 & (VAR2[1] ^ VAR7[29])) ^ VAR7[13];
assign VAR8[18] = (VAR9 & (VAR2[2] ^ VAR7[30])) ^ VAR7[14];
assign VAR8[19] = (VAR9 & (VAR2[3] ^ VAR7[31])) ^ VAR7[15];
assign VAR8[20] = VAR7[16];
assign VAR8[21] = VAR7[17];
assign VAR8[22] = (VAR9 & (VAR2[0] ^ VAR7[28])) ^ VAR7[18];
assign VAR8[23] = (VAR9 & (VAR2[1] ^ VAR2[0] ^ VAR7[29] ^ VAR7[28])) ^ VAR7[19];
assign VAR8[24] = (VAR9 & (VAR2[2] ^ VAR2[1] ^ VAR7[30] ^ VAR7[29])) ^ VAR7[20];
assign VAR8[25] = (VAR9 & (VAR2[3] ^ VAR2[2] ^ VAR7[31] ^ VAR7[30])) ^ VAR7[21];
assign VAR8[26] = (VAR9 & (VAR2[3] ^ VAR2[0] ^ VAR7[31] ^ VAR7[28])) ^ VAR7[22];
assign VAR8[27] = (VAR9 & (VAR2[1] ^ VAR7[29])) ^ VAR7[23];
assign VAR8[28] = (VAR9 & (VAR2[2] ^ VAR7[30])) ^ VAR7[24];
assign VAR8[29] = (VAR9 & (VAR2[3] ^ VAR7[31])) ^ VAR7[25];
assign VAR8[30] = VAR7[26];
assign VAR8[31] = VAR7[27];
always @ (posedge VAR3 or posedge VAR1)
begin
if (VAR1)
VAR7 <= 32'hffffffff;
end
else
if(VAR5)
VAR7 <= 32'hffffffff;
else
VAR7 <= VAR8;
end
assign VAR6 = VAR7[31:0] != 32'hc704dd7b;
endmodule
|
lgpl-3.0
|
markusC64/1541ultimate2
|
fpga/nios_c5/nios/synthesis/submodules/rw_manager_datamux.v
| 1,691 |
module MODULE1(VAR2, sel, VAR10);
parameter VAR5 = 8;
parameter VAR1 = 1;
parameter VAR9 = 2;
input [VAR9 * VAR5 - 1 : 0] VAR2;
input [VAR1 - 1 : 0] sel;
output [VAR5 - 1 : 0] VAR10;
wire [VAR5 - 1 : 0] VAR15 [0 : VAR9 - 1];
assign VAR10 = VAR15[sel];
genvar VAR12;
generate
for(VAR12 = 0 ; VAR12 < VAR9 ; VAR12 = VAR12 + 1)
begin : VAR3
assign VAR15[VAR12] = VAR2[(VAR12 + 1) * VAR5 - 1 : VAR12 * VAR5];
end
endgenerate
assert property (@VAR2 VAR9 == 2**VAR1) else
("%VAR7, [VAR11 VAR6] VAR9 VAR8 VAR4 VAR13, VAR9 = %VAR14, 2**VAR1 = %VAR14", , VAR9, 2**VAR1);
endmodule
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_hd
|
cells/tap/sky130_fd_sc_hd__tap_2.v
| 1,877 |
module MODULE2 (
VAR6,
VAR2,
VAR1 ,
VAR5
);
input VAR6;
input VAR2;
input VAR1 ;
input VAR5 ;
VAR4 VAR3 (
.VAR6(VAR6),
.VAR2(VAR2),
.VAR1(VAR1),
.VAR5(VAR5)
);
endmodule
module MODULE2 ();
supply1 VAR6;
supply0 VAR2;
supply1 VAR1 ;
supply0 VAR5 ;
VAR4 VAR3 ();
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ms
|
cells/o31ai/sky130_fd_sc_ms__o31ai_2.v
| 2,335 |
module MODULE1 (
VAR10 ,
VAR8 ,
VAR3 ,
VAR11 ,
VAR7 ,
VAR2,
VAR9,
VAR6 ,
VAR4
);
output VAR10 ;
input VAR8 ;
input VAR3 ;
input VAR11 ;
input VAR7 ;
input VAR2;
input VAR9;
input VAR6 ;
input VAR4 ;
VAR1 VAR5 (
.VAR10(VAR10),
.VAR8(VAR8),
.VAR3(VAR3),
.VAR11(VAR11),
.VAR7(VAR7),
.VAR2(VAR2),
.VAR9(VAR9),
.VAR6(VAR6),
.VAR4(VAR4)
);
endmodule
module MODULE1 (
VAR10 ,
VAR8,
VAR3,
VAR11,
VAR7
);
output VAR10 ;
input VAR8;
input VAR3;
input VAR11;
input VAR7;
supply1 VAR2;
supply0 VAR9;
supply1 VAR6 ;
supply0 VAR4 ;
VAR1 VAR5 (
.VAR10(VAR10),
.VAR8(VAR8),
.VAR3(VAR3),
.VAR11(VAR11),
.VAR7(VAR7)
);
endmodule
|
apache-2.0
|
JorisBolsens/PYNQ
|
Pynq-Z1/vivado/ip/arduino_io_switch_1.0/hdl/arduino_io_switch_v1_0.v
| 9,870 |
module MODULE1 #
(
parameter integer VAR4 = 32,
parameter integer VAR21 = 4
)
(
input [5:0] VAR66,
output [5:0] VAR28,
output [5:0] VAR11,
input [1:0] VAR8,
output [1:0] VAR13,
output [1:0] VAR90,
input [11:0] VAR2,
output [11:0] VAR12,
output [11:0] VAR71,
input VAR14,
output VAR124,
output VAR22,
input VAR102,
output VAR32,
output VAR5,
input VAR18,
output VAR117,
output VAR9,
input VAR44,
output VAR17,
output VAR75,
input VAR16,
output VAR24,
output VAR122,
input VAR100,
output VAR23,
output VAR54,
output [5:0] VAR70,
input [5:0] VAR89,
input [5:0] VAR96,
output VAR76,
input VAR55,
input VAR106,
output VAR69,
input VAR107,
input VAR115,
output [1:0] VAR46, input [1:0] VAR30, input [1:0] VAR41, output VAR34, input VAR42, input VAR121, output [11:0] VAR84,
input [11:0] VAR72,
input [11:0] VAR105,
output VAR38,
input VAR94,
input VAR114,
output VAR51,
input VAR35,
input VAR97,
output VAR31,
input VAR123,
input VAR60,
output VAR78,
input VAR52,
input VAR49,
output [11:0] VAR40,
output [1:0] VAR81,
output [5:0] VAR109,
output VAR19,
input VAR80,
input VAR56,
output VAR99,
input VAR113,
input VAR112,
output VAR62,
input VAR128,
input VAR57,
output VAR15,
input VAR126,
input VAR103,
output VAR67,
input VAR118,
input VAR64,
output VAR110,
input VAR20,
input VAR39,
input [5:0] VAR92,
input [5:0] VAR63,
output [7:0] VAR120, input [7:0] VAR79,
input wire VAR108,
input wire VAR87,
input wire [VAR21-1 : 0] VAR88,
input wire [2 : 0] VAR82,
input wire VAR7,
output wire VAR119,
input wire [VAR4-1 : 0] VAR61,
input wire [(VAR4/8)-1 : 0] VAR86,
input wire VAR47,
output wire VAR50,
output wire [1 : 0] VAR93,
output wire VAR85,
input wire VAR77,
input wire [VAR21-1 : 0] VAR83,
input wire [2 : 0] VAR43,
input wire VAR74,
output wire VAR98,
output wire [VAR4-1 : 0] VAR95,
output wire [1 : 0] VAR37,
output wire VAR104,
input wire VAR101
);
VAR91 # (
.VAR4(VAR4),
.VAR21(VAR21)
) VAR10 (
.VAR66(VAR66),
.VAR28(VAR28),
.VAR11(VAR11),
.VAR8(VAR8),
.VAR13(VAR13),
.VAR90(VAR90),
.VAR2(VAR2),
.VAR12(VAR12),
.VAR71(VAR71),
.VAR14(VAR14),
.VAR124(VAR124),
.VAR22(VAR22),
.VAR102(VAR102),
.VAR32(VAR32),
.VAR5(VAR5),
.VAR18(VAR18),
.VAR117(VAR117),
.VAR9(VAR9),
.VAR44(VAR44),
.VAR17(VAR17),
.VAR75(VAR75),
.VAR16(VAR16),
.VAR24(VAR24),
.VAR122(VAR122),
.VAR100(VAR100),
.VAR23(VAR23),
.VAR54(VAR54),
.VAR70(VAR70),
.VAR89(VAR89),
.VAR96(VAR96),
.VAR76(VAR76),
.VAR55(VAR55),
.VAR106(VAR106),
.VAR69(VAR69),
.VAR107(VAR107),
.VAR115(VAR115),
.VAR46(VAR46), .VAR30(VAR30), .VAR41(VAR41), .VAR34(VAR34), .VAR42(VAR42), .VAR121(VAR121), .VAR84(VAR84),
.VAR72(VAR72),
.VAR105(VAR105),
.VAR38(VAR38),
.VAR94(VAR94),
.VAR114(VAR114),
.VAR51(VAR51),
.VAR35(VAR35),
.VAR97(VAR97),
.VAR31(VAR31),
.VAR123(VAR123),
.VAR60(VAR60),
.VAR78(VAR78),
.VAR52(VAR52),
.VAR49(VAR49),
.VAR40(VAR40),
.VAR81(VAR81),
.VAR109(VAR109),
.VAR19(VAR19),
.VAR80(VAR80),
.VAR56(VAR56),
.VAR99(VAR99),
.VAR113(VAR113),
.VAR112(VAR112),
.VAR62(VAR62),
.VAR128(VAR128),
.VAR57(VAR57),
.VAR15(VAR15),
.VAR126(VAR126),
.VAR103(VAR103),
.VAR67(VAR67),
.VAR118(VAR118),
.VAR64(VAR64),
.VAR110(VAR110),
.VAR20(VAR20),
.VAR39(VAR39),
.VAR92(VAR92),
.VAR63(VAR63),
.VAR120(VAR120), .VAR79(VAR79),
.VAR73(VAR108),
.VAR68(VAR87),
.VAR36(VAR88),
.VAR65(VAR82),
.VAR48(VAR7),
.VAR116(VAR119),
.VAR45(VAR61),
.VAR25(VAR86),
.VAR3(VAR47),
.VAR53(VAR50),
.VAR26(VAR93),
.VAR111(VAR85),
.VAR29(VAR77),
.VAR125(VAR83),
.VAR59(VAR43),
.VAR127(VAR74),
.VAR33(VAR98),
.VAR27(VAR95),
.VAR1(VAR37),
.VAR6(VAR104),
.VAR58(VAR101)
);
endmodule
|
bsd-3-clause
|
toomij/DE2Labs
|
Lab2/b2d.v
| 5,235 |
module MODULE2(VAR10,VAR9,VAR8,VAR6,VAR2);
input [17:0] VAR10;
output [0:6] VAR9,VAR8,VAR6,VAR2;
MODULE1 VAR5 (VAR10[3:0], VAR9);
MODULE1 VAR7 (VAR10[7:4], VAR8);
MODULE1 VAR1 (VAR10[11:8], VAR6);
MODULE1 VAR11 (VAR10[15:12], VAR2);
endmodule
module MODULE1 (VAR4,VAR3);
input [3:0] VAR4;
output [0:6] VAR3;
assign VAR3[0] = ((~VAR4[3] & ~VAR4[2] & ~VAR4[1] & VAR4[0]) | (~VAR4[3] & VAR4[2] & ~VAR4[1] & ~VAR4[0]));
assign VAR3[1] = ((~VAR4[3] & VAR4[2] & ~VAR4[1] & VAR4[0]) | (~VAR4[3] & VAR4[2] & VAR4[1] & ~VAR4[0]) | (VAR4[3] & ~VAR4[2] & VAR4[1] & ~VAR4[0]) | (VAR4[3] & ~VAR4[2] & VAR4[1] & VAR4[0]) | (VAR4[3] & VAR4[2] & VAR4[1] & VAR4[0]) | (VAR4[3] & VAR4[2] & VAR4[1] & ~VAR4[0]) | (VAR4[3] & VAR4[2] & ~VAR4[1] & ~VAR4[0]) | (VAR4[3] & VAR4[2] & ~VAR4[1] & VAR4[0]));
assign VAR3[2] = ((~VAR4[3] & ~VAR4[2] & VAR4[1] & ~VAR4[0]) | (VAR4[3] & ~VAR4[2] & VAR4[1] & ~VAR4[0]) | (VAR4[3] & ~VAR4[2] & VAR4[1] & VAR4[0]) | (VAR4[3] & VAR4[2] & VAR4[1] & VAR4[0]) | (VAR4[3] & VAR4[2] & VAR4[1] & ~VAR4[0]) | (VAR4[3] & VAR4[2] & ~VAR4[1] & ~VAR4[0]) | (VAR4[3] & VAR4[2] & ~VAR4[1] & VAR4[0]));
assign VAR3[3] = ((~VAR4[3] & ~VAR4[2] & ~VAR4[1] & VAR4[0]) | (~VAR4[3] & VAR4[2] & ~VAR4[1] & ~VAR4[0]) | (~VAR4[3] & VAR4[2] & VAR4[1] & VAR4[0]));
assign VAR3[4] = ((~VAR4[3] & ~VAR4[2] & ~VAR4[1] & VAR4[0]) | (~VAR4[3] & ~VAR4[2] & VAR4[1] & VAR4[0]) | (~VAR4[3] & VAR4[2] & ~VAR4[1] & ~VAR4[0]) | (~VAR4[3] & VAR4[2] & ~VAR4[1] & VAR4[0]) | (VAR4[3] & ~VAR4[2] & ~VAR4[1] & VAR4[0]) | (~VAR4[3] & VAR4[2] & VAR4[1] & VAR4[0]));
assign VAR3[5] = ((~VAR4[3] & ~VAR4[2] & ~VAR4[1] & VAR4[0]) | (~VAR4[3] & ~VAR4[2] & VAR4[1] & ~VAR4[0]) | (~VAR4[3] & ~VAR4[2] & VAR4[1] & VAR4[0]) | (~VAR4[3] & VAR4[2] & VAR4[1] & VAR4[0]));
assign VAR3[6] = ((~VAR4[3] & ~VAR4[2] & ~VAR4[1] & VAR4[0]) | (~VAR4[3] & ~VAR4[2] & ~VAR4[1] & ~VAR4[0]) | (~VAR4[3] & VAR4[2] & VAR4[1] & VAR4[0]));
endmodule
|
gpl-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hs
|
cells/o22a/sky130_fd_sc_hs__o22a_4.v
| 2,212 |
module MODULE2 (
VAR4 ,
VAR9 ,
VAR2 ,
VAR7 ,
VAR6 ,
VAR1,
VAR5
);
output VAR4 ;
input VAR9 ;
input VAR2 ;
input VAR7 ;
input VAR6 ;
input VAR1;
input VAR5;
VAR8 VAR3 (
.VAR4(VAR4),
.VAR9(VAR9),
.VAR2(VAR2),
.VAR7(VAR7),
.VAR6(VAR6),
.VAR1(VAR1),
.VAR5(VAR5)
);
endmodule
module MODULE2 (
VAR4 ,
VAR9,
VAR2,
VAR7,
VAR6
);
output VAR4 ;
input VAR9;
input VAR2;
input VAR7;
input VAR6;
supply1 VAR1;
supply0 VAR5;
VAR8 VAR3 (
.VAR4(VAR4),
.VAR9(VAR9),
.VAR2(VAR2),
.VAR7(VAR7),
.VAR6(VAR6)
);
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ls
|
cells/o311ai/sky130_fd_sc_ls__o311ai.blackbox.v
| 1,381 |
module MODULE1 (
VAR8 ,
VAR5,
VAR2,
VAR6,
VAR10,
VAR1
);
output VAR8 ;
input VAR5;
input VAR2;
input VAR6;
input VAR10;
input VAR1;
supply1 VAR3;
supply0 VAR9;
supply1 VAR7 ;
supply0 VAR4 ;
endmodule
|
apache-2.0
|
lsnow/mips32
|
cloz.v
| 1,541 |
module MODULE1(
VAR3, VAR1,
VAR4);
input [31:0] VAR3;
input VAR1;
output [31:0] VAR4;
wire [31:0] VAR2 = 32'b0;
wire [31:0] VAR7;
wire [15:0] VAR5;
wire [7:0] VAR8;
wire [3:0] VAR6;
assign VAR7 = VAR1 ? ~VAR3 : VAR3;
assign VAR2[4] = (VAR7[31:16] == 16'b0);
assign VAR5 = VAR2[4] ? VAR7[15:0] : VAR7[31:16];
assign VAR2[3] = (VAR5[15:8] == 8'b0);
assign VAR8 = VAR2[3] ? VAR5[7:0] : VAR5[15:8];
assign VAR2[2] = (VAR8[7:4] == 4'b0);
assign VAR6 = VAR2[2] ? VAR8[3:0] : VAR8[7:4];
assign VAR2[1] = (VAR6[3:2] == 2'b0);
assign VAR2[0] = VAR2[1] ? ~VAR6[1] : ~VAR6[3];
assign VAR4 = VAR2;
endmodule
|
gpl-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ms
|
cells/dfrtn/sky130_fd_sc_ms__dfrtn.functional.v
| 1,775 |
module MODULE1 (
VAR6 ,
VAR3 ,
VAR5 ,
VAR12
);
output VAR6 ;
input VAR3 ;
input VAR5 ;
input VAR12;
wire VAR1 ;
wire VAR10 ;
wire VAR2;
not VAR8 (VAR10 , VAR12 );
not VAR9 (VAR2, VAR3 );
VAR13 VAR11 VAR7 (VAR1 , VAR5, VAR2, VAR10);
buf VAR4 (VAR6 , VAR1 );
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ms
|
cells/o31a/sky130_fd_sc_ms__o31a_1.v
| 2,322 |
module MODULE2 (
VAR3 ,
VAR8 ,
VAR1 ,
VAR4 ,
VAR9 ,
VAR11,
VAR7,
VAR2 ,
VAR10
);
output VAR3 ;
input VAR8 ;
input VAR1 ;
input VAR4 ;
input VAR9 ;
input VAR11;
input VAR7;
input VAR2 ;
input VAR10 ;
VAR6 VAR5 (
.VAR3(VAR3),
.VAR8(VAR8),
.VAR1(VAR1),
.VAR4(VAR4),
.VAR9(VAR9),
.VAR11(VAR11),
.VAR7(VAR7),
.VAR2(VAR2),
.VAR10(VAR10)
);
endmodule
module MODULE2 (
VAR3 ,
VAR8,
VAR1,
VAR4,
VAR9
);
output VAR3 ;
input VAR8;
input VAR1;
input VAR4;
input VAR9;
supply1 VAR11;
supply0 VAR7;
supply1 VAR2 ;
supply0 VAR10 ;
VAR6 VAR5 (
.VAR3(VAR3),
.VAR8(VAR8),
.VAR1(VAR1),
.VAR4(VAR4),
.VAR9(VAR9)
);
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/o211ai/sky130_fd_sc_lp__o211ai.behavioral.pp.v
| 2,048 |
module MODULE1 (
VAR3 ,
VAR6 ,
VAR12 ,
VAR7 ,
VAR9 ,
VAR1,
VAR10,
VAR8 ,
VAR2
);
output VAR3 ;
input VAR6 ;
input VAR12 ;
input VAR7 ;
input VAR9 ;
input VAR1;
input VAR10;
input VAR8 ;
input VAR2 ;
wire VAR14 ;
wire VAR4 ;
wire VAR16;
or VAR5 (VAR14 , VAR12, VAR6 );
nand VAR13 (VAR4 , VAR9, VAR14, VAR7 );
VAR11 VAR17 (VAR16, VAR4, VAR1, VAR10);
buf VAR15 (VAR3 , VAR16 );
endmodule
|
apache-2.0
|
jayant-sharma/matrix
|
hdl/mat/hankel_matrix_2.v
| 1,189 |
module MODULE1 #(
parameter VAR4 = 4,
parameter VAR8 = 4,
parameter VAR6 = 16,
parameter VAR7 = 8
)(
input clk,
input VAR13,
input [VAR6-1:0] VAR15,
output reg [VAR7-1:0] addr,
output reg rd
);
reg [VAR6-1:0] VAR14 [0:VAR4-1] [0:VAR8-1];
reg [7:0] VAR5,VAR3,VAR11,VAR12,state;
reg [VAR6-1:0] VAR17;
reg [VAR7-1:0] VAR9;
parameter
VAR2 = 2'b00,
VAR10 = 2'b01,
VAR1 = 2'b10,
VAR16= 2'b11;
|
unlicense
|
P3Stor/P3Stor
|
ftl/Dynamic_Controller/ipcore_dir/WR_FLASH_PRE_FIFO.v
| 13,456 |
module MODULE1(
rst,
VAR245,
VAR218,
din,
VAR146,
VAR31,
dout,
VAR68,
VAR30,
valid
);
input rst;
input VAR245;
input VAR218;
input [255 : 0] din;
input VAR146;
input VAR31;
output [63 : 0] dout;
output VAR68;
output VAR30;
output valid;
VAR338 #(
.VAR24(0),
.VAR168(0),
.VAR62(0),
.VAR391(0),
.VAR80(0),
.VAR200(0),
.VAR196(0),
.VAR137(32),
.VAR235(1),
.VAR254(1),
.VAR93(1),
.VAR7(64),
.VAR288(4),
.VAR273(1),
.VAR107(0),
.VAR311(1),
.VAR275(64),
.VAR389(4),
.VAR77(8),
.VAR343(4),
.VAR294(4),
.VAR111(4),
.VAR408(0),
.VAR378(0),
.VAR72(0),
.VAR398(7),
.VAR38("VAR56"),
.VAR405(256),
.VAR120(1),
.VAR326(32),
.VAR317(64),
.VAR319(32),
.VAR36(64),
.VAR238(2),
.VAR409("0"),
.VAR392(64),
.VAR131(0),
.VAR157(1),
.VAR61(0),
.VAR160(0),
.VAR79(0),
.VAR44(0),
.VAR3(0),
.VAR209(0),
.VAR148(0),
.VAR341("VAR364"),
.VAR4(1),
.VAR257(0),
.VAR49(0),
.VAR356(0),
.VAR129(0),
.VAR282(0),
.VAR5(0),
.VAR369(0),
.VAR318(0),
.VAR69(0),
.VAR240(0),
.VAR297(0),
.VAR332(0),
.VAR78(0),
.VAR14(0),
.VAR321(1),
.VAR127(0),
.VAR252(0),
.VAR96(0),
.VAR227(0),
.VAR239(0),
.VAR407(0),
.VAR234(0),
.VAR249(0),
.VAR124(0),
.VAR123(0),
.VAR133(0),
.VAR379(0),
.VAR264(0),
.VAR48(0),
.VAR268(0),
.VAR35(0),
.VAR251(0),
.VAR259(0),
.VAR360(0),
.VAR166(0),
.VAR57(0),
.VAR266(0),
.VAR197(1),
.VAR164(0),
.VAR303(0),
.VAR167(0),
.VAR339(1),
.VAR203(0),
.VAR352(0),
.VAR214(0),
.VAR110(2),
.VAR188(1),
.VAR388(1),
.VAR204(1),
.VAR45(1),
.VAR53(1),
.VAR195(1),
.VAR241(0),
.VAR74(0),
.VAR290(1),
.VAR201("VAR56"),
.VAR101(1),
.VAR18(0),
.VAR230(0),
.VAR191(0),
.VAR199(1),
.VAR116("512x72"),
.VAR400(4),
.VAR353(1022),
.VAR132(1022),
.VAR307(1022),
.VAR16(1022),
.VAR322(1022),
.VAR247(1022),
.VAR215(5),
.VAR342(0),
.VAR328(5),
.VAR329(5),
.VAR86(5),
.VAR183(5),
.VAR222(5),
.VAR393(5),
.VAR406(125),
.VAR27(1023),
.VAR381(1023),
.VAR314(1023),
.VAR397(1023),
.VAR413(1023),
.VAR185(1023),
.VAR89(124),
.VAR383(0),
.VAR224(5),
.VAR308(5),
.VAR19(5),
.VAR181(5),
.VAR46(5),
.VAR122(5),
.VAR232(0),
.VAR292(9),
.VAR283(512),
.VAR270(1),
.VAR269(9),
.VAR151(0),
.VAR366(0),
.VAR229(0),
.VAR173(0),
.VAR154(0),
.VAR346(0),
.VAR202(0),
.VAR368(2),
.VAR145(0),
.VAR279(0),
.VAR336(0),
.VAR198(0),
.VAR334(1),
.VAR396(0),
.VAR2(0),
.VAR274(0),
.VAR60(0),
.VAR54(0),
.VAR256(0),
.VAR22(0),
.VAR192(0),
.VAR265(0),
.VAR144(0),
.VAR402(0),
.VAR52(0),
.VAR220(0),
.VAR189(0),
.VAR40(7),
.VAR395(128),
.VAR32(1024),
.VAR207(16),
.VAR386(1024),
.VAR242(16),
.VAR193(1024),
.VAR246(16),
.VAR8(1),
.VAR76(7),
.VAR51(10),
.VAR375(4),
.VAR412(10),
.VAR130(4),
.VAR113(10),
.VAR97(4),
.VAR376(1),
.VAR88(0)
)
VAR237 (
.VAR213(rst),
.VAR70(VAR245),
.VAR135(VAR218),
.VAR295(din),
.VAR284(VAR146),
.VAR83(VAR31),
.VAR320(dout),
.VAR104(VAR68),
.VAR87(VAR30),
.VAR64(valid),
.VAR404(),
.VAR95(),
.VAR90(),
.VAR176(),
.VAR163(),
.VAR373(),
.VAR206(),
.VAR385(),
.VAR67(),
.VAR47(),
.VAR219(),
.VAR223(),
.VAR112(),
.VAR26(),
.VAR289(),
.VAR345(),
.VAR17(),
.VAR333(),
.VAR359(),
.VAR159(),
.VAR34(),
.VAR310(),
.VAR94(),
.VAR128(),
.VAR315(),
.VAR330(),
.VAR91(),
.VAR244(),
.VAR261(),
.VAR362(),
.VAR190(),
.VAR210(),
.VAR250(),
.VAR169(),
.VAR305(),
.VAR10(),
.VAR298(),
.VAR293(),
.VAR75(),
.VAR285(),
.VAR6(),
.VAR296(),
.VAR108(),
.VAR348(),
.VAR221(),
.VAR263(),
.VAR109(),
.VAR194(),
.VAR102(),
.VAR340(),
.VAR13(),
.VAR371(),
.VAR350(),
.VAR325(),
.VAR236(),
.VAR182(),
.VAR29(),
.VAR208(),
.VAR299(),
.VAR387(),
.VAR174(),
.VAR347(),
.VAR349(),
.VAR140(),
.VAR276(),
.VAR255(),
.VAR149(),
.VAR165(),
.VAR139(),
.VAR357(),
.VAR377(),
.VAR121(),
.VAR278(),
.VAR117(),
.VAR12(),
.VAR85(),
.VAR354(),
.VAR21(),
.VAR410(),
.VAR323(),
.VAR225(),
.VAR267(),
.VAR367(),
.VAR147(),
.VAR43(),
.VAR106(),
.VAR156(),
.VAR344(),
.VAR81(),
.VAR306(),
.VAR335(),
.VAR262(),
.VAR403(),
.VAR272(),
.VAR141(),
.VAR9(),
.VAR187(),
.VAR316(),
.VAR58(),
.VAR372(),
.VAR178(),
.VAR277(),
.VAR119(),
.VAR39(),
.VAR286(),
.VAR216(),
.VAR301(),
.VAR42(),
.VAR15(),
.VAR37(),
.VAR205(),
.VAR103(),
.VAR331(),
.VAR73(),
.VAR59(),
.VAR65(),
.VAR231(),
.VAR161(),
.VAR309(),
.VAR365(),
.VAR217(),
.VAR82(),
.VAR401(),
.VAR271(),
.VAR28(),
.VAR380(),
.VAR126(),
.VAR20(),
.VAR258(),
.VAR98(),
.VAR363(),
.VAR186(),
.VAR100(),
.VAR253(),
.VAR390(),
.VAR158(),
.VAR118(),
.VAR41(),
.VAR134(),
.VAR399(),
.VAR300(),
.VAR312(),
.VAR153(),
.VAR143(),
.VAR411(),
.VAR337(),
.VAR105(),
.VAR414(),
.VAR138(),
.VAR150(),
.VAR374(),
.VAR211(),
.VAR313(),
.VAR358(),
.VAR394(),
.VAR136(),
.VAR287(),
.VAR125(),
.VAR63(),
.VAR361(),
.VAR11(),
.VAR304(),
.VAR212(),
.VAR115(),
.VAR177(),
.VAR71(),
.VAR33(),
.VAR384(),
.VAR84(),
.VAR172(),
.VAR179(),
.VAR324(),
.VAR280(),
.VAR351(),
.VAR327(),
.VAR370(),
.VAR180(),
.VAR50(),
.VAR162(),
.VAR226(),
.VAR184(),
.VAR248(),
.VAR260(),
.VAR175(),
.VAR355(),
.VAR23(),
.VAR55(),
.VAR99(),
.VAR281(),
.VAR171(),
.VAR228(),
.VAR302(),
.VAR170(),
.VAR152(),
.VAR142(),
.VAR25(),
.VAR291(),
.VAR415(),
.VAR92(),
.VAR155(),
.VAR66(),
.VAR1(),
.VAR233(),
.VAR243(),
.VAR382(),
.VAR114()
);
endmodule
|
gpl-2.0
|
r2t2sdr/r2t2
|
fpga/modules/adi_hdl/library/controllerperipheralhdladi_pcore/controllerHdl_Rotor_Acceleration_To_Velocity.v
| 3,395 |
module MODULE1
(
VAR15,
reset,
VAR20,
VAR19,
VAR13,
VAR12
);
input VAR15;
input reset;
input VAR20;
input VAR19;
input signed [17:0] VAR13; output signed [31:0] VAR12;
wire signed [31:0] VAR23; wire signed [17:0] VAR6; wire signed [35:0] VAR1; wire signed [31:0] VAR14; wire signed [32:0] VAR21; wire signed [32:0] VAR22; wire signed [32:0] VAR9; wire signed [31:0] VAR11;
VAR18 VAR4 (.VAR15(VAR15),
.reset(reset),
.VAR20(VAR20),
.VAR10(VAR13), .VAR16(VAR23), .VAR24(VAR6) );
assign VAR1 = 85899 * VAR6;
assign VAR14 = {{15{VAR1[35]}}, VAR1[35:19]};
assign VAR21 = VAR14;
assign VAR22 = VAR23;
assign VAR9 = VAR21 + VAR22;
assign VAR11 = ((VAR9[32] == 1'b0) && (VAR9[31] != 1'b0) ? 32'VAR17 :
((VAR9[32] == 1'b1) && (VAR9[31] != 1'b1) ? 32'VAR8 :
(VAR9[31:0])));
VAR3 VAR5 (.VAR15(VAR15),
.reset(reset),
.VAR20(VAR20),
.VAR19(VAR19),
.VAR7(VAR11), .VAR2(VAR23) );
assign VAR12 = VAR23;
endmodule
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/isolatch/sky130_fd_sc_lp__isolatch.symbol.v
| 1,339 |
module MODULE1 (
input VAR7 ,
output VAR4 ,
input VAR2
);
supply1 VAR6;
supply1 VAR3 ;
supply0 VAR1 ;
supply1 VAR8 ;
supply0 VAR5 ;
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/inputiso1n/sky130_fd_sc_lp__inputiso1n.blackbox.v
| 1,355 |
module MODULE1 (
VAR7 ,
VAR6 ,
VAR2
);
output VAR7 ;
input VAR6 ;
input VAR2;
supply1 VAR1;
supply0 VAR3;
supply1 VAR4 ;
supply0 VAR5 ;
endmodule
|
apache-2.0
|
r2t2sdr/r2t2
|
fpga/modules/adi_hdl/library/common/ad_axis_dma_rx.v
| 10,160 |
module MODULE1 (
VAR74,
VAR71,
VAR59,
VAR70,
VAR58,
VAR28,
VAR2,
VAR50,
VAR64,
VAR47,
VAR56,
VAR69,
VAR41,
VAR60,
VAR5,
VAR52,
VAR39);
parameter VAR4 = 64;
localparam VAR21 = VAR4 - 1;
localparam VAR75 = 6'd3;
localparam VAR38 = 6'd60;
localparam VAR48 = VAR4/8;
input VAR74;
input VAR71;
output VAR59;
output VAR70;
output [VAR21:0] VAR58;
input VAR28;
output VAR2;
output VAR50;
output VAR64;
output [31:0] VAR47;
input VAR56;
input VAR69;
input VAR41;
input [VAR21:0] VAR60;
input VAR5;
input VAR52;
input [31:0] VAR39;
reg VAR22 = 'd0;
reg VAR80 = 'd0;
reg [VAR21:0] VAR36 = 'd0;
reg VAR42 = 'd0;
reg [31:0] VAR20 = 'd0;
reg VAR62 = 'd0;
reg [ 5:0] VAR27 = 'd0;
reg VAR46 = 'd0;
reg VAR13 = 'd0;
reg VAR78 = 'd0;
reg [ 5:0] VAR54 = 'd0;
reg [ 5:0] VAR35 = 'd0;
reg [ 5:0] VAR67 = 'd0;
reg [ 5:0] VAR17 = 'd0;
reg [ 5:0] VAR45 = 'd0;
reg VAR73 = 'd0;
reg VAR15 = 'd0;
reg VAR2 = 'd0;
reg VAR50 = 'd0;
reg VAR3 = 'd0;
reg VAR31 = 'd0;
reg [ 5:0] VAR37 = 'd0;
reg [ 5:0] VAR29 = 'd0;
reg [ 3:0] VAR65 = 'd0;
reg [VAR21:0] VAR8 = 'd0;
reg VAR11 = 'd0;
reg [ 5:0] VAR1 = 'd0;
reg VAR25 = 'd0;
reg VAR12 = 'd0;
reg VAR49 = 'd0;
wire VAR77;
wire VAR26;
wire VAR14;
wire VAR79;
wire VAR63;
wire [ 6:0] VAR55;
wire VAR44;
wire VAR16;
wire [VAR21:0] VAR72;
function [5:0] VAR76;
input [5:0] VAR51;
reg [5:0] VAR40;
begin
VAR40[5] = VAR51[5];
VAR40[4] = VAR51[5] ^ VAR51[4];
VAR40[3] = VAR51[4] ^ VAR51[3];
VAR40[2] = VAR51[3] ^ VAR51[2];
VAR40[1] = VAR51[2] ^ VAR51[1];
VAR40[0] = VAR51[1] ^ VAR51[0];
VAR76 = VAR40;
end
endfunction
function [5:0] VAR9;
input [5:0] VAR40;
reg [5:0] VAR51;
begin
VAR51[5] = VAR40[5];
VAR51[4] = VAR51[5] ^ VAR40[4];
VAR51[3] = VAR51[4] ^ VAR40[3];
VAR51[2] = VAR51[3] ^ VAR40[2];
VAR51[1] = VAR51[2] ^ VAR40[1];
VAR51[0] = VAR51[1] ^ VAR40[0];
VAR9 = VAR51;
end
endfunction
assign VAR47 = VAR48;
assign VAR64 = VAR42;
always @(posedge VAR74) begin
VAR22 <= VAR77;
VAR80 <= VAR26;
VAR36 <= VAR72;
end
assign VAR77 = VAR42 & VAR62;
assign VAR26 = (VAR20 == VAR39) ? VAR77 : 1'b0;
always @(posedge VAR74) begin
if ((VAR52 == 1'b0) && (VAR26 == 1'b1)) begin
VAR42 <= 1'b0;
end else if (VAR5 == 1'b1) begin
VAR42 <= 1'b1;
end
if ((VAR42 == 1'b0) || (VAR26 == 1'b1)) begin
VAR20 <= VAR47;
end else if (VAR62 == 1'b1) begin
VAR20 <= VAR20 + VAR47;
end
end
assign VAR14 = (~VAR42) | VAR28;
assign VAR79 = (VAR54 == VAR27) ? 1'b0 : VAR14;
always @(posedge VAR74) begin
VAR62 <= VAR79;
if ((VAR3 == 1'b1) || (VAR71 == 1'b1)) begin
VAR27 <= 6'd0;
end else if (VAR79 == 1'b1) begin
VAR27 <= VAR27 + 1'b1;
end
end
assign VAR63 = VAR78 ^ VAR13;
always @(posedge VAR74) begin
if (VAR71 == 1'b1) begin
VAR46 <= 'd0;
VAR13 <= 'd0;
VAR78 <= 'd0;
end else begin
VAR46 <= VAR11;
VAR13 <= VAR46;
VAR78 <= VAR13;
end
if (VAR3 == 1'b1) begin
VAR54 <= 6'd0;
end else if (VAR63 == 1'b1) begin
VAR54 <= VAR1;
end
end
assign VAR55 = {1'b1, VAR17} - VAR27;
assign VAR44 = (VAR45 < VAR75) ? VAR73 : 1'b0;
assign VAR16 = (VAR45 > VAR38) ? VAR15 : 1'b0;
always @(posedge VAR74) begin
if (VAR71 == 1'b1) begin
VAR35 <= 'd0;
VAR67 <= 'd0;
end else begin
VAR35 <= VAR29;
VAR67 <= VAR35;
end
VAR17 <= VAR9(VAR67);
VAR45 <= VAR55[5:0];
if (VAR45 > VAR38) begin
VAR73 <= 1'b1;
end else begin
VAR73 <= 1'b0;
end
if (VAR45 < VAR75) begin
VAR15 <= 1'b1;
end else begin
VAR15 <= 1'b0;
end
VAR2 <= VAR44;
VAR50 <= VAR16;
VAR3 <= VAR2 | VAR50;
end
always @(posedge VAR56) begin
VAR31 <= VAR41;
if ((VAR49 == 1'b1) || (VAR69 == 1'b1)) begin
VAR37 <= 6'd0;
end else if (VAR31 == 1'b1) begin
VAR37 <= VAR37 + 1'b1;
end
VAR29 <= VAR76(VAR37);
VAR8 <= VAR60;
VAR65 <= VAR65 + 1'b1;
if (VAR65 == 4'hf) begin
VAR11 <= ~VAR11;
VAR1 <= VAR37;
end
if (VAR69 == 1'b1) begin
VAR25 <= 'd0;
VAR12 <= 'd0;
end else begin
VAR25 <= VAR3;
VAR12 <= VAR25;
end
VAR49 <= VAR12;
end
VAR30 #(.VAR4(VAR4)) VAR81 (
.clk (VAR74),
.rst (VAR71),
.valid (VAR22),
.VAR18 (VAR80),
.VAR68 (VAR36),
.VAR53 (VAR59),
.VAR7 (VAR70),
.VAR43 (VAR58),
.VAR61 (VAR28));
VAR19 #(.VAR4(VAR4), .VAR24(6)) VAR23 (
.VAR34 (VAR56),
.VAR6 (VAR31),
.VAR57 (VAR37),
.VAR10 (VAR8),
.VAR33 (VAR74),
.VAR32 (VAR27),
.VAR66 (VAR72));
endmodule
|
gpl-3.0
|
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu7t5v0
|
cells/sdffrnq/gf180mcu_fd_sc_mcu7t5v0__sdffrnq_4.functional.pp.v
| 1,745 |
module MODULE1( VAR11, VAR14, VAR25, VAR10, VAR4, VAR22, VAR3, VAR15, VAR17 );
input VAR10, VAR25, VAR4, VAR11, VAR14, VAR3, VAR15, VAR17;
output VAR22;
not VAR24( VAR1, VAR4 );
wire VAR13;
not VAR20( VAR13, VAR25 );
wire VAR2;
not VAR21( VAR2, VAR11 );
wire VAR7;
and VAR23( VAR7, VAR13, VAR2 );
wire VAR19;
not VAR27( VAR19, VAR14 );
wire VAR28;
and VAR6( VAR28, VAR13, VAR19 );
wire VAR8;
and VAR16( VAR8, VAR19, VAR11 );
or VAR18( VAR12, VAR7, VAR28, VAR8 );
VAR26( VAR9, 1'b0, VAR1, VAR10, VAR12, VAR17 );
not VAR5( VAR22, VAR9 );
endmodule
|
apache-2.0
|
monotone-RK/FACE
|
MCSoC-15/8-way/ise/ipcore_dir/dram/user_design/rtl/phy/mig_7series_v1_9_ddr_phy_wrlvl_off_delay.v
| 8,955 |
module MODULE1 #
(
parameter VAR34 = 100,
parameter VAR23 = 3636,
parameter VAR35 = 2,
parameter VAR19 = 4,
parameter VAR28= 46,
parameter VAR30 = 3,
parameter VAR43 = 8,
parameter VAR22 = 3
)
(
input clk,
input rst,
input VAR15,
input VAR13,
output reg [VAR30:0] VAR31,
output reg VAR27,
output reg VAR45,
output reg VAR24,
output reg VAR26,
output VAR33,
output VAR32,
output VAR14
);
localparam VAR6 = 63;
localparam VAR1 = (VAR23 > 2500 )? 2: 1;
reg VAR17;
reg VAR40;
reg VAR25;
reg VAR41;
reg VAR9;
reg [5:0] VAR5;
reg VAR20;
reg VAR16;
reg VAR4;
reg VAR2;
reg VAR42;
reg VAR38;
reg VAR39;
reg VAR12;
reg VAR36;
reg VAR44;
reg VAR8;
reg VAR29;
reg VAR3;
reg VAR46;
reg VAR11;
reg VAR21;
reg VAR10;
reg [VAR30:0] VAR37;
reg [VAR30:0] VAR7;
reg [5:0] VAR18;
always @(posedge clk) begin
end
assign VAR14 = VAR39;
assign VAR32 = (VAR28 == 0) ? 1 : VAR29;
always @(posedge clk)
if (rst || ~VAR39 || VAR12) begin
end else if (VAR5 > 6'd0) begin
end
always @(posedge clk)
if (rst || ~VAR39 || (VAR5 == 6'd0))
end
else if ( VAR11 && (VAR5 > 6'd0))
always @(posedge clk)
if (rst)
else if ( VAR11 && (VAR5 == 6'd1))
always @(posedge clk)
if (rst || ~VAR39 )
else if ((VAR5 == 6'd1) && (VAR7 ==1'b0))
always @(posedge clk) begin
end
always @(posedge clk) begin
end
assign VAR33 = (VAR1 == 0) ? VAR3
: VAR9;
always @(posedge clk)
if (rst || ~VAR3 || VAR17) begin
end else if (VAR18 > 6'd0) begin
end
always @(posedge clk)
if (rst || ~VAR3 || (VAR18 == 6'd0))
end
else if ( VAR46 && (VAR18 > 6'd0))
always @(posedge clk)
if (rst)
else if ( VAR46 && (VAR18 == 6'd1))
always @(posedge clk)
if (rst || ~VAR3)
else if ((VAR18 == 6'd1) && (VAR37 == 1'b0))
always @(posedge clk) begin
end
always @(posedge clk) begin
end
endmodule
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_hdll
|
cells/o22ai/sky130_fd_sc_hdll__o22ai.behavioral.v
| 1,623 |
module MODULE1 (
VAR13 ,
VAR16,
VAR14,
VAR11,
VAR1
);
output VAR13 ;
input VAR16;
input VAR14;
input VAR11;
input VAR1;
supply1 VAR12;
supply0 VAR7;
supply1 VAR2 ;
supply0 VAR9 ;
wire VAR6 ;
wire VAR4 ;
wire VAR8;
nor VAR3 (VAR6 , VAR11, VAR1 );
nor VAR5 (VAR4 , VAR16, VAR14 );
or VAR10 (VAR8, VAR4, VAR6);
buf VAR15 (VAR13 , VAR8 );
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hd
|
cells/dfxbp/sky130_fd_sc_hd__dfxbp.symbol.v
| 1,338 |
module MODULE1 (
input VAR3 ,
output VAR8 ,
output VAR6,
input VAR1
);
supply1 VAR5;
supply0 VAR4;
supply1 VAR7 ;
supply0 VAR2 ;
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ls
|
cells/and3/sky130_fd_sc_ls__and3.functional.v
| 1,275 |
module MODULE1 (
VAR2,
VAR4,
VAR3,
VAR1
);
output VAR2;
input VAR4;
input VAR3;
input VAR1;
wire VAR5;
and VAR6 (VAR5, VAR1, VAR4, VAR3 );
buf VAR7 (VAR2 , VAR5 );
endmodule
|
apache-2.0
|
AmeerAbdelhadi/Multiported-RAM
|
mpram_gen.v
| 4,459 |
module MODULE1
localparam VAR2 = VAR9(VAR11); integer VAR3;
reg [VAR16-1:0] VAR14 [0:VAR11-1]; VAR5
if (VAR4)
for (VAR3=0; VAR3<VAR11; VAR3=VAR3+1) VAR14[VAR3] = {VAR16{1'b0}};
else
if (VAR10 != "")
always @(posedge clk) begin
for (VAR3=1; VAR3<=VAR15; VAR3=VAR3+1)
if (VAR12[VAR3-1]) VAR14[VAR1[VAR3*VAR2-1 -: VAR2]] <= VAR6[VAR3*VAR16-1 -: VAR16]; for (VAR3=1; VAR3<=VAR13; VAR3=VAR3+1)
VAR7[VAR3*VAR16-1 -: VAR16] <= VAR14[VAR8[VAR3*VAR2-1 -: VAR2]]; end
endmodule
|
bsd-3-clause
|
mshr-h/fibonacci_verilog
|
fpga/de1soc/fpga_top.v
| 2,215 |
module MODULE1
(
input wire VAR25,
input wire VAR13,
input wire VAR1,
input wire VAR21,
output wire [6:0] VAR17,
output wire [6:0] VAR9,
output wire [6:0] VAR8,
output wire [6:0] VAR12,
output wire [6:0] VAR23,
output wire [6:0] VAR18,
input wire [3:0] VAR26,
input wire [9:0] VAR20,
output wire [9:0] VAR7
);
parameter
VAR4 = 10,
VAR5 = 24;
reg req;
wire [VAR4-1:0] VAR3;
wire ack;
wire [VAR5-1:0] VAR24;
wire clk = VAR25;
wire VAR10 = VAR26[2];
reg [1:0] VAR19 = 0;
reg [1:0] VAR14 = 0;
always @(posedge clk) begin
VAR19 <= {VAR19[0], VAR26[0]};
VAR14 <= {VAR14 [0], VAR26[1]};
end
wire VAR15 = (VAR19 == 2'b10);
wire VAR16 = (VAR14 == 2'b10);
always @(posedge clk or negedge VAR10) begin
if(~VAR10)
req <= 0;
end
else if(VAR15)
req <= 1;
else if(VAR16)
req <= 0;
end
VAR22
.VAR4 ( VAR4 ) ,
.VAR5 ( VAR5 )
) VAR11
(
.VAR6 ( VAR10 ) ,
.clk ( clk ) ,
.req ( req ) ,
.VAR3 ( VAR3 ) ,
.ack ( ack ) ,
.VAR24 ( VAR24 )
);
assign VAR7[0] = req;
assign VAR7[1] = ack;
assign VAR3 = VAR20;
assign VAR18 = VAR2(VAR24[23:20]);
assign VAR23 = VAR2(VAR24[19:16]);
assign VAR12 = VAR2(VAR24[15:12]);
assign VAR8 = VAR2(VAR24[11: 8]);
assign VAR9 = VAR2(VAR24[ 7: 4]);
assign VAR17 = VAR2(VAR24[ 3: 0]);
function [6:0] VAR2;
input [3:0] din;
begin
case(din)
4'h0: VAR2 = 7'b1000000;
4'h1: VAR2 = 7'b1111001;
4'h2: VAR2 = 7'b0100100;
4'h3: VAR2 = 7'b0110000;
4'h4: VAR2 = 7'b0011001;
4'h5: VAR2 = 7'b0010010;
4'h6: VAR2 = 7'b0000010;
4'h7: VAR2 = 7'b1111000;
4'h8: VAR2 = 7'b0000000;
4'h9: VAR2 = 7'b0010000;
4'hA: VAR2 = 7'b0001000;
4'hB: VAR2 = 7'b0000011;
4'hC: VAR2 = 7'b0100111;
4'hD: VAR2 = 7'b0100001;
4'hE: VAR2 = 7'b0000110;
4'hF: VAR2 = 7'b0001110;
default: VAR2 = 7'b1111111;
endcase
end
endfunction
endmodule
|
mit
|
yyang29/MIPS
|
design/mips_decode.v
| 3,220 |
module MODULE1(
VAR2, VAR9, VAR3, VAR4, VAR8,
VAR10, VAR5
);
input [5:0] VAR10, VAR5;
output reg VAR2, VAR9, VAR3, VAR8;
output reg [3:0] VAR4;
always @(*) begin
VAR4 = 4'VAR7;
VAR2 = 1'b0;
VAR9 = 1'b0;
VAR3 = 1'b0;
VAR8 = 1'VAR1;
case(VAR10)
case(VAR5)
begin
VAR4 = VAR6;
VAR2 = 1'b1;
VAR8 = 1'b0;
end
VAR9 = 1'b1;
default:
VAR3 = 1'b1;
endcase
begin
VAR4 = VAR6;
VAR2 = 1'b1;
VAR8 = 1'b1;
end
default:
begin
VAR3 = 1'b1;
end
endcase end
endmodule
|
gpl-2.0
|
ptracton/wb_soc_template
|
rtl/lm32_top/rtl/verilog/lm32_monitor_ram.v
| 238,577 |
module MODULE1 (VAR90, VAR5, VAR53, VAR14, VAR247,
VAR199, VAR73, VAR141, VAR75, VAR140, VAR243, VAR178, VAR239, VAR22);
input [31:0] VAR90;
input [31:0] VAR5;
input [8:0] VAR53;
input [8:0] VAR14;
input VAR247;
input VAR199;
input VAR73;
input VAR141;
input VAR75;
input VAR140;
input VAR243;
input VAR178;
output [31:0] VAR239;
output [31:0] VAR22;
parameter VAR52 = VAR235;
wire VAR201;
wire VAR138;
generate
if (VAR52 == "VAR198" || VAR52 == "VAR225" || VAR52 == "VAR246") begin
VAR221 VAR130 (.VAR242(VAR90[8]), .VAR155(VAR90[7]),
.VAR213(VAR90[6]), .VAR114(VAR90[5]), .VAR40(VAR90[4]), .VAR234(VAR90[3]),
.VAR41(VAR90[2]), .VAR161(VAR90[1]), .VAR25(VAR90[0]), .VAR112(VAR138),
.VAR31(VAR53[8]), .VAR211(VAR53[7]), .VAR61(VAR53[6]), .VAR113(VAR53[5]),
.VAR133(VAR53[4]), .VAR128(VAR53[3]), .VAR43(VAR53[2]), .VAR69(VAR53[1]),
.VAR153(VAR53[0]), .VAR23(VAR138), .VAR59(VAR138), .VAR102(VAR201),
.VAR145(VAR73), .VAR160(VAR73), .VAR26(VAR247), .VAR169(VAR75), .VAR119(VAR138),
.VAR218(VAR138), .VAR29(VAR138), .VAR162(VAR243), .VAR95(VAR5[8]),
.VAR124(VAR5[7]), .VAR248(VAR5[6]), .VAR227(VAR5[5]), .VAR104(VAR5[4]),
.VAR37(VAR5[3]), .VAR6(VAR5[2]), .VAR101(VAR5[1]), .VAR105(VAR5[0]),
.VAR54(VAR138), .VAR27(VAR14[8]), .VAR136(VAR14[7]), .VAR135(VAR14[6]),
.VAR131(VAR14[5]), .VAR206(VAR14[4]), .VAR39(VAR14[3]), .VAR210(VAR14[2]),
.VAR173(VAR14[1]), .VAR209(VAR14[0]), .VAR8(VAR138), .VAR217(VAR138),
.VAR226(VAR201), .VAR65(VAR141), .VAR223(VAR141), .VAR170(VAR199),
.VAR1(VAR140), .VAR127(VAR138), .VAR16(VAR138), .VAR72(VAR138),
.VAR166(VAR178), .VAR66(VAR239[8]), .VAR64(VAR239[7]), .VAR44(VAR239[6]), .VAR63(VAR239[5]),
.VAR91(VAR239[4]), .VAR207(VAR239[3]), .VAR38(VAR239[2]), .VAR19(VAR239[1]), .VAR79(VAR239[0]),
.VAR174(VAR22[8]), .VAR172(VAR22[7]), .VAR9(VAR22[6]), .VAR156(VAR22[5]), .VAR184(VAR22[4]),
.VAR118(VAR22[3]), .VAR196(VAR22[2]), .VAR149(VAR22[1]), .VAR228(VAR22[0]))
;
VAR221 VAR126 (.VAR242(VAR90[17]), .VAR155(VAR90[16]),
.VAR213(VAR90[15]), .VAR114(VAR90[14]), .VAR40(VAR90[13]), .VAR234(VAR90[12]),
.VAR41(VAR90[11]), .VAR161(VAR90[10]), .VAR25(VAR90[9]), .VAR112(VAR138),
.VAR31(VAR53[8]), .VAR211(VAR53[7]), .VAR61(VAR53[6]), .VAR113(VAR53[5]),
.VAR133(VAR53[4]), .VAR128(VAR53[3]), .VAR43(VAR53[2]), .VAR69(VAR53[1]),
.VAR153(VAR53[0]), .VAR23(VAR138), .VAR59(VAR138), .VAR102(VAR201),
.VAR145(VAR73), .VAR160(VAR73), .VAR26(VAR247), .VAR169(VAR75), .VAR119(VAR138),
.VAR218(VAR138), .VAR29(VAR138), .VAR162(VAR243), .VAR95(VAR5[17]),
.VAR124(VAR5[16]), .VAR248(VAR5[15]), .VAR227(VAR5[14]), .VAR104(VAR5[13]),
.VAR37(VAR5[12]), .VAR6(VAR5[11]), .VAR101(VAR5[10]), .VAR105(VAR5[9]),
.VAR54(VAR138), .VAR27(VAR14[8]), .VAR136(VAR14[7]), .VAR135(VAR14[6]),
.VAR131(VAR14[5]), .VAR206(VAR14[4]), .VAR39(VAR14[3]), .VAR210(VAR14[2]),
.VAR173(VAR14[1]), .VAR209(VAR14[0]), .VAR8(VAR138), .VAR217(VAR138),
.VAR226(VAR201), .VAR65(VAR141), .VAR223(VAR141), .VAR170(VAR199),
.VAR1(VAR140), .VAR127(VAR138), .VAR16(VAR138), .VAR72(VAR138),
.VAR166(VAR178), .VAR66(VAR239[17]), .VAR64(VAR239[16]), .VAR44(VAR239[15]), .VAR63(VAR239[14]),
.VAR91(VAR239[13]), .VAR207(VAR239[12]), .VAR38(VAR239[11]), .VAR19(VAR239[10]), .VAR79(VAR239[9]),
.VAR174(VAR22[17]), .VAR172(VAR22[16]), .VAR9(VAR22[15]), .VAR156(VAR22[14]), .VAR184(VAR22[13]),
.VAR118(VAR22[12]), .VAR196(VAR22[11]), .VAR149(VAR22[10]), .VAR228(VAR22[9]))
;
VAR221 VAR197 (.VAR242(VAR90[26]), .VAR155(VAR90[25]),
.VAR213(VAR90[24]), .VAR114(VAR90[23]), .VAR40(VAR90[22]), .VAR234(VAR90[21]),
.VAR41(VAR90[20]), .VAR161(VAR90[19]), .VAR25(VAR90[18]), .VAR112(VAR138),
.VAR31(VAR53[8]), .VAR211(VAR53[7]), .VAR61(VAR53[6]), .VAR113(VAR53[5]),
.VAR133(VAR53[4]), .VAR128(VAR53[3]), .VAR43(VAR53[2]), .VAR69(VAR53[1]),
.VAR153(VAR53[0]), .VAR23(VAR138), .VAR59(VAR138), .VAR102(VAR201),
.VAR145(VAR73), .VAR160(VAR73), .VAR26(VAR247), .VAR169(VAR75), .VAR119(VAR138),
.VAR218(VAR138), .VAR29(VAR138), .VAR162(VAR243), .VAR95(VAR5[26]),
.VAR124(VAR5[25]), .VAR248(VAR5[24]), .VAR227(VAR5[23]), .VAR104(VAR5[22]),
.VAR37(VAR5[21]), .VAR6(VAR5[20]), .VAR101(VAR5[19]), .VAR105(VAR5[18]),
.VAR54(VAR138), .VAR27(VAR14[8]), .VAR136(VAR14[7]), .VAR135(VAR14[6]),
.VAR131(VAR14[5]), .VAR206(VAR14[4]), .VAR39(VAR14[3]), .VAR210(VAR14[2]),
.VAR173(VAR14[1]), .VAR209(VAR14[0]), .VAR8(VAR138), .VAR217(VAR138),
.VAR226(VAR201), .VAR65(VAR141), .VAR223(VAR141), .VAR170(VAR199),
.VAR1(VAR140), .VAR127(VAR138), .VAR16(VAR138), .VAR72(VAR138),
.VAR166(VAR178), .VAR66(VAR239[26]), .VAR64(VAR239[25]), .VAR44(VAR239[24]), .VAR63(VAR239[23]),
.VAR91(VAR239[22]), .VAR207(VAR239[21]), .VAR38(VAR239[20]), .VAR19(VAR239[19]), .VAR79(VAR239[18]),
.VAR174(VAR22[26]), .VAR172(VAR22[25]), .VAR9(VAR22[24]), .VAR156(VAR22[23]), .VAR184(VAR22[22]),
.VAR118(VAR22[21]), .VAR196(VAR22[20]), .VAR149(VAR22[19]), .VAR228(VAR22[18]))
;
VAR152 VAR7 (.VAR208(VAR201));
VAR24 VAR204 (.VAR208(VAR138));
VAR221 VAR97 (.VAR242(VAR138), .VAR155(VAR138), .VAR213(VAR138),
.VAR114(VAR138), .VAR40(VAR90[31]), .VAR234(VAR90[30]), .VAR41(VAR90[29]),
.VAR161(VAR90[28]), .VAR25(VAR90[27]), .VAR112(VAR138), .VAR31(VAR53[8]),
.VAR211(VAR53[7]), .VAR61(VAR53[6]), .VAR113(VAR53[5]), .VAR133(VAR53[4]),
.VAR128(VAR53[3]), .VAR43(VAR53[2]), .VAR69(VAR53[1]), .VAR153(VAR53[0]),
.VAR23(VAR138), .VAR59(VAR138), .VAR102(VAR201), .VAR145(VAR73),
.VAR160(VAR73), .VAR26(VAR247), .VAR169(VAR75), .VAR119(VAR138), .VAR218(VAR138),
.VAR29(VAR138), .VAR162(VAR243), .VAR95(VAR138), .VAR124(VAR138),
.VAR248(VAR138), .VAR227(VAR138), .VAR104(VAR5[31]), .VAR37(VAR5[30]),
.VAR6(VAR5[29]), .VAR101(VAR5[28]), .VAR105(VAR5[27]), .VAR54(VAR138),
.VAR27(VAR14[8]), .VAR136(VAR14[7]), .VAR135(VAR14[6]), .VAR131(VAR14[5]),
.VAR206(VAR14[4]), .VAR39(VAR14[3]), .VAR210(VAR14[2]), .VAR173(VAR14[1]),
.VAR209(VAR14[0]), .VAR8(VAR138), .VAR217(VAR138), .VAR226(VAR201),
.VAR65(VAR141), .VAR223(VAR141), .VAR170(VAR199), .VAR1(VAR140), .VAR127(VAR138),
.VAR16(VAR138), .VAR72(VAR138), .VAR166(VAR178), .VAR66(), .VAR64(),
.VAR44(), .VAR63(), .VAR91(VAR239[31]), .VAR207(VAR239[30]), .VAR38(VAR239[29]), .VAR19(VAR239[28]),
.VAR79(VAR239[27]), .VAR174(), .VAR172(), .VAR9(), .VAR156(), .VAR184(VAR22[31]),
.VAR118(VAR22[30]), .VAR196(VAR22[29]), .VAR149(VAR22[28]), .VAR228(VAR22[27]))
;
end else if (VAR52 == "VAR10" || VAR52 == "VAR244") begin
VAR203 VAR3 (.VAR240(VAR90[17]), .VAR106(VAR90[16]),
.VAR62(VAR90[15]), .VAR180(VAR90[14]), .VAR35(VAR90[13]), .VAR77(VAR90[12]),
.VAR159(VAR90[11]), .VAR80(VAR90[10]), .VAR28(VAR90[9]), .VAR242(VAR90[8]),
.VAR155(VAR90[7]), .VAR213(VAR90[6]), .VAR114(VAR90[5]), .VAR40(VAR90[4]),
.VAR234(VAR90[3]), .VAR41(VAR90[2]), .VAR161(VAR90[1]), .VAR25(VAR90[0]),
.VAR192(VAR138), .VAR112(VAR53[8]), .VAR31(VAR53[7]), .VAR211(VAR53[6]),
.VAR61(VAR53[5]), .VAR113(VAR53[4]), .VAR133(VAR53[3]), .VAR128(VAR53[2]),
.VAR43(VAR53[1]), .VAR69(VAR53[0]), .VAR153(VAR138), .VAR23(VAR138),
.VAR59(VAR201), .VAR102(VAR201), .VAR145(VAR73), .VAR160(VAR73),
.VAR26(VAR247), .VAR169(VAR75), .VAR119(VAR138), .VAR218(VAR138), .VAR29(VAR138),
.VAR162(VAR243), .VAR134(VAR5[17]), .VAR129(VAR5[16]), .VAR33(VAR5[15]),
.VAR195(VAR5[14]), .VAR202(VAR5[13]), .VAR98(VAR5[12]), .VAR117(VAR5[11]),
.VAR220(VAR5[10]), .VAR21(VAR5[9]), .VAR95(VAR5[8]), .VAR124(VAR5[7]),
.VAR248(VAR5[6]), .VAR227(VAR5[5]), .VAR104(VAR5[4]), .VAR37(VAR5[3]),
.VAR6(VAR5[2]), .VAR101(VAR5[1]), .VAR105(VAR5[0]), .VAR96(VAR138),
.VAR54(VAR14[8]), .VAR27(VAR14[7]), .VAR136(VAR14[6]), .VAR135(VAR14[5]),
.VAR131(VAR14[4]), .VAR206(VAR14[3]), .VAR39(VAR14[2]), .VAR210(VAR14[1]),
.VAR173(VAR14[0]), .VAR209(VAR138), .VAR8(VAR138), .VAR217(VAR201),
.VAR226(VAR201), .VAR65(VAR141), .VAR223(VAR141), .VAR170(VAR199),
.VAR1(VAR140), .VAR127(VAR138), .VAR16(VAR138), .VAR72(VAR138),
.VAR166(VAR178), .VAR222(VAR239[17]), .VAR143(VAR239[16]), .VAR219(VAR239[15]), .VAR182(VAR239[14]),
.VAR179(VAR239[13]), .VAR93(VAR239[12]), .VAR150(VAR239[11]), .VAR67(VAR239[10]),
.VAR36(VAR239[9]), .VAR66(VAR239[8]), .VAR64(VAR239[7]), .VAR44(VAR239[6]), .VAR63(VAR239[5]),
.VAR91(VAR239[4]), .VAR207(VAR239[3]), .VAR38(VAR239[2]), .VAR19(VAR239[1]), .VAR79(VAR239[0]),
.VAR200(VAR22[17]), .VAR232(VAR22[16]), .VAR142(VAR22[15]), .VAR121(VAR22[14]),
.VAR186(VAR22[13]), .VAR88(VAR22[12]), .VAR115(VAR22[11]), .VAR20(VAR22[10]),
.VAR245(VAR22[9]), .VAR174(VAR22[8]), .VAR172(VAR22[7]), .VAR9(VAR22[6]), .VAR156(VAR22[5]),
.VAR184(VAR22[4]), .VAR118(VAR22[3]), .VAR196(VAR22[2]), .VAR149(VAR22[1]), .VAR228(VAR22[0]))
;
VAR152 VAR7 (.VAR208(VAR201));
VAR24 VAR204 (.VAR208(VAR138));
VAR203 VAR151 (.VAR240(VAR138), .VAR106(VAR138),
.VAR62(VAR138), .VAR180(VAR138), .VAR35(VAR90[31]), .VAR77(VAR90[30]),
.VAR159(VAR90[29]), .VAR80(VAR90[28]), .VAR28(VAR90[27]), .VAR242(VAR90[26]),
.VAR155(VAR90[25]), .VAR213(VAR90[24]), .VAR114(VAR90[23]), .VAR40(VAR90[22]),
.VAR234(VAR90[21]), .VAR41(VAR90[20]), .VAR161(VAR90[19]), .VAR25(VAR90[18]),
.VAR192(VAR138), .VAR112(VAR53[8]), .VAR31(VAR53[7]), .VAR211(VAR53[6]),
.VAR61(VAR53[5]), .VAR113(VAR53[4]), .VAR133(VAR53[3]), .VAR128(VAR53[2]),
.VAR43(VAR53[1]), .VAR69(VAR53[0]), .VAR153(VAR138), .VAR23(VAR138),
.VAR59(VAR201), .VAR102(VAR201), .VAR145(VAR73), .VAR160(VAR73),
.VAR26(VAR247), .VAR169(VAR75), .VAR119(VAR138), .VAR218(VAR138), .VAR29(VAR138),
.VAR162(VAR243), .VAR134(VAR138), .VAR129(VAR138), .VAR33(VAR138),
.VAR195(VAR138), .VAR202(VAR5[31]), .VAR98(VAR5[30]), .VAR117(VAR5[29]),
.VAR220(VAR5[28]), .VAR21(VAR5[27]), .VAR95(VAR5[26]), .VAR124(VAR5[25]),
.VAR248(VAR5[24]), .VAR227(VAR5[23]), .VAR104(VAR5[22]), .VAR37(VAR5[21]),
.VAR6(VAR5[20]), .VAR101(VAR5[19]), .VAR105(VAR5[18]), .VAR96(VAR138),
.VAR54(VAR14[8]), .VAR27(VAR14[7]), .VAR136(VAR14[6]), .VAR135(VAR14[5]),
.VAR131(VAR14[4]), .VAR206(VAR14[3]), .VAR39(VAR14[2]), .VAR210(VAR14[1]),
.VAR173(VAR14[0]), .VAR209(VAR138), .VAR8(VAR138), .VAR217(VAR201),
.VAR226(VAR201), .VAR65(VAR141), .VAR223(VAR141), .VAR170(VAR199),
.VAR1(VAR140), .VAR127(VAR138), .VAR16(VAR138), .VAR72(VAR138),
.VAR166(VAR178), .VAR222(), .VAR143(), .VAR219(), .VAR182(), .VAR179(VAR239[31]),
.VAR93(VAR239[30]), .VAR150(VAR239[29]), .VAR67(VAR239[28]), .VAR36(VAR239[27]), .VAR66(VAR239[26]),
.VAR64(VAR239[25]), .VAR44(VAR239[24]), .VAR63(VAR239[23]), .VAR91(VAR239[22]), .VAR207(VAR239[21]),
.VAR38(VAR239[20]), .VAR19(VAR239[19]), .VAR79(VAR239[18]), .VAR200(), .VAR232(),
.VAR142(), .VAR121(), .VAR186(VAR22[31]), .VAR88(VAR22[30]), .VAR115(VAR22[29]),
.VAR20(VAR22[28]), .VAR245(VAR22[27]), .VAR174(VAR22[26]), .VAR172(VAR22[25]), .VAR9(VAR22[24]),
.VAR156(VAR22[23]), .VAR184(VAR22[22]), .VAR118(VAR22[21]), .VAR196(VAR22[20]), .VAR149(VAR22[19]),
.VAR228(VAR22[18]))
;
end else if (VAR52 == "VAR58") begin
VAR47 VAR3 (.VAR25(VAR90[0]), .VAR161(VAR90[1]),
.VAR41(VAR90[2]), .VAR234(VAR90[3]), .VAR40(VAR90[4]), .VAR114(VAR90[5]),
.VAR213(VAR90[6]), .VAR155(VAR90[7]), .VAR242(VAR90[8]), .VAR28(VAR90[9]),
.VAR80(VAR90[10]), .VAR159(VAR90[11]), .VAR77(VAR90[12]), .VAR35(VAR90[13]),
.VAR180(VAR90[14]), .VAR62(VAR90[15]), .VAR106(VAR90[16]), .VAR240(VAR90[17]),
.VAR102(VAR201), .VAR59(VAR201), .VAR23(VAR138), .VAR153(VAR138),
.VAR69(VAR53[0]), .VAR43(VAR53[1]), .VAR128(VAR53[2]), .VAR133(VAR53[3]),
.VAR113(VAR53[4]), .VAR61(VAR53[5]), .VAR211(VAR53[6]), .VAR31(VAR53[7]),
.VAR112(VAR53[8]), .VAR192(VAR138), .VAR145(VAR73), .VAR26(VAR247),
.VAR160(VAR73), .VAR169(VAR75), .VAR29(VAR138), .VAR218(VAR138),
.VAR119(VAR138), .VAR162(VAR243), .VAR105(VAR5[0]), .VAR101(VAR5[1]),
.VAR6(VAR5[2]), .VAR37(VAR5[3]), .VAR104(VAR5[4]), .VAR227(VAR5[5]),
.VAR248(VAR5[6]), .VAR124(VAR5[7]), .VAR95(VAR5[8]), .VAR21(VAR5[9]),
.VAR220(VAR5[10]), .VAR117(VAR5[11]), .VAR98(VAR5[12]), .VAR202(VAR5[13]),
.VAR195(VAR5[14]), .VAR33(VAR5[15]), .VAR129(VAR5[16]), .VAR134(VAR5[17]),
.VAR226(VAR201), .VAR217(VAR201), .VAR8(VAR138), .VAR209(VAR138),
.VAR173(VAR14[0]), .VAR210(VAR14[1]), .VAR39(VAR14[2]), .VAR206(VAR14[3]),
.VAR131(VAR14[4]), .VAR135(VAR14[5]), .VAR136(VAR14[6]), .VAR27(VAR14[7]),
.VAR54(VAR14[8]), .VAR96(VAR138), .VAR65(VAR141), .VAR170(VAR199),
.VAR223(VAR141), .VAR1(VAR140), .VAR72(VAR138), .VAR16(VAR138),
.VAR127(VAR138), .VAR166(VAR178), .VAR79(VAR239[0]), .VAR19(VAR239[1]), .VAR38(VAR239[2]),
.VAR207(VAR239[3]), .VAR91(VAR239[4]), .VAR63(VAR239[5]), .VAR44(VAR239[6]), .VAR64(VAR239[7]),
.VAR66(VAR239[8]), .VAR36(VAR239[9]), .VAR67(VAR239[10]), .VAR150(VAR239[11]), .VAR93(VAR239[12]),
.VAR179(VAR239[13]), .VAR182(VAR239[14]), .VAR219(VAR239[15]), .VAR143(VAR239[16]),
.VAR222(VAR239[17]), .VAR228(VAR22[0]), .VAR149(VAR22[1]), .VAR196(VAR22[2]), .VAR118(VAR22[3]),
.VAR184(VAR22[4]), .VAR156(VAR22[5]), .VAR9(VAR22[6]), .VAR172(VAR22[7]), .VAR174(VAR22[8]),
.VAR245(VAR22[9]), .VAR20(VAR22[10]), .VAR115(VAR22[11]), .VAR88(VAR22[12]), .VAR186(VAR22[13]),
.VAR121(VAR22[14]), .VAR142(VAR22[15]), .VAR232(VAR22[16]), .VAR200(VAR22[17]))
;
VAR152 VAR7 (.VAR208(VAR201));
VAR24 VAR204 (.VAR208(VAR138));
VAR47 VAR151 (.VAR25(VAR90[18]), .VAR161(VAR90[19]),
.VAR41(VAR90[20]), .VAR234(VAR90[21]), .VAR40(VAR90[22]), .VAR114(VAR90[23]),
.VAR213(VAR90[24]), .VAR155(VAR90[25]), .VAR242(VAR90[26]), .VAR28(VAR90[27]),
.VAR80(VAR90[28]), .VAR159(VAR90[29]), .VAR77(VAR90[30]), .VAR35(VAR90[31]),
.VAR180(VAR138), .VAR62(VAR138), .VAR106(VAR138), .VAR240(VAR138),
.VAR102(VAR201), .VAR59(VAR201), .VAR23(VAR138), .VAR153(VAR138),
.VAR69(VAR53[0]), .VAR43(VAR53[1]), .VAR128(VAR53[2]), .VAR133(VAR53[3]),
.VAR113(VAR53[4]), .VAR61(VAR53[5]), .VAR211(VAR53[6]), .VAR31(VAR53[7]),
.VAR112(VAR53[8]), .VAR192(VAR138), .VAR145(VAR73), .VAR26(VAR247),
.VAR160(VAR73), .VAR169(VAR75), .VAR29(VAR138), .VAR218(VAR138),
.VAR119(VAR138), .VAR162(VAR243), .VAR105(VAR5[18]), .VAR101(VAR5[19]),
.VAR6(VAR5[20]), .VAR37(VAR5[21]), .VAR104(VAR5[22]), .VAR227(VAR5[23]),
.VAR248(VAR5[24]), .VAR124(VAR5[25]), .VAR95(VAR5[26]), .VAR21(VAR5[27]),
.VAR220(VAR5[28]), .VAR117(VAR5[29]), .VAR98(VAR5[30]), .VAR202(VAR5[31]),
.VAR195(VAR138), .VAR33(VAR138), .VAR129(VAR138), .VAR134(VAR138),
.VAR226(VAR201), .VAR217(VAR201), .VAR8(VAR138), .VAR209(VAR138),
.VAR173(VAR14[0]), .VAR210(VAR14[1]), .VAR39(VAR14[2]), .VAR206(VAR14[3]),
.VAR131(VAR14[4]), .VAR135(VAR14[5]), .VAR136(VAR14[6]), .VAR27(VAR14[7]),
.VAR54(VAR14[8]), .VAR96(VAR138), .VAR65(VAR141), .VAR170(VAR199),
.VAR223(VAR141), .VAR1(VAR140), .VAR72(VAR138), .VAR16(VAR138),
.VAR127(VAR138), .VAR166(VAR178), .VAR79(VAR239[18]), .VAR19(VAR239[19]), .VAR38(VAR239[20]),
.VAR207(VAR239[21]), .VAR91(VAR239[22]), .VAR63(VAR239[23]), .VAR44(VAR239[24]), .VAR64(VAR239[25]),
.VAR66(VAR239[26]), .VAR36(VAR239[27]), .VAR67(VAR239[28]), .VAR150(VAR239[29]), .VAR93(VAR239[30]),
.VAR179(VAR239[31]), .VAR182(), .VAR219(), .VAR143(), .VAR222(), .VAR228(VAR22[18]),
.VAR149(VAR22[19]), .VAR196(VAR22[20]), .VAR118(VAR22[21]), .VAR184(VAR22[22]), .VAR156(VAR22[23]),
.VAR9(VAR22[24]), .VAR172(VAR22[25]), .VAR174(VAR22[26]), .VAR245(VAR22[27]), .VAR20(VAR22[28]),
.VAR115(VAR22[29]), .VAR88(VAR22[30]), .VAR186(VAR22[31]), .VAR121(), .VAR142(),
.VAR232(), .VAR200())
;
end else if (VAR52 == "VAR56" || VAR52 == "VAR13" || VAR52 == "VAR249") begin
VAR132 VAR3 (.VAR145(VAR73), .VAR26(VAR247), .VAR169(VAR75),
.VAR29(VAR138), .VAR218(VAR138), .VAR119(VAR138), .VAR162(VAR243),
.VAR65(VAR141), .VAR170(VAR199), .VAR1(VAR140), .VAR72(VAR138), .VAR16(VAR138),
.VAR127(VAR138), .VAR166(VAR178), .VAR25(VAR90[0]), .VAR161(VAR90[1]),
.VAR41(VAR90[2]), .VAR234(VAR90[3]), .VAR40(VAR90[4]), .VAR114(VAR90[5]),
.VAR213(VAR90[6]), .VAR155(VAR90[7]), .VAR242(VAR90[8]), .VAR28(VAR90[9]),
.VAR80(VAR90[10]), .VAR159(VAR90[11]), .VAR77(VAR90[12]), .VAR35(VAR90[13]),
.VAR180(VAR90[14]), .VAR62(VAR90[15]), .VAR106(VAR90[16]), .VAR240(VAR90[17]),
.VAR102(VAR201), .VAR59(VAR201), .VAR23(VAR138), .VAR153(VAR138),
.VAR69(VAR53[0]), .VAR43(VAR53[1]), .VAR128(VAR53[2]), .VAR133(VAR53[3]),
.VAR113(VAR53[4]), .VAR61(VAR53[5]), .VAR211(VAR53[6]), .VAR31(VAR53[7]),
.VAR112(VAR53[8]), .VAR105(VAR5[0]), .VAR101(VAR5[1]), .VAR6(VAR5[2]),
.VAR37(VAR5[3]), .VAR104(VAR5[4]), .VAR227(VAR5[5]), .VAR248(VAR5[6]),
.VAR124(VAR5[7]), .VAR95(VAR5[8]), .VAR21(VAR5[9]), .VAR220(VAR5[10]),
.VAR117(VAR5[11]), .VAR98(VAR5[12]), .VAR202(VAR5[13]), .VAR195(VAR5[14]),
.VAR33(VAR5[15]), .VAR129(VAR5[16]), .VAR134(VAR5[17]), .VAR226(VAR201),
.VAR217(VAR201), .VAR8(VAR138), .VAR209(VAR138), .VAR173(VAR14[0]),
.VAR210(VAR14[1]), .VAR39(VAR14[2]), .VAR206(VAR14[3]), .VAR131(VAR14[4]),
.VAR135(VAR14[5]), .VAR136(VAR14[6]), .VAR27(VAR14[7]), .VAR54(VAR14[8]),
.VAR79(VAR239[0]), .VAR19(VAR239[1]), .VAR38(VAR239[2]), .VAR207(VAR239[3]), .VAR91(VAR239[4]),
.VAR63(VAR239[5]), .VAR44(VAR239[6]), .VAR64(VAR239[7]), .VAR66(VAR239[8]), .VAR36(VAR239[9]),
.VAR67(VAR239[10]), .VAR150(VAR239[11]), .VAR93(VAR239[12]), .VAR179(VAR239[13]),
.VAR182(VAR239[14]), .VAR219(VAR239[15]), .VAR143(VAR239[16]), .VAR222(VAR239[17]),
.VAR228(VAR22[0]), .VAR149(VAR22[1]), .VAR196(VAR22[2]), .VAR118(VAR22[3]), .VAR184(VAR22[4]),
.VAR156(VAR22[5]), .VAR9(VAR22[6]), .VAR172(VAR22[7]), .VAR174(VAR22[8]), .VAR245(VAR22[9]),
.VAR20(VAR22[10]), .VAR115(VAR22[11]), .VAR88(VAR22[12]), .VAR186(VAR22[13]),
.VAR121(VAR22[14]), .VAR142(VAR22[15]), .VAR232(VAR22[16]), .VAR200(VAR22[17]))
;
VAR152 VAR7 (.VAR208(VAR201));
VAR24 VAR204 (.VAR208(VAR138));
VAR132 VAR151 (.VAR145(VAR73), .VAR26(VAR247), .VAR169(VAR75),
.VAR29(VAR138), .VAR218(VAR138), .VAR119(VAR138), .VAR162(VAR243),
.VAR65(VAR141), .VAR170(VAR199), .VAR1(VAR140), .VAR72(VAR138), .VAR16(VAR138),
.VAR127(VAR138), .VAR166(VAR178), .VAR25(VAR90[18]), .VAR161(VAR90[19]),
.VAR41(VAR90[20]), .VAR234(VAR90[21]), .VAR40(VAR90[22]), .VAR114(VAR90[23]),
.VAR213(VAR90[24]), .VAR155(VAR90[25]), .VAR242(VAR90[26]), .VAR28(VAR90[27]),
.VAR80(VAR90[28]), .VAR159(VAR90[29]), .VAR77(VAR90[30]), .VAR35(VAR90[31]),
.VAR180(VAR138), .VAR62(VAR138), .VAR106(VAR138), .VAR240(VAR138),
.VAR102(VAR201), .VAR59(VAR201), .VAR23(VAR138), .VAR153(VAR138),
.VAR69(VAR53[0]), .VAR43(VAR53[1]), .VAR128(VAR53[2]), .VAR133(VAR53[3]),
.VAR113(VAR53[4]), .VAR61(VAR53[5]), .VAR211(VAR53[6]), .VAR31(VAR53[7]),
.VAR112(VAR53[8]), .VAR105(VAR5[18]), .VAR101(VAR5[19]), .VAR6(VAR5[20]),
.VAR37(VAR5[21]), .VAR104(VAR5[22]), .VAR227(VAR5[23]), .VAR248(VAR5[24]),
.VAR124(VAR5[25]), .VAR95(VAR5[26]), .VAR21(VAR5[27]), .VAR220(VAR5[28]),
.VAR117(VAR5[29]), .VAR98(VAR5[30]), .VAR202(VAR5[31]), .VAR195(VAR138),
.VAR33(VAR138), .VAR129(VAR138), .VAR134(VAR138), .VAR226(VAR201),
.VAR217(VAR201), .VAR8(VAR138), .VAR209(VAR138), .VAR173(VAR14[0]),
.VAR210(VAR14[1]), .VAR39(VAR14[2]), .VAR206(VAR14[3]), .VAR131(VAR14[4]),
.VAR135(VAR14[5]), .VAR136(VAR14[6]), .VAR27(VAR14[7]), .VAR54(VAR14[8]),
.VAR79(VAR239[18]), .VAR19(VAR239[19]), .VAR38(VAR239[20]), .VAR207(VAR239[21]), .VAR91(VAR239[22]),
.VAR63(VAR239[23]), .VAR44(VAR239[24]), .VAR64(VAR239[25]), .VAR66(VAR239[26]), .VAR36(VAR239[27]),
.VAR67(VAR239[28]), .VAR150(VAR239[29]), .VAR93(VAR239[30]), .VAR179(VAR239[31]),
.VAR182(), .VAR219(), .VAR143(), .VAR222(), .VAR228(VAR22[18]), .VAR149(VAR22[19]),
.VAR196(VAR22[20]), .VAR118(VAR22[21]), .VAR184(VAR22[22]), .VAR156(VAR22[23]), .VAR9(VAR22[24]),
.VAR172(VAR22[25]), .VAR174(VAR22[26]), .VAR245(VAR22[27]), .VAR20(VAR22[28]), .VAR115(VAR22[29]),
.VAR88(VAR22[30]), .VAR186(VAR22[31]), .VAR121(), .VAR142(), .VAR232(), .VAR200())
;
end else if (VAR52 == "VAR100" || VAR52 == "VAR251" || VAR52 == "VAR4") begin
VAR238 VAR194 (.VAR25(VAR90[0]), .VAR161(VAR90[1]),
.VAR41(VAR90[2]), .VAR234(VAR90[3]), .VAR40(VAR90[4]), .VAR114(VAR90[5]),
.VAR213(VAR90[6]), .VAR155(VAR90[7]), .VAR242(VAR90[8]), .VAR28(VAR90[9]),
.VAR80(VAR90[10]), .VAR159(VAR90[11]), .VAR77(VAR90[12]), .VAR35(VAR90[13]),
.VAR180(VAR90[14]), .VAR62(VAR90[15]), .VAR106(VAR90[16]), .VAR240(VAR90[17]),
.VAR102(VAR201), .VAR59(VAR201), .VAR23(VAR138), .VAR153(VAR138),
.VAR69(VAR53[0]), .VAR43(VAR53[1]), .VAR128(VAR53[2]), .VAR133(VAR53[3]),
.VAR113(VAR53[4]), .VAR61(VAR53[5]), .VAR211(VAR53[6]), .VAR31(VAR53[7]),
.VAR112(VAR53[8]), .VAR192(VAR138), .VAR145(VAR73), .VAR26(VAR247),
.VAR169(VAR75), .VAR29(VAR138), .VAR218(VAR138), .VAR119(VAR138),
.VAR162(VAR243), .VAR105(VAR5[0]), .VAR101(VAR5[1]), .VAR6(VAR5[2]),
.VAR37(VAR5[3]), .VAR104(VAR5[4]), .VAR227(VAR5[5]), .VAR248(VAR5[6]),
.VAR124(VAR5[7]), .VAR95(VAR5[8]), .VAR21(VAR5[9]), .VAR220(VAR5[10]),
.VAR117(VAR5[11]), .VAR98(VAR5[12]), .VAR202(VAR5[13]), .VAR195(VAR5[14]),
.VAR33(VAR5[15]), .VAR129(VAR5[16]), .VAR134(VAR5[17]), .VAR226(VAR201),
.VAR217(VAR201), .VAR8(VAR138), .VAR209(VAR138), .VAR173(VAR14[0]),
.VAR210(VAR14[1]), .VAR39(VAR14[2]), .VAR206(VAR14[3]), .VAR131(VAR14[4]),
.VAR135(VAR14[5]), .VAR136(VAR14[6]), .VAR27(VAR14[7]), .VAR54(VAR14[8]),
.VAR96(VAR138), .VAR65(VAR141), .VAR170(VAR199), .VAR1(VAR140), .VAR72(VAR138),
.VAR16(VAR138), .VAR127(VAR138), .VAR166(VAR178), .VAR79(VAR239[0]),
.VAR19(VAR239[1]), .VAR38(VAR239[2]), .VAR207(VAR239[3]), .VAR91(VAR239[4]), .VAR63(VAR239[5]),
.VAR44(VAR239[6]), .VAR64(VAR239[7]), .VAR66(VAR239[8]), .VAR36(VAR239[9]), .VAR67(VAR239[10]),
.VAR150(VAR239[11]), .VAR93(VAR239[12]), .VAR179(VAR239[13]), .VAR182(VAR239[14]),
.VAR219(VAR239[15]), .VAR143(VAR239[16]), .VAR222(VAR239[17]), .VAR228(VAR22[0]), .VAR149(VAR22[1]),
.VAR196(VAR22[2]), .VAR118(VAR22[3]), .VAR184(VAR22[4]), .VAR156(VAR22[5]), .VAR9(VAR22[6]),
.VAR172(VAR22[7]), .VAR174(VAR22[8]), .VAR245(VAR22[9]), .VAR20(VAR22[10]), .VAR115(VAR22[11]),
.VAR88(VAR22[12]), .VAR186(VAR22[13]), .VAR121(VAR22[14]), .VAR142(VAR22[15]),
.VAR232(VAR22[16]), .VAR200(VAR22[17]))
;
VAR152 VAR7 (.VAR208(VAR201));
VAR24 VAR204 (.VAR208(VAR138));
VAR238 VAR233 (.VAR25(VAR90[18]), .VAR161(VAR90[19]),
.VAR41(VAR90[20]), .VAR234(VAR90[21]), .VAR40(VAR90[22]), .VAR114(VAR90[23]),
.VAR213(VAR90[24]), .VAR155(VAR90[25]), .VAR242(VAR90[26]), .VAR28(VAR90[27]),
.VAR80(VAR90[28]), .VAR159(VAR90[29]), .VAR77(VAR90[30]), .VAR35(VAR90[31]),
.VAR180(VAR138), .VAR62(VAR138), .VAR106(VAR138), .VAR240(VAR138),
.VAR102(VAR201), .VAR59(VAR201), .VAR23(VAR138), .VAR153(VAR138),
.VAR69(VAR53[0]), .VAR43(VAR53[1]), .VAR128(VAR53[2]), .VAR133(VAR53[3]),
.VAR113(VAR53[4]), .VAR61(VAR53[5]), .VAR211(VAR53[6]), .VAR31(VAR53[7]),
.VAR112(VAR53[8]), .VAR192(VAR138), .VAR145(VAR73), .VAR26(VAR247),
.VAR169(VAR75), .VAR29(VAR138), .VAR218(VAR138), .VAR119(VAR138),
.VAR162(VAR243), .VAR105(VAR5[18]), .VAR101(VAR5[19]), .VAR6(VAR5[20]),
.VAR37(VAR5[21]), .VAR104(VAR5[22]), .VAR227(VAR5[23]), .VAR248(VAR5[24]),
.VAR124(VAR5[25]), .VAR95(VAR5[26]), .VAR21(VAR5[27]), .VAR220(VAR5[28]),
.VAR117(VAR5[29]), .VAR98(VAR5[30]), .VAR202(VAR5[31]), .VAR195(VAR138),
.VAR33(VAR138), .VAR129(VAR138), .VAR134(VAR138), .VAR226(VAR201),
.VAR217(VAR201), .VAR8(VAR138), .VAR209(VAR138), .VAR173(VAR14[0]),
.VAR210(VAR14[1]), .VAR39(VAR14[2]), .VAR206(VAR14[3]), .VAR131(VAR14[4]),
.VAR135(VAR14[5]), .VAR136(VAR14[6]), .VAR27(VAR14[7]), .VAR54(VAR14[8]),
.VAR96(VAR138), .VAR65(VAR141), .VAR170(VAR199), .VAR1(VAR140), .VAR72(VAR138),
.VAR16(VAR138), .VAR127(VAR138), .VAR166(VAR178), .VAR79(VAR239[18]),
.VAR19(VAR239[19]), .VAR38(VAR239[20]), .VAR207(VAR239[21]), .VAR91(VAR239[22]), .VAR63(VAR239[23]),
.VAR44(VAR239[24]), .VAR64(VAR239[25]), .VAR66(VAR239[26]), .VAR36(VAR239[27]), .VAR67(VAR239[28]),
.VAR150(VAR239[29]), .VAR93(VAR239[30]), .VAR179(VAR239[31]), .VAR182(), .VAR219(),
.VAR143(), .VAR222(), .VAR228(VAR22[18]), .VAR149(VAR22[19]), .VAR196(VAR22[20]),
.VAR118(VAR22[21]), .VAR184(VAR22[22]), .VAR156(VAR22[23]), .VAR9(VAR22[24]), .VAR172(VAR22[25]),
.VAR174(VAR22[26]), .VAR245(VAR22[27]), .VAR20(VAR22[28]), .VAR115(VAR22[29]), .VAR88(VAR22[30]),
.VAR186(VAR22[31]), .VAR121(), .VAR142(), .VAR232(), .VAR200())
;
end else if (VAR52 == "VAR193" || VAR52 == "VAR46") begin
VAR144 VAR157 (.VAR25(VAR90[0]), .VAR161(VAR90[1]), .VAR41(VAR90[2]),
.VAR234(VAR90[3]), .VAR40(VAR90[4]), .VAR114(VAR90[5]), .VAR213(VAR90[6]),
.VAR155(VAR90[7]), .VAR242(VAR90[8]), .VAR28(VAR90[9]), .VAR80(VAR90[10]),
.VAR159(VAR90[11]), .VAR77(VAR90[12]), .VAR35(VAR90[13]), .VAR180(VAR90[14]),
.VAR62(VAR90[15]), .VAR106(VAR90[16]), .VAR240(VAR90[17]), .VAR102(VAR201),
.VAR59(VAR201), .VAR23(VAR138), .VAR153(VAR138), .VAR69(VAR53[0]),
.VAR43(VAR53[1]), .VAR128(VAR53[2]), .VAR133(VAR53[3]), .VAR113(VAR53[4]),
.VAR61(VAR53[5]), .VAR211(VAR53[6]), .VAR31(VAR53[7]), .VAR112(VAR53[8]),
.VAR192(VAR138), .VAR145(VAR73), .VAR26(VAR247), .VAR169(VAR75), .VAR29(VAR138),
.VAR218(VAR138), .VAR119(VAR138), .VAR162(VAR243), .VAR105(VAR5[0]),
.VAR101(VAR5[1]), .VAR6(VAR5[2]), .VAR37(VAR5[3]), .VAR104(VAR5[4]),
.VAR227(VAR5[5]), .VAR248(VAR5[6]), .VAR124(VAR5[7]), .VAR95(VAR5[8]),
.VAR21(VAR5[9]), .VAR220(VAR5[10]), .VAR117(VAR5[11]), .VAR98(VAR5[12]),
.VAR202(VAR5[13]), .VAR195(VAR5[14]), .VAR33(VAR5[15]), .VAR129(VAR5[16]),
.VAR134(VAR5[17]), .VAR226(VAR201), .VAR217(VAR201), .VAR8(VAR138),
.VAR209(VAR138), .VAR173(VAR14[0]), .VAR210(VAR14[1]), .VAR39(VAR14[2]),
.VAR206(VAR14[3]), .VAR131(VAR14[4]), .VAR135(VAR14[5]), .VAR136(VAR14[6]),
.VAR27(VAR14[7]), .VAR54(VAR14[8]), .VAR96(VAR138), .VAR65(VAR141),
.VAR170(VAR199), .VAR1(VAR140), .VAR72(VAR138), .VAR16(VAR138), .VAR127(VAR138),
.VAR166(VAR178), .VAR79(VAR239[0]), .VAR19(VAR239[1]), .VAR38(VAR239[2]), .VAR207(VAR239[3]),
.VAR91(VAR239[4]), .VAR63(VAR239[5]), .VAR44(VAR239[6]), .VAR64(VAR239[7]), .VAR66(VAR239[8]),
.VAR36(VAR239[9]), .VAR67(VAR239[10]), .VAR150(VAR239[11]), .VAR93(VAR239[12]), .VAR179(VAR239[13]),
.VAR182(VAR239[14]), .VAR219(VAR239[15]), .VAR143(VAR239[16]), .VAR222(VAR239[17]),
.VAR228(VAR22[0]), .VAR149(VAR22[1]), .VAR196(VAR22[2]), .VAR118(VAR22[3]), .VAR184(VAR22[4]),
.VAR156(VAR22[5]), .VAR9(VAR22[6]), .VAR172(VAR22[7]), .VAR174(VAR22[8]), .VAR245(VAR22[9]),
.VAR20(VAR22[10]), .VAR115(VAR22[11]), .VAR88(VAR22[12]), .VAR186(VAR22[13]),
.VAR121(VAR22[14]), .VAR142(VAR22[15]), .VAR232(VAR22[16]), .VAR200(VAR22[17]))
;
VAR152 VAR7 (.VAR208(VAR201));
VAR24 VAR204 (.VAR208(VAR138));
VAR144 VAR190 (.VAR25(VAR90[18]), .VAR161(VAR90[19]),
.VAR41(VAR90[20]), .VAR234(VAR90[21]), .VAR40(VAR90[22]), .VAR114(VAR90[23]),
.VAR213(VAR90[24]), .VAR155(VAR90[25]), .VAR242(VAR90[26]), .VAR28(VAR90[27]),
.VAR80(VAR90[28]), .VAR159(VAR90[29]), .VAR77(VAR90[30]), .VAR35(VAR90[31]),
.VAR180(VAR138), .VAR62(VAR138), .VAR106(VAR138), .VAR240(VAR138),
.VAR102(VAR201), .VAR59(VAR201), .VAR23(VAR138), .VAR153(VAR138),
.VAR69(VAR53[0]), .VAR43(VAR53[1]), .VAR128(VAR53[2]), .VAR133(VAR53[3]),
.VAR113(VAR53[4]), .VAR61(VAR53[5]), .VAR211(VAR53[6]), .VAR31(VAR53[7]),
.VAR112(VAR53[8]), .VAR192(VAR138), .VAR145(VAR73), .VAR26(VAR247),
.VAR169(VAR75), .VAR29(VAR138), .VAR218(VAR138), .VAR119(VAR138),
.VAR162(VAR243), .VAR105(VAR5[18]), .VAR101(VAR5[19]), .VAR6(VAR5[20]),
.VAR37(VAR5[21]), .VAR104(VAR5[22]), .VAR227(VAR5[23]), .VAR248(VAR5[24]),
.VAR124(VAR5[25]), .VAR95(VAR5[26]), .VAR21(VAR5[27]), .VAR220(VAR5[28]),
.VAR117(VAR5[29]), .VAR98(VAR5[30]), .VAR202(VAR5[31]), .VAR195(VAR138),
.VAR33(VAR138), .VAR129(VAR138), .VAR134(VAR138), .VAR226(VAR201),
.VAR217(VAR201), .VAR8(VAR138), .VAR209(VAR138), .VAR173(VAR14[0]),
.VAR210(VAR14[1]), .VAR39(VAR14[2]), .VAR206(VAR14[3]), .VAR131(VAR14[4]),
.VAR135(VAR14[5]), .VAR136(VAR14[6]), .VAR27(VAR14[7]), .VAR54(VAR14[8]),
.VAR96(VAR138), .VAR65(VAR141), .VAR170(VAR199), .VAR1(VAR140), .VAR72(VAR138),
.VAR16(VAR138), .VAR127(VAR138), .VAR166(VAR178), .VAR79(VAR239[18]),
.VAR19(VAR239[19]), .VAR38(VAR239[20]), .VAR207(VAR239[21]), .VAR91(VAR239[22]), .VAR63(VAR239[23]),
.VAR44(VAR239[24]), .VAR64(VAR239[25]), .VAR66(VAR239[26]), .VAR36(VAR239[27]), .VAR67(VAR239[28]),
.VAR150(VAR239[29]), .VAR93(VAR239[30]), .VAR179(VAR239[31]), .VAR182(), .VAR219(),
.VAR143(), .VAR222(), .VAR228(VAR22[18]), .VAR149(VAR22[19]), .VAR196(VAR22[20]),
.VAR118(VAR22[21]), .VAR184(VAR22[22]), .VAR156(VAR22[23]), .VAR9(VAR22[24]), .VAR172(VAR22[25]),
.VAR174(VAR22[26]), .VAR245(VAR22[27]), .VAR20(VAR22[28]), .VAR115(VAR22[29]), .VAR88(VAR22[30]),
.VAR186(VAR22[31]), .VAR121(), .VAR142(), .VAR232(), .VAR200())
;
end
endgenerate
endmodule
|
mit
|
asicguy/gplgpu
|
hdl/math/flt_recip_orig.v
| 10,905 |
module MODULE2
(
input clk,
input [31:0] VAR20,
output [31:0] VAR29
);
wire [7:0] VAR14;
MODULE1 MODULE2
(
.clk (clk),
.VAR31 (VAR20[22:16]),
.VAR1 (VAR14)
);
MODULE3 MODULE1
(
.clk (clk),
.VAR30 (VAR14),
.VAR20 (VAR20),
.VAR29 (VAR29)
);
endmodule
module MODULE1
(
input clk,
input [6:0] VAR31,
output reg [7:0] VAR1
);
always @(posedge clk) begin
case (VAR31) 7'h00: VAR1 <= 8'hff;
7'h01: VAR1 <= 8'hfb;
7'h02: VAR1 <= 8'hf7;
7'h03: VAR1 <= 8'hf3;
7'h04: VAR1 <= 8'hef;
7'h05: VAR1 <= 8'heb;
7'h06: VAR1 <= 8'he8;
7'h07: VAR1 <= 8'he4;
7'h08: VAR1 <= 8'he1;
7'h09: VAR1 <= 8'hdd;
7'h0a: VAR1 <= 8'hda;
7'h0b: VAR1 <= 8'hd6;
7'h0c: VAR1 <= 8'hd3;
7'h0d: VAR1 <= 8'hd0;
7'h0e: VAR1 <= 8'hcc;
7'h0f: VAR1 <= 8'hc9;
7'h10: VAR1 <= 8'hc6;
7'h11: VAR1 <= 8'hc3;
7'h12: VAR1 <= 8'hc0;
7'h13: VAR1 <= 8'hbd;
7'h14: VAR1 <= 8'hba;
7'h15: VAR1 <= 8'hb7;
7'h16: VAR1 <= 8'hb4;
7'h17: VAR1 <= 8'hb1;
7'h18: VAR1 <= 8'hae;
7'h19: VAR1 <= 8'hab;
7'h1a: VAR1 <= 8'ha9;
7'h1b: VAR1 <= 8'ha6;
7'h1c: VAR1 <= 8'ha3;
7'h1d: VAR1 <= 8'ha1;
7'h1e: VAR1 <= 8'h9e;
7'h1f: VAR1 <= 8'h9b;
7'h20: VAR1 <= 8'h99;
7'h21: VAR1 <= 8'h96;
7'h22: VAR1 <= 8'h94;
7'h23: VAR1 <= 8'h91;
7'h24: VAR1 <= 8'h8f;
7'h25: VAR1 <= 8'h8c;
7'h26: VAR1 <= 8'h8a;
7'h27: VAR1 <= 8'h88;
7'h28: VAR1 <= 8'h85;
7'h29: VAR1 <= 8'h83;
7'h2a: VAR1 <= 8'h81;
7'h2b: VAR1 <= 8'h7f;
7'h2c: VAR1 <= 8'h7c;
7'h2d: VAR1 <= 8'h7a;
7'h2e: VAR1 <= 8'h78;
7'h2f: VAR1 <= 8'h76;
7'h30: VAR1 <= 8'h74;
7'h31: VAR1 <= 8'h72;
7'h32: VAR1 <= 8'h70;
7'h33: VAR1 <= 8'h6e;
7'h34: VAR1 <= 8'h6c;
7'h35: VAR1 <= 8'h6a;
7'h36: VAR1 <= 8'h68;
7'h37: VAR1 <= 8'h66;
7'h38: VAR1 <= 8'h64;
7'h39: VAR1 <= 8'h62;
7'h3a: VAR1 <= 8'h60;
7'h3b: VAR1 <= 8'h5e;
7'h3c: VAR1 <= 8'h5c;
7'h3d: VAR1 <= 8'h5a;
7'h3e: VAR1 <= 8'h59;
7'h3f: VAR1 <= 8'h57;
7'h40: VAR1 <= 8'h55;
7'h41: VAR1 <= 8'h53;
7'h42: VAR1 <= 8'h51;
7'h43: VAR1 <= 8'h50;
7'h44: VAR1 <= 8'h4e;
7'h45: VAR1 <= 8'h4c;
7'h46: VAR1 <= 8'h4b;
7'h47: VAR1 <= 8'h49;
7'h48: VAR1 <= 8'h47;
7'h49: VAR1 <= 8'h46;
7'h4a: VAR1 <= 8'h44;
7'h4b: VAR1 <= 8'h43;
7'h4c: VAR1 <= 8'h41;
7'h4d: VAR1 <= 8'h3f;
7'h4e: VAR1 <= 8'h3e;
7'h4f: VAR1 <= 8'h3c;
7'h50: VAR1 <= 8'h3b;
7'h51: VAR1 <= 8'h39;
7'h52: VAR1 <= 8'h38;
7'h53: VAR1 <= 8'h36;
7'h54: VAR1 <= 8'h35;
7'h55: VAR1 <= 8'h33;
7'h56: VAR1 <= 8'h32;
7'h57: VAR1 <= 8'h31;
7'h58: VAR1 <= 8'h2f;
7'h59: VAR1 <= 8'h2e;
7'h5a: VAR1 <= 8'h2c;
7'h5b: VAR1 <= 8'h2b;
7'h5c: VAR1 <= 8'h2a;
7'h5d: VAR1 <= 8'h28;
7'h5e: VAR1 <= 8'h27;
7'h5f: VAR1 <= 8'h26;
7'h60: VAR1 <= 8'h24;
7'h61: VAR1 <= 8'h23;
7'h62: VAR1 <= 8'h22;
7'h63: VAR1 <= 8'h21;
7'h64: VAR1 <= 8'h1f;
7'h65: VAR1 <= 8'h1e;
7'h66: VAR1 <= 8'h1d;
7'h67: VAR1 <= 8'h1c;
7'h68: VAR1 <= 8'h1a;
7'h69: VAR1 <= 8'h19;
7'h6a: VAR1 <= 8'h18;
7'h6b: VAR1 <= 8'h17;
7'h6c: VAR1 <= 8'h16;
7'h6d: VAR1 <= 8'h14;
7'h6e: VAR1 <= 8'h13;
7'h6f: VAR1 <= 8'h12;
7'h70: VAR1 <= 8'h11;
7'h71: VAR1 <= 8'h10;
7'h72: VAR1 <= 8'h0f;
7'h73: VAR1 <= 8'h0e;
7'h74: VAR1 <= 8'h0d;
7'h75: VAR1 <= 8'h0b;
7'h76: VAR1 <= 8'h0a;
7'h77: VAR1 <= 8'h09;
7'h78: VAR1 <= 8'h08;
7'h79: VAR1 <= 8'h07;
7'h7a: VAR1 <= 8'h06;
7'h7b: VAR1 <= 8'h05;
7'h7c: VAR1 <= 8'h04;
7'h7d: VAR1 <= 8'h03;
7'h7e: VAR1 <= 8'h02;
7'h7f: VAR1 <= 8'h01;
endcase
end
endmodule
module MODULE3
(
input clk,
input [7:0] VAR30,
input [31:0] VAR20,
output reg [31:0] VAR29
);
reg VAR15;
reg [30:23] VAR7;
reg [22:0] VAR4;
wire [24:0] VAR6;
wire [32:0] VAR24;
wire [32:8] VAR5;
wire [34:0] VAR17;
wire [41:0] VAR12;
wire [25:0] VAR9;
wire [43:0] VAR33;
wire [24:0] VAR19;
wire [25:0] VAR25;
reg VAR10,
VAR28;
reg [30:23] VAR21,
VAR13;
reg [7:0] VAR2;
reg [24:0] VAR16;
reg [17:0] VAR27;
reg [25:0] VAR11;
reg [22:0] VAR3;
wire [30:23] VAR23;
reg [23:0] VAR22;
reg [31:0] VAR26;
reg [31:0] VAR32;
always @(posedge clk) begin
VAR15 <= VAR20[31];
VAR7 <= VAR20[30:23];
VAR4 <= VAR20[22:0];
end
assign VAR24 = ({1'b1,VAR4} * {1'b1,VAR30});
assign VAR5 = VAR24[32:8] + VAR24[7];
assign VAR19 = ~VAR5 + 1;
assign VAR17 = (VAR16 * {1'b1,VAR2});
assign VAR12 = ({1'b1,VAR3} * VAR17[33:16]);
assign VAR9 = VAR12[40:15] + VAR12[14];
assign VAR25 = ~VAR11 + 1; assign VAR33 = (VAR27 * VAR25);
assign VAR6 = VAR33[41:18] + VAR33[17];
assign VAR23 = VAR13 - !VAR6[24];
always @(VAR6) begin
if (VAR6[24]) begin VAR22 <= VAR6[24:1];
end
else begin VAR22 <= VAR6[23:0];
end
end
always @(posedge clk) begin
VAR10 <= VAR15;
VAR21 <= 9'hFE - VAR7;
VAR16 <= VAR19;
VAR2 <= VAR30;
VAR3 <= VAR4;
VAR28 <= VAR10;
VAR13 <= VAR21;
VAR11 <= VAR9;
VAR27 <= VAR17[33:16];
VAR26 <= {VAR28,VAR23,VAR22[22:0]};
VAR32 <= VAR26;
VAR29 <= VAR32;
end
endmodule
|
gpl-3.0
|
UCLONG/NetEmulation
|
BEE3_top/C3D_original_code/b2b/src/aur1_lane_init_sm.v
| 20,206 |
module MODULE1
(
VAR46, VAR37,
VAR21,
VAR5,
VAR9,
VAR18,
VAR13,
VAR60,
VAR31,
VAR52,
VAR41,
VAR50,
VAR28,
VAR39,
VAR66,
VAR62,
VAR22,
VAR29,
VAR67,
VAR4,
VAR49,
VAR54
);
input VAR46; input VAR37;
input [1:0] VAR21; input [1:0] VAR5; input [1:0] VAR9; input VAR18;
output VAR13; output VAR60; output VAR31;
output VAR52;
output VAR41; output [0:1] VAR50; output [0:1] VAR28;
input VAR39; input VAR66; input VAR62;
output VAR22;
input VAR67;
output VAR29;
output VAR4;
input VAR49; input VAR54;
reg VAR29;
reg VAR30;
reg [0:7] VAR16;
reg [0:15] VAR3;
reg [0:3] VAR6;
reg [0:15] VAR57;
reg [0:15] VAR33;
reg VAR1;
reg VAR32;
reg VAR38;
reg VAR14;
reg VAR12;
reg VAR59;
reg VAR27; reg VAR61; reg VAR47; reg VAR40; reg VAR11; reg VAR43; reg VAR26;
wire VAR15;
wire VAR56;
wire VAR24;
wire VAR25;
wire VAR51;
wire VAR44;
wire VAR19;
wire VAR71;
wire VAR53;
wire VAR42;
wire VAR64;
wire VAR23;
wire VAR17;
wire VAR65;
wire VAR55;
wire VAR72;
wire VAR2;
wire VAR58;
wire VAR48;
wire VAR10;
reg VAR68;
reg VAR34;
reg VAR45; reg VAR70;
always @(posedge VAR49 or posedge VAR37)
begin
if (VAR37)
begin
VAR68 <= 1'b1;
VAR34 <= 1'b1;
end
else
begin
VAR68 <= VAR37 ;
VAR34 <= VAR68 ;
end
end
always @(posedge VAR49)
if(VAR34 | VAR54 | VAR67)
{VAR27,VAR61,VAR47,VAR40,VAR11,VAR43,VAR26} <= VAR8 7'b1000000;
else
begin
VAR27 <= VAR8 VAR65;
VAR61 <= VAR8 VAR55;
VAR47 <= VAR8 VAR72;
VAR40 <= VAR8 VAR2;
VAR11 <= VAR8 VAR58;
VAR43 <= VAR8 VAR48;
VAR26 <= VAR8 VAR10;
end
assign VAR65 = (VAR40 & VAR18) |
(VAR11 & !VAR53)|
(VAR43 & VAR23)|
(VAR26 & VAR17);
assign VAR55 = VAR27 |
(VAR61 & !VAR24);
assign VAR72 = (VAR61 & VAR24)|
(VAR47 & !VAR51);
assign VAR2 = (VAR47 & VAR51)|
(VAR40 & !VAR25 & !VAR18);
assign VAR58 = (VAR40 & VAR25 & !VAR18)|
(VAR11 & VAR53 & VAR30);
assign VAR48 = (VAR11 & VAR53 & !VAR30)|
(VAR43 & (!VAR19|!VAR71) & !VAR23);
assign VAR10 = (VAR43 & VAR19 & VAR71 & !VAR23)|
(VAR26 & !VAR17);
assign VAR52 = VAR47;
always @(posedge VAR49)
begin
if (VAR46)
VAR45 <= VAR61;
end
else
VAR45 <= 1'b0;
end
assign VAR13 = VAR45;
always @(posedge VAR49)
begin
if (VAR46)
VAR70 <= VAR61;
end
else
VAR70 <= 1'b0;
end
assign VAR60 = VAR70;
VAR20 VAR63
(
.VAR69(VAR26),
.VAR36(VAR49),
.VAR7(VAR54),
.VAR35(VAR4)
);
always @(posedge VAR49)
VAR29 <= VAR8 VAR43 | VAR26;
assign VAR15 = !(VAR43 | VAR26);
assign VAR56 = VAR43;
assign VAR22 = VAR47 | VAR26;
|
gpl-3.0
|
litex-hub/pythondata-cpu-blackparrot
|
pythondata_cpu_blackparrot/system_verilog/black-parrot/external/basejump_stl/hard/gf_14/bsg_mem/bsg_mem_1rw_sync_mask_write_bit.v
| 2,096 |
module MODULE1 #( parameter VAR21(VAR25 )
, parameter VAR21(VAR24 )
, parameter VAR10 = VAR26(VAR24)
, parameter VAR8 = 1
, parameter VAR6 = 1
)
( input VAR5
, input VAR7
, input [VAR25-1:0] VAR18
, input [VAR10-1:0] VAR22
, input VAR15
, input [VAR25-1:0] VAR11
, input VAR16
, output logic [VAR25-1:0] VAR4
);
wire VAR12 = VAR7;
begin: VAR13
VAR9 #(.VAR25(VAR25), .VAR24(VAR24), .VAR6(VAR6))
VAR23
(.*);
end
VAR27 @(posedge VAR5)
begin
if (VAR15)
assert (VAR22 < VAR24)
end
else ("VAR19 address %VAR2 VAR1 %VAR17 VAR3 VAR20 %VAR2\VAR14", VAR22, VAR24);
end
begin
|
bsd-3-clause
|
liqimai/ZPC
|
PersonalComputer/MemoryManagerUnit.v
| 2,244 |
module MODULE1(
input clk, input VAR13,
input[14:0] VAR1,
input VAR15,
input VAR3,
input VAR11,
input VAR2,
input[31:0] VAR4,
input VAR16,
output[31:0] VAR8,
output reg VAR5,
output VAR17, output VAR7, output VAR6,
output VAR18,
output VAR9
);
parameter VAR10 = 40;
parameter VAR14 = 25;
parameter VAR12 = 14'h3000;
|
gpl-2.0
|
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu7t5v0
|
cells/dffnq/gf180mcu_fd_sc_mcu7t5v0__dffnq_2.behavioral.pp.v
| 2,214 |
module MODULE1( VAR11, VAR3, VAR4, VAR10, VAR7 );
input VAR11, VAR3;
inout VAR10, VAR7;
output VAR4;
reg VAR5;
VAR8 VAR2(.VAR11(VAR11),.VAR3(VAR3),.VAR4(VAR4),.VAR10(VAR10),.VAR7(VAR7),.VAR5(VAR5));
VAR8 VAR9(.VAR11(VAR11),.VAR3(VAR3),.VAR4(VAR4),.VAR10(VAR10),.VAR7(VAR7),.VAR5(VAR5));
not VAR12(VAR6,VAR3);
buf VAR1(VAR13,VAR3);
|
apache-2.0
|
FAST-Switch/fast
|
projects/SDTS/example/hw-src/sfp/sfp2gmii.v
| 16,013 |
module MODULE1 (
VAR14,
VAR17,
VAR15,
VAR16,
VAR27,
VAR18,
VAR11,
VAR8,
VAR33,
VAR4,
VAR3,
VAR26,
VAR20,
VAR25,
VAR22,
VAR12,
VAR19,
VAR9,
address,
read,
VAR13,
write,
clk,
reset,
VAR2,
VAR21,
VAR23,
VAR28,
VAR1);
output [7:0] VAR14;
output VAR17;
output VAR15;
output VAR16;
output VAR27;
output [15:0] VAR18;
output VAR11;
output VAR8;
output [16:0] VAR33;
output VAR4;
output VAR3;
output VAR26;
output VAR20;
input [7:0] VAR25;
input VAR22;
input VAR12;
input VAR19;
input VAR9;
input [4:0] address;
input read;
input [15:0] VAR13;
input write;
input clk;
input reset;
input VAR2;
input VAR21;
input VAR23;
input [3:0] VAR28;
input VAR1;
VAR7 VAR31(
.VAR14(VAR14),
.VAR17(VAR17),
.VAR15(VAR15),
.VAR16(VAR16),
.VAR27(VAR27),
.VAR18(VAR18),
.VAR11(VAR11),
.VAR8(VAR8),
.VAR33(VAR33),
.VAR4(VAR4),
.VAR3(VAR3),
.VAR26(VAR26),
.VAR20(VAR20),
.VAR25(VAR25),
.VAR22(VAR22),
.VAR12(VAR12),
.VAR19(VAR19),
.VAR9(VAR9),
.address(address),
.read(read),
.VAR13(VAR13),
.write(write),
.clk(clk),
.reset(reset),
.VAR2(VAR2),
.VAR21(VAR21),
.VAR23(VAR23),
.VAR28(VAR28),
.VAR1(VAR1));
VAR31.VAR29 = 32'h00000000,
VAR31.VAR35 = 16'h0901,
VAR31.VAR24 = 0,
VAR31.VAR5 = 4,
VAR31.VAR6 = "VAR10",
VAR31.VAR30 = 0,
VAR31.VAR32 = 0,
VAR31.VAR34 = 1;
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ms
|
cells/nor3b/sky130_fd_sc_ms__nor3b_2.v
| 2,254 |
module MODULE1 (
VAR10 ,
VAR4 ,
VAR8 ,
VAR2 ,
VAR1,
VAR5,
VAR6 ,
VAR7
);
output VAR10 ;
input VAR4 ;
input VAR8 ;
input VAR2 ;
input VAR1;
input VAR5;
input VAR6 ;
input VAR7 ;
VAR3 VAR9 (
.VAR10(VAR10),
.VAR4(VAR4),
.VAR8(VAR8),
.VAR2(VAR2),
.VAR1(VAR1),
.VAR5(VAR5),
.VAR6(VAR6),
.VAR7(VAR7)
);
endmodule
module MODULE1 (
VAR10 ,
VAR4 ,
VAR8 ,
VAR2
);
output VAR10 ;
input VAR4 ;
input VAR8 ;
input VAR2;
supply1 VAR1;
supply0 VAR5;
supply1 VAR6 ;
supply0 VAR7 ;
VAR3 VAR9 (
.VAR10(VAR10),
.VAR4(VAR4),
.VAR8(VAR8),
.VAR2(VAR2)
);
endmodule
|
apache-2.0
|
meteorcloudy/CPU_verilog
|
diff_d2e.v
| 1,657 |
module MODULE1(
clk,VAR4,
VAR23,VAR40,VAR36,VAR13,VAR37,VAR22,VAR48,rd,VAR6,VAR46,VAR38,VAR12,VAR1,VAR5,VAR19,
VAR44,VAR18,VAR32,VAR14,VAR45,VAR3,VAR35,VAR24,VAR41,VAR20,VAR43,VAR7,VAR49,VAR30,VAR50
);
input clk,VAR4;
input VAR23,VAR40,VAR36,VAR13,VAR37,VAR22;
input [3:0] VAR48;
input [4:0] rd,VAR12;
input[31:0] VAR6,VAR46,VAR38;
input [1:0] VAR1,VAR5,VAR19;
output VAR44,VAR18,VAR32,VAR14,VAR45,VAR3;
output[3:0] VAR35;
output[4:0] VAR24,VAR7;
output[31:0] VAR41,VAR20,VAR43;
output [1:0] VAR49,VAR30,VAR50;
VAR28 VAR25 (VAR23,clk,VAR4,VAR44);
VAR28 VAR33 (VAR40,clk,VAR4,VAR18);
VAR28 VAR17 (VAR36,clk,VAR4,VAR32);
VAR28 VAR16 (VAR13,clk,VAR4,VAR14);
VAR28 VAR8 (VAR37,clk,VAR4,VAR45);
VAR28 VAR27 (VAR22,clk,VAR4,VAR3);
VAR11 VAR47 (VAR48,clk,VAR4,VAR35);
VAR31 VAR9 (rd,clk,VAR4,VAR24);
VAR31 VAR10 (VAR12,clk,VAR4,VAR7);
VAR21 VAR42 (VAR6,clk,VAR4,VAR41);
VAR21 VAR2 (VAR46,clk,VAR4,VAR20);
VAR21 VAR34 (VAR38,clk,VAR4,VAR43);
VAR29 VAR26 (VAR1,clk,VAR4,VAR49);
VAR29 VAR15 (VAR5,clk,VAR4,VAR30);
VAR29 VAR39 (VAR19,clk,VAR4,VAR50);
endmodule
|
mit
|
Fabeltranm/FPGA-Game-D1
|
HW/RTL/07TOUCH/Version_02/02 verilog/ModulosBasicos/FIFO/fifo.v
| 2,358 |
module MODULE1
parameter VAR7 = 10,
parameter VAR16 = 8
)
(
input clk, reset,
input rd, wr,
input [VAR16-1:0] VAR5,
output [VAR16-1:0] VAR13,
output VAR8,
output VAR12
);
parameter VAR4 = (1 << VAR7);
reg [VAR16-1:0] VAR11 [VAR4-1:0];
reg [VAR7-1:0] VAR3, VAR10;
reg [VAR7-1:0] VAR9, VAR2;
reg VAR15, VAR17, VAR14, VAR6;
wire VAR1;
assign VAR13 = VAR11[VAR9];
assign VAR1 = wr & ~VAR15;
assign VAR12 = VAR15;
assign VAR8 = VAR17;
always @(posedge clk) begin
if (VAR1)
VAR11[VAR3] <= VAR5;
end
always @(posedge clk, posedge reset) begin
if (reset)
begin
VAR3 <= 0;
VAR9 <= 0;
VAR15 <= 1'b0;
VAR17 <= 1'b1;
end
else
begin
VAR3 <= VAR10;
VAR9 <= VAR2;
VAR15 <= VAR14;
VAR17 <= VAR6;
end
end
always @(posedge reset, posedge wr, posedge rd)
begin
if (reset) begin
VAR10 = 0;
VAR2 = 0;
end else begin
VAR14 = VAR15;
VAR6 = VAR17;
case ({wr, rd})
2'b01: if (~VAR17) begin
VAR2 = VAR9 + 1;
VAR14 = 1'b0;
if (VAR2==VAR3)
VAR6 = 1'b1;
end
2'b10: if (~VAR15) begin
VAR10 = VAR3 + 1;
VAR6 = 1'b0;
if (VAR10==VAR9)
VAR14 = 1'b1;
end
2'b11: begin
VAR10 = VAR3 + 1;
VAR2 = VAR9 + 1;
end
endcase
end
end
endmodule
|
gpl-3.0
|
jakubfi/mera400f
|
src/pd.v
| 11,497 |
module MODULE1(
input VAR166,
input [0:15] VAR75, input VAR230, input VAR108, input VAR44, output [0:15] VAR46, input VAR223, output VAR130, output VAR33, output VAR218, output VAR202, output in, output VAR187, output VAR5, output VAR80, output VAR214, output VAR42, output VAR73, output VAR173, output VAR106, output VAR159, output VAR68, output VAR51, output VAR113, output VAR131, output VAR28, output VAR190, output VAR94, output VAR84, output VAR141, output VAR124, output VAR40, output VAR127, output VAR24, output VAR70, output VAR117, output VAR161, output VAR137, output VAR87, output VAR164, output VAR233, output VAR92, output VAR125, output VAR77, output VAR193, output VAR210, output VAR47, output VAR240, output VAR212, output VAR149, output VAR178, output b0, output VAR122, output VAR72, output VAR114, output VAR43, input VAR61, input VAR201, input [0:8] VAR123, output 0v, input VAR154, output VAR88, output VAR156, output VAR58, output VAR219, input VAR222, output VAR147, output VAR119, output VAR140, output VAR234, output VAR169, output VAR133, output VAR97, output VAR195, output VAR242, output VAR227, input VAR69, output VAR93, output VAR32, output VAR155, output VAR232, output VAR54, output VAR104, output VAR138, output VAR145, input VAR182, input wr, input VAR238, input VAR134, input VAR192, input VAR189, input VAR170, input VAR75, input VAR23, input VAR126, input VAR175, input VAR25, input VAR8, output VAR18, output VAR17, output VAR207, output VAR167, output VAR37, output VAR200, output VAR95, output VAR152, output VAR120, output VAR185, output VAR186, output VAR89, output VAR211, output VAR30, input VAR27, output VAR136, output VAR45, output VAR181, output VAR53, output VAR79 );
parameter VAR194;
wor VAR179;
wire VAR215 = VAR230 & VAR44;
VAR46 VAR59(
.VAR166(VAR166),
.VAR76(VAR75),
.VAR171(VAR215),
.VAR55(VAR223),
.VAR61(VAR46)
);
assign VAR122 = (VAR46[13:15] != 0);
wire VAR82 = (VAR46[13:14] != 0);
wire VAR56 = (VAR46[0:1] != 0);
wire b1 = (VAR46[10:12] == 1);
assign b0 = (VAR46[10:12] == 0);
wire VAR180, VAR142, VAR146, VAR3, VAR128, VAR107, VAR91, VAR139;
wire VAR65, VAR48, VAR184, VAR103, or, VAR64, VAR10, VAR100, VAR96, VAR1, VAR208, VAR228, VAR31, VAR205;
wire VAR49, VAR188, VAR110, VAR22, VAR162, VAR148, VAR206, VAR78, VAR67, VAR171, VAR172, VAR121, VAR90, VAR12, VAR139;
VAR74 VAR132(
.VAR52(VAR46[0:5]),
.VAR63({VAR180, VAR142, VAR130, VAR5, VAR146, VAR3, VAR33, VAR187, VAR128, VAR107, VAR218, VAR91, VAR139, VAR202, in, VAR80, VAR65, VAR48, VAR184, VAR103, or, VAR64, VAR10, VAR100, VAR96, VAR1, VAR208, VAR228, VAR31, VAR205, VAR214, VAR42, VAR49, VAR188, VAR110, VAR22, VAR162, VAR148, VAR206, VAR78, VAR67, VAR106, VAR171, VAR172, VAR121, VAR90, VAR12, VAR139})
);
assign VAR73 = VAR172 | VAR171;
assign VAR173 = VAR106 & ~VAR46[7];
assign VAR159 = VAR90 | VAR12;
wire [0:7] VAR36;
VAR239 VAR157(
.VAR52(VAR46[7:9]),
.VAR2(1'b1),
.VAR63({VAR36})
);
VAR239 VAR183(
.VAR52(VAR46[7:9]),
.VAR2(VAR172),
.VAR63({VAR68, VAR51, VAR113, VAR131, VAR28, VAR179, VAR179, VAR179})
);
VAR239 VAR81(
.VAR52(VAR46[7:9]),
.VAR2(VAR139),
.VAR63({VAR190, VAR94, VAR84, VAR141, VAR124, VAR47, VAR40, VAR127})
);
wire VAR99, VAR243;
VAR239 VAR174(
.VAR52({b1, VAR46[15], VAR46[6]}),
.VAR2(VAR171),
.VAR63({VAR179, VAR179, VAR179, VAR179, VAR99, VAR243, VAR70, VAR24})
);
assign VAR117 = VAR171 & VAR46[11];
wire VAR177 = VAR171 & b0;
wire VAR168, VAR101, VAR62, VAR29, VAR160;
VAR239 VAR221(
.VAR52(VAR46[13:15]),
.VAR2(VAR177),
.VAR63({VAR161, VAR87, VAR168, VAR137, VAR101, VAR62, VAR29, VAR160})
);
wire VAR115 = (VAR36[5:7] != 0);
wire VAR236 = VAR46[10] | (VAR46[11] & VAR46[12]);
wire VAR85 = (VAR194 & VAR193 & VAR61) | (VAR236 & VAR171) | (VAR61 & VAR172) | (VAR61 & ~VAR115 & VAR139);
wire VAR151 = (VAR47 & VAR201) | (VAR171 & VAR82 & b1) | (VAR115 & VAR172);
wire VAR198 = VAR36[7] & ~VAR123[3];
wire VAR118 = VAR36[6] & ~VAR123[7];
wire VAR163 = VAR36[5] & ~VAR123[8];
wire VAR217 = VAR36[4] & ~VAR123[2];
wire VAR66 = VAR67 & (VAR198 | VAR118 | VAR163 | VAR217);
wire VAR13 = VAR36[3] & ~VAR123[6];
wire VAR220 = VAR36[2] & ~VAR123[5];
wire VAR34 = VAR36[1] & ~VAR123[4];
wire VAR21 = (VAR121 | VAR67) & (VAR13 | VAR220 | VAR34);
wire VAR158 = VAR121 & VAR36[6] & VAR123[5];
wire VAR20 = VAR121 & VAR36[5] & ~VAR123[1];
wire VAR16 = VAR121 & VAR36[4] & ~VAR123[0];
assign VAR114 = ~VAR56 | VAR85 | VAR151;
assign VAR43 = VAR114 | VAR154 | VAR66 | VAR21 | VAR20 | VAR158 | VAR16;
wire VAR111 = VAR196 | VAR137 | VAR184;
wire VAR143 = VAR65 | VAR48 | VAR49;
assign VAR212 = VAR206 | VAR78;
wire VAR57 = VAR184 | VAR137 | VAR143;
wire VAR60 = VAR5 | VAR110;
wire VAR14 = VAR110 | VAR22;
assign VAR240 = VAR67 | VAR14;
wire VAR153 = VAR99 | VAR128;
assign VAR147 = VAR91 | VAR173;
wire VAR98 = VAR222 | VAR218;
wire VAR225 = VAR1 | VAR100;
wire VAR19 = or | VAR208;
wire VAR9 = VAR205 | VAR42;
assign VAR149 = VAR9 | VAR214;
wire VAR102 = VAR129 | VAR187;
assign VAR242 = VAR103 | VAR162;
wire VAR171 = VAR103 | VAR162 | VAR31;
wire VAR196 = VAR171 | VAR42;
assign VAR193 = in | VAR202;
wire VAR235 = VAR214 | VAR127;
wire VAR41 = VAR107 | VAR127;
assign VAR210 = VAR160 | VAR243 | VAR117;
wire VAR150 = VAR149 | VAR210;
wire VAR7 = VAR51 | VAR131 | VAR193;
wire VAR83 = VAR68 | VAR113 | VAR47;
wire VAR226 = VAR29 | VAR101 | VAR62;
wire VAR26 = VAR70 | VAR24 | VAR161 | VAR168;
wire VAR71 = VAR141 | VAR94 | VAR190;
wire VAR176 = VAR125 & VAR46[6];
wire VAR231 = VAR226 | VAR5 | VAR14;
assign VAR119 = (VAR126 & VAR199) | (VAR23) | (VAR75 & VAR231) | ((VAR111 ^ VAR229) & VAR75);
wire VAR229 = VAR143 | VAR188 | VAR127;
wire VAR199 = VAR212 | VAR92 | VAR67 | VAR14;
assign VAR156 = (~VAR176 & VAR23) | (VAR229 & VAR75) | (VAR199 & VAR126);
assign VAR88 = (VAR176 & VAR23) | (VAR111 & VAR75);
wire VAR38 = VAR60 ^ VAR153;
wire VAR209 = VAR107 | VAR187 | VAR96 | VAR208;
wire VAR165 = (VAR8 & (VAR228 | VAR1)) | (VAR209 & VAR75) | (VAR75 & VAR38) | (VAR126 & VAR98);
wire VAR11 = VAR75 & (VAR99 | VAR173 | VAR91);
assign VAR140 = VAR165 | VAR88;
assign VAR133 = VAR156 | VAR11 | VAR226 | VAR58;
wire VAR135 = VAR226 | VAR130 | VAR19;
wire VAR216 = (VAR135 & VAR75) | (VAR75 & VAR153) | (VAR98 & VAR126) | (VAR8 & ~VAR100 & (VAR102 | VAR149));
wire VAR15 = VAR214 & VAR75 & VAR182;
wire VAR241 = (VAR214 & VAR75 & ~VAR182) | (VAR75 & VAR205);
wire VAR50 = (VAR38 & VAR75) | (VAR75 & (VAR218 | VAR139 | VAR10)) | (VAR8 & (VAR225 | VAR149)) | (VAR126 & VAR130);
assign VAR169 = VAR50 | VAR156 | VAR241;
assign VAR234 = VAR50 | VAR156 | VAR15;
assign VAR195 = VAR241 | VAR88 | VAR58 | VAR216;
assign VAR97 = VAR15 | VAR88 | VAR58 | VAR216;
assign VAR227 = VAR149 | VAR102 | (VAR159 & VAR46[7]) | VAR107 | VAR3 | VAR142;
assign VAR178 = VAR46[7] & VAR106 & VAR46[6];
wire VAR86 = VAR80 ^ VAR178;
assign 0v = VAR67 & VAR36[4] & VAR126;
assign VAR58 = VAR60 & VAR75;
assign VAR219 = VAR22 & VAR75;
wire nor = VAR99 | VAR96 | VAR10 | VAR19;
assign VAR93 = (nor & VAR75) | (VAR75 & VAR57) | (VAR129 & VAR8);
wire VAR129 = VAR228 | VAR64 | VAR225;
assign VAR32 = (VAR57 ^ (VAR46[6] & VAR226)) & VAR75;
assign VAR155 = VAR57 & VAR75;
assign VAR232 = VAR196 & VAR75;
wire VAR224 = (VAR46[6] & VAR123[8]) | (~VAR46[6] & VAR123[7]);
assign VAR54 = (VAR160 & VAR224) | (VAR117 & VAR69); assign VAR104 = (VAR75 & VAR226) | (VAR210 & ~VAR117 & VAR175);
assign VAR138 = VAR25 & VAR168;
assign VAR145 = VAR75 & VAR173 & ~VAR46[6];
wire VAR203 = VAR137 | VAR5 | VAR33;
wire VAR4 = VAR9 & VAR182;
assign VAR233 = VAR148 | VAR180;
assign VAR164 = VAR121 & ~VAR36[7]; assign VAR92 = VAR121 & VAR36[7];
assign VAR167 = (VAR26 & VAR238) | (VAR203 & VAR238) | (VAR126 & ~VAR222 & VAR130) | (~VAR182 & VAR9 & wr);
assign VAR37 = (VAR149 & VAR175) | (VAR175 & VAR210 & ~VAR27) | (VAR33 & VAR25) | (VAR238 & (VAR164 | VAR233));
assign VAR207 = (VAR92 & VAR134) | (VAR130 & VAR25) | (VAR238 & (VAR39 | VAR87 | VAR67)) | (~VAR170 & VAR14 & VAR75);
wire VAR112 = VAR159 & VAR27;
wire VAR105 = VAR235 | (~VAR170 & (VAR14 | VAR187));
assign VAR185 = (~VAR79 & wr & ~VAR112 & ~VAR149) | (~VAR149 & VAR189) | (~VAR39 & VAR126) | (~VAR105 & VAR75);
assign VAR18 = (VAR75 & ~VAR170 & VAR187) | (wr & VAR129) | (VAR238 & VAR150);
wire VAR237 = VAR187 | VAR214 | VAR41 | VAR4;
assign VAR17 = (wr & VAR237) | (VAR126 & VAR98) | (VAR5 & VAR134) | ((VAR137 | VAR9) & VAR25) | (VAR238 & VAR197);
assign VAR89 = VAR205 | VAR5 | VAR57 | VAR188 | VAR130 | VAR226 | nor | VAR14;
wire VAR204 = VAR91 | VAR139 | VAR128 | VAR188 | VAR173;
assign VAR211 = VAR187 | VAR41 | VAR204 | VAR218;
wire VAR197 = VAR204 | VAR14 | nor | VAR226 | VAR184 | VAR143 | VAR171;
wire VAR39 = VAR218 | VAR130 | VAR212;
assign VAR125 = VAR67 | (VAR46[0:2] == 3'b110);
assign VAR72 = ~VAR125 & ~VAR106 & ~VAR73 & VAR56;
assign VAR77 = VAR106 & (VAR46[6:7] == 2'b01);
wire VAR116 = VAR137 & VAR46[6];
wire VAR35 = ((VAR48 | VAR116) & VAR75 & VAR123[3]) | (VAR123[7] & VAR62) | (VAR176 & VAR23) | (VAR92 & VAR126);
assign VAR30 = (~VAR116 & VAR75 & VAR111) | (VAR60 & VAR75) | (VAR127 & VAR75) | (VAR29 & VAR123[8]) | VAR35;
wire VAR191 = ~VAR27 & VAR193;
wire VAR109 = VAR90 ^ VAR191;
assign VAR200 = (VAR189 & VAR149) | (VAR27 & wr & VAR90) | (VAR206 & VAR126) | (VAR109 & VAR175) | VAR213 | VAR6;
wire VAR213 = VAR191 & VAR192;
wire VAR6 = (VAR71 | VAR79 | VAR142) & VAR238;
assign VAR95 = VAR7 & VAR238;
assign VAR136 = VAR86 & VAR238;
assign VAR45 = VAR90 | VAR206 | VAR142;
wire VAR144 = VAR3 | VAR146 | VAR92 | VAR40 | VAR84;
assign VAR152 = (VAR126 & VAR78) | (VAR238 & VAR144) | (VAR5 & VAR25) | (VAR27 & VAR134 & VAR12) | (VAR175 & VAR12) | (VAR102 & VAR8) | (VAR235 & VAR75);
assign VAR181 = VAR235 | VAR102;
assign VAR120 = (VAR150 & VAR8) | (VAR238 & (VAR159 ^ VAR83)) | ((VAR193 & VAR27) & VAR192) | (VAR27 & (VAR193 | VAR210) & VAR175);
assign VAR53 = VAR210 | (VAR46[6] & VAR235);
assign VAR186 = (VAR175 & VAR83) | (VAR192 & ~VAR193) | (~VAR112 & ~VAR92 & ~VAR5 & VAR134) | (VAR26 & VAR25);
assign VAR79 = VAR41 | VAR102;
endmodule
|
gpl-2.0
|
Jam-G/MIPS
|
select.v
| 2,837 |
module MODULE2(
input [31:0] VAR7,
input [31:0] VAR8,
input VAR4,
output reg [31:0] out
);
always@(VAR7 or VAR8 or VAR4)
case(VAR4)
1'b0:out=VAR7;
1'b1:out=VAR8;
default:out=32'b0;
endcase
endmodule
module MODULE10(
input [7:0] VAR7,
input [7:0] VAR8,
input VAR4,
output reg [7:0] out
);
always@(VAR7 or VAR8 or VAR4)
case(VAR4)
1'b0:out=VAR7;
1'b1:out=VAR8;
default:out=8'b0;
endcase
endmodule
module MODULE3(
input [4:0] VAR7,
input [4:0] VAR8,
input VAR4,
output reg [4:0] out
);
always@(VAR7 or VAR8 or VAR4)
case(VAR4)
1'b0:out=VAR7;
1'b1:out=VAR8;
default:out=5'b0;
endcase
endmodule
module MODULE1(
input [4:0] VAR7,
input [4:0] VAR8,
input [4:0] VAR9,
input [1:0] VAR4,
output reg [4:0] out
);
always@(VAR7 or VAR8 or VAR9 or VAR4)
case(VAR4)
2'b00:out=VAR7;
2'b01:out=VAR8;
2'b10:out=VAR9;
default:out=5'b0;
endcase
endmodule
module MODULE9(
input [31:0] VAR7,
input [31:0] VAR8,
input [31:0] VAR9,
input [1:0] VAR4,
output reg [31:0] out
);
always@(VAR7 or VAR8 or VAR9 or VAR4)
case(VAR4)
2'b00:out=VAR7;
2'b01:out=VAR8;
2'b10:out=VAR9;
default:out=32'b0;
endcase
endmodule
module MODULE8(
input [7:0] VAR7,
input [7:0] VAR8,
input [7:0] VAR9,
input [1:0] VAR4,
output reg [7:0] out
);
always@(VAR7 or VAR8 or VAR9 or VAR4)
case(VAR4)
2'b00:out=VAR7;
2'b01:out=VAR8;
2'b10:out=VAR9;
default:out=8'b0;
endcase
endmodule
module MODULE6(
input [31:0] VAR7,
input [31:0] VAR8,
input [31:0] VAR9,
input [31:0] VAR5,
input [1:0] VAR4,
output reg [31:0] out
);
always@(VAR7 or VAR8 or VAR9 or VAR5 or VAR4)
case(VAR4)
2'b00:out=VAR7;
2'b01:out=VAR8;
2'b10:out=VAR9;
2'b11:out=VAR5;
default:out=32'b0;
endcase
endmodule
module MODULE5(
input [7:0] VAR7,
input [7:0] VAR8,
input [7:0] VAR9,
input [7:0] VAR5,
input [1:0] VAR4,
output reg [7:0] out
);
always@(VAR7 or VAR8 or VAR9 or VAR5 or VAR4)
case(VAR4)
2'b00:out=VAR7;
2'b01:out=VAR8;
2'b10:out=VAR9;
2'b11:out=VAR5;
default:out=8'b0;
endcase
endmodule
module MODULE7(
input [31:0] VAR7,
input [31:0] VAR8,
input [31:0] VAR9,
input [31:0] VAR5,
input [31:0] VAR2,
input [2:0] VAR4,
output reg [31:0] out
);
always@(VAR7 or VAR8 or VAR9 or VAR5 or VAR2 or VAR4)
case(VAR4)
3'b000:out=VAR7;
3'b001:out=VAR8;
3'b010:out=VAR9;
3'b011:out=VAR5;
3'b100:out=VAR2;
default:out=32'b0;
endcase
endmodule
module MODULE4(
input [7:0] VAR7,
input [7:0] VAR8,
input [7:0] VAR9,
input [7:0] VAR5,
input [7:0] VAR2,
input [7:0] VAR3,
input [7:0] VAR6,
input [7:0] VAR1,
input [2:0] VAR4,
output reg [7:0] out
);
always@(VAR7 or VAR8 or VAR9 or VAR5 or VAR2 or VAR3 or VAR6 or VAR1 or VAR4)
case(VAR4)
3'b000:out=VAR7;
3'b001:out=VAR8;
3'b010:out=VAR9;
3'b011:out=VAR5;
3'b100:out=VAR2;
3'b101:out=VAR3;
3'b110:out=VAR6;
3'b111:out=VAR1;
default:out=8'b0;
endcase
endmodule
|
lgpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_ls
|
cells/nor4/sky130_fd_sc_ls__nor4.symbol.v
| 1,321 |
module MODULE1 (
input VAR4,
input VAR6,
input VAR8,
input VAR1,
output VAR5
);
supply1 VAR7;
supply0 VAR9;
supply1 VAR2 ;
supply0 VAR3 ;
endmodule
|
apache-2.0
|
titorgalaxy/lzw
|
hw/src/RightShift.v
| 1,653 |
module MODULE1(
VAR4,
VAR6,
VAR1
);
parameter VAR7=0;
localparam VAR3=(1<<VAR7);
output reg [VAR3-1:0] VAR4; input [VAR3-1:0] VAR6; input [VAR7-1:0] VAR1;
reg [VAR3-1:0] VAR5 [VAR7+1-1:0];
always @ begin
if(VAR1[VAR2]) begin
VAR5[VAR2] <= VAR5[VAR2+1][VAR3-1:(1<<VAR2)];
end
else begin
VAR5[VAR2] <= VAR5[VAR2+1];
end
end
end
endgenerate
always @(*) begin
VAR4 <= VAR5[0];
end
endmodule
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_ms
|
cells/decap/sky130_fd_sc_ms__decap.pp.symbol.v
| 1,200 |
module MODULE1 (
input VAR2 ,
input VAR1,
input VAR4,
input VAR3
);
endmodule
|
apache-2.0
|
yugr/primogen
|
boards/icestick/src/clk_gen.v
| 1,059 |
module MODULE1 #(
parameter VAR13 = 16
) (
input VAR8,
output clk,
output ready);
localparam VAR9 =
VAR13 == 16 ? 0 :
VAR13 == 36 ? 0 :
-1;
localparam VAR10 =
VAR13 == 16 ? 84 :
VAR13 == 36 ? 47 :
-1;
localparam VAR5 =
VAR13 == 16 ? 6 :
VAR13 == 36 ? 4 :
-1;
localparam VAR15 =
VAR13 == 16 ? 1 :
VAR13 == 36 ? 1 :
-1;
generate
if (VAR10 < 0)
VAR17 VAR14();
endgenerate
localparam VAR1 = 4;
wire VAR18;
reg [VAR1 - 1:0] VAR16;
VAR20 #(
.VAR6("VAR2"),
.VAR19("VAR3"),
.VAR9(VAR9),
.VAR10(VAR10),
.VAR5(VAR5),
.VAR7(VAR15)) VAR22 (
.VAR11(VAR8),
.VAR12(clk),
.VAR4(VAR18),
.VAR21(1'b1),
.VAR23(1'b0));
always @(posedge clk)
VAR16 <= {VAR16[VAR1 - 2:0], VAR18};
assign ready = VAR16[VAR1 - 1];
endmodule
|
mit
|
intelligenttoasters/CPC2.0
|
FPGA/Quartus/custom/usb/hostSlaveMux/hostSlaveMuxBI.v
| 4,807 |
module MODULE1 (VAR13, VAR10, address, VAR5, VAR11, VAR6, VAR14,
VAR4, VAR2, VAR7, VAR1, VAR9);
input [7:0] VAR13;
input address;
input VAR5;
input VAR11;
input VAR6;
input VAR14;
output [7:0] VAR10;
input VAR2;
output VAR4;
input VAR7;
output VAR1;
output VAR9;
wire [7:0] VAR13;
wire address;
wire VAR5;
wire VAR11;
wire VAR6;
wire VAR14;
reg [7:0] VAR10;
wire VAR2;
reg VAR4;
wire VAR7;
reg VAR1;
reg VAR9;
reg [5:0] VAR3;
reg VAR12;
reg VAR8;
always @(posedge VAR6)
begin
if (VAR1 == 1'b1)
VAR4 <= 1'b0;
end
else begin
if (VAR5 == 1'b1 && VAR2 == 1'b1 && VAR11 == 1'b1 && address == VAR15 )
VAR4 <= VAR13[0];
end
if (VAR5 == 1'b1 && VAR2 == 1'b1 && VAR11 == 1'b1 && address == VAR15 && VAR13[1] == 1'b1 )
VAR12 <= 1'b1;
else
VAR12 <= 1'b0;
end
always @(address or VAR4)
begin
case (address)
endcase
end
always @(posedge VAR6) begin
if (VAR7 == 1'b1 || VAR12 == 1'b1)
VAR3 <= 6'b111111;
end
else
VAR3 <= {1'b0, VAR3[5:1]};
end
always @(VAR3)
VAR1 <= VAR3[0];
always @(posedge VAR14) begin
VAR8 <= VAR1;
VAR9 <= VAR8;
end
endmodule
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/a41oi/sky130_fd_sc_lp__a41oi.pp.symbol.v
| 1,396 |
module MODULE1 (
input VAR10 ,
input VAR3 ,
input VAR9 ,
input VAR1 ,
input VAR5 ,
output VAR8 ,
input VAR2 ,
input VAR7,
input VAR6,
input VAR4
);
endmodule
|
apache-2.0
|
xiedidan/gpsdo-alpha
|
LCDBridge/LcdBridge.v
| 5,873 |
module MODULE2(VAR13, clk, VAR16, VAR7, VAR40, VAR17, VAR37, VAR22, VAR38, VAR9);
input VAR13, clk, VAR37, VAR22, VAR38;
output VAR16, VAR7, VAR40, VAR9;
inout [7:0] VAR17;
wire [7:0] VAR36;
wire VAR5; assign VAR17 = VAR5 ? VAR36 : 8'VAR32;
wire [7:0] VAR19, VAR6, VAR26;
wire VAR20;
MODULE1 MODULE2(VAR13, clk, VAR20);
MODULE4 MODULE1(VAR13, VAR20, VAR37, VAR19, VAR5, VAR17, VAR36, VAR16, VAR7, VAR40, VAR6, VAR26);
MODULE3 MODULE3(VAR13, VAR37, VAR22, VAR38, VAR9, VAR19, VAR6, VAR26);
endmodule
module MODULE1(VAR13, clk, VAR20);
input VAR13, clk;
output reg VAR20;
parameter VAR29 = 8'b00011111; reg [7:0] VAR3;
always @(posedge clk)
begin
if (~VAR13)
begin
VAR20 <= 1'b0;
VAR3 <= 8'b0;
end
else if (VAR3 == VAR29)
begin
VAR20 <= ~VAR20;
VAR3 <= 8'b0;
end
else
VAR3 <= VAR3 + 8'b1;
end
endmodule
module MODULE4(VAR13, clk, VAR11, VAR19, VAR5, VAR43, VAR18, VAR16, VAR7, VAR40, VAR6, VAR26);
input VAR13, clk, VAR11;
input [7:0] VAR19, VAR6;
output reg VAR16, VAR7, VAR40;
output reg [7:0] VAR26;
output reg VAR5;
input [7:0] VAR43;
output reg [7:0] VAR18;
reg [4:0] VAR2;
parameter VAR8 = 30;
reg [7:0] VAR41;
parameter VAR45 = 150;
reg [3:0] VAR27;
parameter VAR28 = 20;
reg [3:0] VAR10;
parameter VAR34 = 250;
parameter VAR21 = 4'b0000;
parameter VAR25 = 4'b0010;
parameter VAR44 = 4'b0011;
parameter VAR14 = 4'b0100;
parameter VAR12 = 4'b0101;
parameter VAR23 = 4'b0110;
parameter VAR1 = 4'b0111;
parameter VAR35 = 4'b1000;
parameter VAR4 = 4'b1001;
reg [3:0] VAR24;
reg [3:0] VAR42;
always @(posedge clk)
begin
if (VAR13)
begin
case (VAR42)
VAR21:
begin
VAR16 <= 1'b0; VAR7 <= 1'b1; VAR40 <= 1'b0; VAR5 <= 1'b1; VAR18 <= 8'b00000000;
end
VAR25:
begin
VAR16 <= VAR19[1];
VAR7 <= VAR19[0]; VAR40 <= 1'b0;
VAR5 <= 1'b1; VAR18 <= VAR6; end
VAR44:
begin
VAR16 <= VAR19[1];
VAR7 <= VAR19[0]; VAR40 <= 1'b1; VAR5 <= 1'b1; VAR18 <= VAR6; end
VAR14:
begin
VAR16 <= VAR19[1];
VAR7 <= VAR19[0]; VAR40 <= 1'b0; VAR5 <= 1'b1; VAR18 <= VAR6; end
VAR12:
begin
VAR16 <= 1'b0; VAR7 <= 1'b1; VAR40 <= 1'b0;
VAR5 <= 1'b1; VAR18 <= 8'b00000000;
end
VAR23:
begin
VAR16 <= VAR19[1];
VAR7 <= VAR19[0]; VAR40 <= 1'b0;
VAR5 <= 1'b0; VAR18 <= 8'b00000000;
end
VAR1:
begin
VAR16 <= VAR19[1];
VAR7 <= VAR19[0]; VAR40 <= 1'b1;
VAR5 <= 1'b0; VAR18 <= 8'b00000000;
end
VAR35:
begin
VAR16 <= VAR19[1];
VAR7 <= VAR19[0]; VAR40 <= 1'b0;
VAR26 <= VAR43; VAR5 <= 1'b0; VAR18 <= 8'b00000000;
end
VAR4:
begin
VAR16 <= 1'b0; VAR7 <= 1'b1; VAR40 <= 1'b0;
VAR5 <= 1'b1; VAR18 <= 8'b00000000;
end
endcase
end
end
always @(posedge clk)
if (VAR13)
begin
case (VAR42)
VAR21:
begin
if (VAR11)
if (VAR19[0])
VAR24 <= VAR25;
end
else
VAR24 <= VAR23;
end
else
VAR24 <= VAR21;
end
VAR25:
begin
if (VAR2 == 5'b0)
begin
VAR2 <= VAR8;
VAR24 <= VAR44;
end
else
begin
VAR2 <= VAR2 - 5'b1;
VAR24 <= VAR25;
end
end
VAR44:
begin
if (VAR41 == 8'b0)
begin
VAR41 <= VAR45;
VAR24 <= VAR14;
end
else
begin
VAR41 <= VAR41 - 8'b1;
VAR24 <= VAR44;
end
end
VAR14:
begin
if (VAR27 == 4'b0)
begin
VAR27 <= VAR28;
VAR24 <= VAR12;
end
else
begin
VAR27 <= VAR27 - 4'b1;
VAR24 <= VAR14;
end
end
VAR12:
begin
if (VAR10 == 4'b0)
begin
VAR10 <= VAR34;
VAR24 <= VAR21;
end
else
begin
VAR10 <= VAR10 - 4'b1;
VAR24 <= VAR12;
end
end
VAR23:
begin
if (VAR2 == 5'b0)
begin
VAR2 <= VAR8;
VAR24 <= VAR1;
end
else
begin
VAR2 <= VAR2 - 5'b1;
VAR24 <= VAR23;
end
end
VAR1:
begin
if (VAR41 == 8'b0)
begin
VAR41 <= VAR45;
VAR24 <= VAR35;
end
else
begin
VAR41 <= VAR41 - 8'b1;
VAR24 <= VAR1;
end
end
VAR35:
begin
if (VAR27 == 4'b0)
begin
VAR27 <= VAR28;
VAR24 <= VAR4;
end
else
begin
VAR27 <= VAR27 - 4'b1;
VAR24 <= VAR35;
end
end
VAR4:
begin
if (VAR10 == 4'b0)
begin
VAR10 <= VAR34;
VAR24 <= VAR21;
end
else
begin
VAR10 <= VAR10 - 4'b1;
VAR24 <= VAR4;
end
end
endcase
end
always @(posedge clk)
begin
if (~VAR13)
VAR42 <= VAR21;
end
else
VAR42 <= VAR24;
end
endmodule
module MODULE3(VAR13, VAR37, VAR22, VAR38, VAR9, VAR19, VAR6, VAR26);
input VAR13, VAR37, VAR22, VAR38;
input [7:0] VAR26;
output reg [7:0] VAR19, VAR6;
output reg VAR9;
reg [3:0] VAR33;
reg [2:0] VAR15;
always @(negedge VAR13 or posedge VAR37 or negedge VAR22)
begin
if (~VAR13)
begin
VAR9 <= 1'b0;
VAR33 <= 4'b1111;
VAR15 <= 3'b111;
end
else if (VAR37)
begin
VAR9 <= 1'b0;
VAR33 <= 4'b1111;
VAR15 <= 3'b111;
end
else if (VAR33 > 4'b0111)
begin
VAR9 <= 1'b0;
VAR19[VAR15] <= VAR38;
VAR15 <= VAR15 - 3'b1;
VAR33 <= VAR33 - 4'b1;
end
else
begin
VAR9 <= VAR26[VAR33];
VAR6[VAR33] <= VAR38;
VAR33 <= VAR33 - 4'b1;
end
end
endmodule
|
gpl-3.0
|
cr88192/bgbtech_bjx1core
|
bjx1c32b/Dc2Tile.v
| 6,346 |
module MODULE1(
VAR11, reset,
VAR43, VAR25,
VAR6, VAR19,
VAR34, VAR36,
VAR15,
VAR20, VAR40, VAR27,
VAR37, VAR1, VAR32,
VAR44, VAR22, VAR33,
VAR5, VAR12, VAR21
);
input VAR11; input reset; input[31:0] VAR43; input[127:0] VAR25; input VAR34; input VAR36; input[4:0] VAR15;
output[127:0] VAR6; output[1:0] VAR19;
input[127:0] VAR20; output[127:0] VAR40; output[31:0] VAR27; output VAR37; output VAR1; input[1:0] VAR32;
reg[127:0] VAR14; reg[31:0] VAR24; reg VAR3; reg VAR4;
assign VAR40 = VAR14;
assign VAR27 = VAR24;
assign VAR37 = VAR3;
assign VAR1 = VAR4;
input[31:0] VAR44; output[31:0] VAR22; output[31:0] VAR33; output VAR5; output VAR12; input[1:0] VAR21;
reg[31:0] VAR38; reg[31:0] VAR7; reg VAR39; reg VAR16;
assign VAR22 = VAR38;
assign VAR33 = VAR7;
assign VAR5 = VAR39;
assign VAR12 = VAR16;
reg[31:0] VAR23[0:2047]; reg[31:0] VAR28[0:2047]; reg[31:0] VAR29[0:2047]; reg[31:0] VAR41[0:2047];
reg[127:0] VAR13[255:0];
reg[127:0] VAR2;
reg[10:0] VAR8;
reg[127:0] VAR17;
reg[127:0] VAR26;
reg[127:0] VAR9;
reg[10:0] VAR31;
reg[10:0] VAR35;
reg VAR10;
reg[1:0] VAR30;
wire VAR42;
assign VAR42 =
(VAR43[28:0] >= 29'h0C000000) &&
(VAR43[28:0] <= 29'h1E000000) ;
wire VAR18;
assign VAR18 =
(VAR43[28:0] <= 29'h00100000) ;
assign VAR6 = VAR26;
assign VAR19 = VAR30;
begin
begin
begin
end
begin
end
begin
end
begin
begin
begin
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_hs
|
cells/a311oi/sky130_fd_sc_hs__a311oi_2.v
| 2,323 |
module MODULE2 (
VAR1 ,
VAR10 ,
VAR3 ,
VAR9 ,
VAR8 ,
VAR5 ,
VAR2,
VAR4
);
output VAR1 ;
input VAR10 ;
input VAR3 ;
input VAR9 ;
input VAR8 ;
input VAR5 ;
input VAR2;
input VAR4;
VAR7 VAR6 (
.VAR1(VAR1),
.VAR10(VAR10),
.VAR3(VAR3),
.VAR9(VAR9),
.VAR8(VAR8),
.VAR5(VAR5),
.VAR2(VAR2),
.VAR4(VAR4)
);
endmodule
module MODULE2 (
VAR1 ,
VAR10,
VAR3,
VAR9,
VAR8,
VAR5
);
output VAR1 ;
input VAR10;
input VAR3;
input VAR9;
input VAR8;
input VAR5;
supply1 VAR2;
supply0 VAR4;
VAR7 VAR6 (
.VAR1(VAR1),
.VAR10(VAR10),
.VAR3(VAR3),
.VAR9(VAR9),
.VAR8(VAR8),
.VAR5(VAR5)
);
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hdll
|
cells/and4/sky130_fd_sc_hdll__and4.symbol.v
| 1,296 |
module MODULE1 (
input VAR7,
input VAR4,
input VAR8,
input VAR9,
output VAR2
);
supply1 VAR5;
supply0 VAR6;
supply1 VAR3 ;
supply0 VAR1 ;
endmodule
|
apache-2.0
|
sorgelig/ZX_Spectrum-128K_MIST
|
vram.v
| 9,306 |
module MODULE1 (
VAR58,
VAR2,
VAR43,
VAR28,
VAR24,
VAR25);
input VAR58;
input [7:0] VAR2;
input [14:0] VAR43;
input [14:0] VAR28;
input VAR24;
output [7:0] VAR25;
tri1 VAR58;
tri0 VAR24;
wire [7:0] VAR53;
wire [7:0] VAR25 = VAR53[7:0];
VAR4 VAR7 (
.VAR39 (VAR28),
.VAR57 (VAR58),
.VAR50 (VAR2),
.VAR44 (VAR24),
.VAR14 (VAR43),
.VAR45 (VAR53),
.VAR41 (1'b0),
.VAR18 (1'b0),
.VAR33 (1'b0),
.VAR1 (1'b0),
.VAR27 (1'b1),
.VAR19 (1'b1),
.VAR38 (1'b1),
.VAR13 (1'b1),
.VAR59 (1'b1),
.VAR21 (1'b1),
.VAR10 (1'b1),
.VAR8 ({8{1'b1}}),
.VAR16 (),
.VAR60 (),
.VAR48 (1'b1),
.VAR56 (1'b1),
.VAR36 (1'b0));
VAR7.VAR26 = "VAR46",
VAR7.VAR54 = "VAR30",
VAR7.VAR11 = "VAR30",
VAR7.VAR35 = "VAR30",
VAR7.VAR47 = "VAR30",
VAR7.VAR5 = "VAR22 VAR55",
VAR7.VAR37 = "VAR4",
VAR7.VAR49 = 32768,
VAR7.VAR51 = 32768,
VAR7.VAR42 = "VAR15",
VAR7.VAR40 = "VAR20",
VAR7.VAR12 = "VAR31",
VAR7.VAR29 = "VAR6",
VAR7.VAR17 = "VAR9",
VAR7.VAR32 = 15,
VAR7.VAR23 = 15,
VAR7.VAR3 = 8,
VAR7.VAR34 = 8,
VAR7.VAR52 = 1;
endmodule
|
gpl-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ls
|
cells/and2/sky130_fd_sc_ls__and2.functional.v
| 1,254 |
module MODULE1 (
VAR2,
VAR5,
VAR3
);
output VAR2;
input VAR5;
input VAR3;
wire VAR6;
and VAR4 (VAR6, VAR5, VAR3 );
buf VAR1 (VAR2 , VAR6 );
endmodule
|
apache-2.0
|
shkkgs/DE4-multicore-network-processor-with-multiple-hardware-monitors-
|
DE4_network_processor_4cores_6monitors_release/projects/DE4_Reference_Router_with_DMA/src/sources_ngnp_multicore/src/rom_shared.v
| 10,660 |
module MODULE1 (
VAR29,
VAR23,
VAR31,
VAR8,
VAR21,
VAR36,
VAR48,
VAR46);
input VAR29;
input [11:0] VAR23;
input [11:0] VAR31;
input VAR8;
input VAR21;
input VAR36;
output [31:0] VAR48;
output [31:0] VAR46;
tri0 VAR29;
tri1 VAR8;
tri1 VAR21;
tri1 VAR36;
wire [31:0] VAR25;
wire [31:0] VAR19;
wire VAR17 = 1'h0;
wire [31:0] VAR30 = 32'h0;
wire [31:0] VAR48 = VAR25[31:0];
wire [31:0] VAR46 = VAR19[31:0];
VAR47 VAR32 (
.VAR52 (VAR8),
.VAR18 (VAR17),
.VAR31 (VAR31),
.VAR63 (VAR30),
.VAR21 (VAR21),
.VAR56 (VAR17),
.VAR11 (VAR29),
.VAR23 (VAR23),
.VAR45 (VAR30),
.VAR36 (VAR36),
.VAR48 (VAR25),
.VAR46 (VAR19)
,
.VAR28 (),
.VAR55 (),
.VAR2 (),
.VAR60 (),
.VAR22 (),
.VAR61 (),
.VAR43 (),
.VAR40 (),
.VAR7 (),
.VAR50 (),
.VAR64 ()
);
VAR32.VAR33 = "VAR10",
VAR32.VAR34 = "VAR9",
VAR32.VAR24 = "VAR9",
VAR32.VAR13 = "VAR9",
VAR32.VAR62 = "VAR9",
VAR32.VAR58 = "VAR10",
VAR32.VAR27 = "VAR15.VAR1",
VAR32.VAR14 = "VAR59 VAR65",
VAR32.VAR26 = "VAR47",
VAR32.VAR4 = 4096,
VAR32.VAR35 = 4096,
VAR32.VAR38 = "VAR42",
VAR32.VAR37 = "VAR54",
VAR32.VAR51 = "VAR54",
VAR32.VAR44 = "VAR16",
VAR32.VAR20 = "VAR16",
VAR32.VAR57 = "VAR49",
VAR32.VAR3 = 12,
VAR32.VAR12 = 12,
VAR32.VAR39 = 32,
VAR32.VAR6 = 32,
VAR32.VAR41 = 1,
VAR32.VAR5 = 1,
VAR32.VAR53 = "VAR10";
endmodule
|
mit
|
peteasa/oh
|
src/elink/hdl/etx.v
| 8,299 |
module MODULE1(
VAR56, VAR43, VAR52, VAR50, VAR61,
VAR40, VAR60, VAR3, VAR28, VAR19, VAR39,
VAR58, VAR59, VAR15, VAR35, VAR29,
VAR11,
VAR17, VAR4, VAR44, VAR27, VAR12,
VAR34, VAR10, VAR53, VAR48,
VAR23, VAR6, VAR38, VAR5, VAR36
);
parameter VAR51 = 32;
parameter VAR54 = 32;
parameter VAR25 = 104;
parameter VAR42 = 6;
parameter VAR2 = 12'h000;
parameter VAR26 = 0;
parameter VAR8 = "VAR41";
input VAR17; input VAR4; input VAR44; output VAR56;
output VAR43, VAR52; output VAR50, VAR61; output [7:0] VAR40, VAR60; input VAR27,VAR12; input VAR34, VAR10;
output VAR3,VAR28;
output VAR19;
input VAR53;
input [VAR25-1:0] VAR48;
output VAR39;
input VAR23;
input [VAR25-1:0] VAR6;
output VAR58;
input VAR38;
input [VAR25-1:0] VAR5;
output VAR59;
output VAR15;
output [VAR25-1:0] VAR35;
output VAR29;
output VAR11;
input VAR36;
wire [63:0] VAR22; wire [3:0] VAR32; wire VAR49; wire VAR64;
wire VAR63; wire VAR16; wire [VAR25-1:0] VAR14; wire VAR39; wire VAR58; wire VAR46; wire [VAR25-1:0] VAR1; wire VAR33; wire VAR45; wire [VAR25-1:0] VAR9; wire VAR37; wire VAR24; wire [VAR25-1:0] VAR13; wire VAR7; wire VAR30;
VAR31 VAR31 (.VAR30 (),
.VAR64 (VAR64),
.VAR49 (VAR49),
.VAR11 (VAR11),
.VAR3 (VAR3),
.VAR28 (VAR28),
.VAR29 (VAR29),
.VAR19 (VAR19),
.VAR56 (VAR56),
.VAR4 (VAR4),
.VAR44 (VAR44),
.VAR17 (VAR17));
VAR21 #(.VAR8(VAR8))
VAR21 (
.VAR39 (VAR39),
.VAR58 (VAR58),
.VAR59 (VAR59),
.VAR46 (VAR46),
.VAR1 (VAR1[VAR25-1:0]),
.VAR45 (VAR45),
.VAR9 (VAR9[VAR25-1:0]),
.VAR24 (VAR24),
.VAR13 (VAR13[VAR25-1:0]),
.VAR4 (VAR4),
.VAR17 (VAR17),
.VAR11 (VAR11),
.VAR53 (VAR53),
.VAR48 (VAR48[VAR25-1:0]),
.VAR23 (VAR23),
.VAR6 (VAR6[VAR25-1:0]),
.VAR38 (VAR38),
.VAR5 (VAR5[VAR25-1:0]),
.VAR33 (VAR33),
.VAR37 (VAR37),
.VAR7 (VAR7));
VAR57 VAR57 (.clk (VAR11),
.VAR55 (VAR29),
.VAR22 (VAR22[63:0]),
.VAR32 (VAR32[3:0]),
.VAR39 (VAR33), .VAR59 (VAR37), .VAR58 (VAR7), .VAR15 (VAR15), .VAR35 (VAR35[VAR25-1:0]), .VAR39 (VAR39), .VAR58 (VAR58), .VAR53 (VAR46), .VAR48 (VAR1[VAR25-1:0]), .VAR62 (VAR39), .VAR38 (VAR45), .VAR5 (VAR9[VAR25-1:0]), .VAR18 (VAR59), .VAR23 (VAR24), .VAR6 (VAR13[VAR25-1:0]), .VAR47 (VAR58), .VAR36 (VAR36));
VAR20 #(.VAR26(VAR26))
VAR20 (
.VAR43 (VAR43),
.VAR52 (VAR52),
.VAR50 (VAR50),
.VAR61 (VAR61),
.VAR40 (VAR40[7:0]),
.VAR60 (VAR60[7:0]),
.VAR58 (VAR58),
.VAR39 (VAR39),
.VAR64 (VAR64),
.VAR11 (VAR11),
.VAR49 (VAR49),
.VAR27 (VAR27),
.VAR12 (VAR12),
.VAR34 (VAR34),
.VAR10 (VAR10),
.VAR22 (VAR22[63:0]),
.VAR32 (VAR32[3:0]));
endmodule
|
mit
|
shailcoolboy/Warp-Trinity
|
PlatformSupport/Deprecated/pcores/SPI_Controller/hdl/verilog/spi_top.v
| 12,501 |
module MODULE1
(
VAR39, VAR41, VAR18, VAR72, VAR69, VAR49,
VAR10, VAR64, VAR8, VAR23, VAR63, VAR45,
VAR26, VAR70, VAR28, VAR2
);
parameter VAR17 = 1;
input VAR39; input VAR41; input [31:0] VAR18; input [32-1:0] VAR72; output [32-1:0] VAR69; input [3:0] VAR49; input VAR10; input VAR64; input VAR8; output VAR23; output VAR63; output VAR45;
output [VAR51-1:0] VAR26; output VAR70; output VAR28; input VAR2;
reg [32-1:0] VAR69;
reg VAR23;
reg VAR45;
reg [VAR61-1:0] VAR12; reg [VAR31-1:0] VAR27; reg [VAR51-1:0] VAR67; reg [32-1:0] VAR42; wire [VAR4-1:0] VAR30; wire VAR1; wire VAR47; wire [VAR20-1:0] VAR71; wire VAR14; wire VAR32; wire VAR11; wire VAR38; wire VAR21; wire VAR29; wire [3:0] VAR53; wire VAR59; wire VAR65; wire posedge; wire negedge; wire VAR46;
assign VAR21 = VAR8 & VAR64 & (VAR18[VAR55] == VAR24);
assign VAR29 = VAR8 & VAR64 & (VAR18[VAR55] == VAR58);
assign VAR53[0] = VAR8 & VAR64 & (VAR18[VAR55] == VAR66);
assign VAR53[1] = VAR8 & VAR64 & (VAR18[VAR55] == VAR19);
assign VAR53[2] = VAR8 & VAR64 & (VAR18[VAR55] == VAR56);
assign VAR53[3] = VAR8 & VAR64 & (VAR18[VAR55] == VAR34);
assign VAR59 = VAR8 & VAR64 & (VAR18[VAR55] == VAR60);
always @(VAR18[VAR55] or VAR30 or VAR27 or VAR12 or VAR67)
begin
case (VAR18[VAR55])
default: VAR42 = 32'VAR15;
endcase
end
always @(posedge VAR39 or posedge VAR41)
begin
if (VAR41)
VAR69 <= #VAR17 32'b0;
end
else
VAR69 <= #VAR17 VAR42;
end
always @(posedge VAR39 or posedge VAR41)
begin
if (VAR41)
VAR23 <= #VAR17 1'b0;
end
else
VAR23 <= #VAR17 VAR8 & VAR64 & ~VAR23;
end
assign VAR63 = 1'b0;
always @(posedge VAR39 or posedge VAR41)
begin
if (VAR41)
VAR45 <= #VAR17 1'b0;
end
else if (VAR11 && VAR65 && VAR46 && posedge)
VAR45 <= #VAR17 1'b1;
else if (VAR23)
VAR45 <= #VAR17 1'b0;
end
always @(posedge VAR39 or posedge VAR41)
begin
if (VAR41)
VAR12 <= #VAR17 {VAR61{1'b0}};
end
else if (VAR21 && VAR10 && !VAR65)
begin
if (VAR49[0])
VAR12 <= #VAR17 VAR72[VAR61-1:0];
if (VAR49[0])
VAR12[7:0] <= #VAR17 VAR72[7:0];
if (VAR49[1])
VAR12[VAR61-1:8] <= #VAR17 VAR72[VAR61-1:8];
if (VAR49[0])
VAR12[7:0] <= #VAR17 VAR72[7:0];
if (VAR49[1])
VAR12[15:8] <= #VAR17 VAR72[15:8];
if (VAR49[2])
VAR12[VAR61-1:16] <= #VAR17 VAR72[VAR61-1:16];
if (VAR49[0])
VAR12[7:0] <= #VAR17 VAR72[7:0];
if (VAR49[1])
VAR12[15:8] <= #VAR17 VAR72[15:8];
if (VAR49[2])
VAR12[23:16] <= #VAR17 VAR72[23:16];
if (VAR49[3])
VAR12[VAR61-1:24] <= #VAR17 VAR72[VAR61-1:24];
end
end
always @(posedge VAR39 or posedge VAR41)
begin
if (VAR41)
VAR27 <= #VAR17 {VAR31{1'b0}};
end
else if(VAR29 && VAR10 && !VAR65)
begin
if (VAR49[0])
VAR27[7:0] <= #VAR17 VAR72[7:0] | {7'b0, VAR27[0]};
if (VAR49[1])
VAR27[VAR31-1:8] <= #VAR17 VAR72[VAR31-1:8];
end
else if(VAR65 && VAR46 && posedge)
VAR27[VAR7] <= #VAR17 1'b0;
end
assign VAR1 = VAR27[VAR44];
assign VAR47 = VAR27[VAR3];
assign VAR14 = VAR27[VAR7];
assign VAR71 = VAR27[VAR62];
assign VAR32 = VAR27[VAR25];
assign VAR11 = VAR27[VAR35];
assign VAR38 = VAR27[VAR13];
always @(posedge VAR39 or posedge VAR41)
begin
if (VAR41)
VAR67 <= #VAR17 {VAR51{1'b0}};
end
else if(VAR59 && VAR10 && !VAR65)
begin
if (VAR49[0])
VAR67 <= #VAR17 VAR72[VAR51-1:0];
if (VAR49[0])
VAR67[7:0] <= #VAR17 VAR72[7:0];
if (VAR49[1])
VAR67[VAR51-1:8] <= #VAR17 VAR72[VAR51-1:8];
if (VAR49[0])
VAR67[7:0] <= #VAR17 VAR72[7:0];
if (VAR49[1])
VAR67[15:8] <= #VAR17 VAR72[15:8];
if (VAR49[2])
VAR67[VAR51-1:16] <= #VAR17 VAR72[VAR51-1:16];
if (VAR49[0])
VAR67[7:0] <= #VAR17 VAR72[7:0];
if (VAR49[1])
VAR67[15:8] <= #VAR17 VAR72[15:8];
if (VAR49[2])
VAR67[23:16] <= #VAR17 VAR72[23:16];
if (VAR49[3])
VAR67[VAR51-1:24] <= #VAR17 VAR72[VAR51-1:24];
end
end
assign VAR26 = ~((VAR67 & {VAR51{VAR65 & VAR38}}) | (VAR67 & {VAR51{!VAR38}}));
VAR9 VAR40 (.VAR36(VAR39), .rst(VAR41), .VAR14(VAR14), .enable(VAR65), .VAR57(VAR46),
.VAR12(VAR12), .VAR16(VAR70), .posedge(posedge),
.negedge(negedge));
VAR43 VAR48 (.clk(VAR39), .rst(VAR41), .VAR37(VAR71[VAR20-1:0]),
.VAR50(VAR53[3:0] & {4{VAR10}}), .VAR22(VAR49), .VAR32(VAR32),
.VAR14(VAR14), .posedge(posedge), .negedge(negedge),
.VAR1(VAR1), .VAR47(VAR47),
.VAR65(VAR65), .VAR6(VAR46),
.VAR52(VAR72), .VAR54(VAR30),
.VAR33(VAR70), .VAR5(VAR2), .VAR68(VAR28));
endmodule
|
bsd-2-clause
|
Cosmos-OpenSSD/Cosmos-OpenSSD-plus
|
project/Predefined/2Ch8Way-1.0.3/IPRepo-1.0.3/NVMeHostController/src/sys_rst.v
| 5,673 |
module MODULE1
(
input VAR10,
input VAR24,
input VAR18,
input VAR8,
input VAR20,
input VAR23,
output VAR6,
output VAR15
);
localparam VAR12 = 9;
localparam VAR13 = 380;
localparam VAR3 = 50;
localparam VAR22 = 6'b000001;
localparam VAR19 = 6'b000010;
localparam VAR9 = 6'b000100;
localparam VAR4 = 6'b001000;
localparam VAR17 = 6'b010000;
localparam VAR26 = 6'b100000;
reg [5:0] VAR14;
reg [5:0] VAR1;
reg VAR5;
reg VAR16;
reg VAR7;
reg VAR25;
reg [VAR12-1:0] VAR21;
reg VAR11;
reg VAR2;
assign VAR15 = ~(VAR8 | VAR2);
assign VAR6 = VAR11;
always @ (posedge VAR10)
begin
VAR16 <= VAR18;
VAR5 <= VAR16;
VAR25 <= VAR20;
VAR7 <= VAR25;
end
always @ (posedge VAR10 or negedge VAR24)
begin
if(VAR24 == 0)
VAR14 <= VAR22;
end
else
VAR14 <= VAR1;
end
always @
begin
case(VAR14)
VAR22: begin
VAR11 <= 0;
VAR2 <= 0;
end
VAR19: begin
VAR11 <= 0;
VAR2 <= 0;
end
VAR9: begin
VAR11 <= 1;
VAR2 <= 1;
end
VAR4: begin
VAR11 <= 1;
VAR2 <= 1;
end
VAR17: begin
VAR11 <= 1;
VAR2 <= 1;
end
VAR26: begin
VAR11 <= 1;
VAR2 <= 0;
end
default: begin
VAR11 <= 0;
VAR2 <= 0;
end
endcase
end
endmodule
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_hs
|
cells/ebufn/sky130_fd_sc_hs__ebufn_1.v
| 2,018 |
module MODULE1 (
VAR1 ,
VAR6,
VAR4 ,
VAR5,
VAR7
);
input VAR1 ;
input VAR6;
output VAR4 ;
input VAR5;
input VAR7;
VAR3 VAR2 (
.VAR1(VAR1),
.VAR6(VAR6),
.VAR4(VAR4),
.VAR5(VAR5),
.VAR7(VAR7)
);
endmodule
module MODULE1 (
VAR1 ,
VAR6,
VAR4
);
input VAR1 ;
input VAR6;
output VAR4 ;
supply1 VAR5;
supply0 VAR7;
VAR3 VAR2 (
.VAR1(VAR1),
.VAR6(VAR6),
.VAR4(VAR4)
);
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hs
|
cells/sdlclkp/sky130_fd_sc_hs__sdlclkp_2.v
| 2,135 |
module MODULE2 (
VAR1,
VAR3,
VAR8 ,
VAR4 ,
VAR7,
VAR5
);
output VAR1;
input VAR3;
input VAR8 ;
input VAR4 ;
input VAR7;
input VAR5;
VAR6 VAR2 (
.VAR1(VAR1),
.VAR3(VAR3),
.VAR8(VAR8),
.VAR4(VAR4),
.VAR7(VAR7),
.VAR5(VAR5)
);
endmodule
module MODULE2 (
VAR1,
VAR3,
VAR8 ,
VAR4
);
output VAR1;
input VAR3;
input VAR8 ;
input VAR4 ;
supply1 VAR7;
supply0 VAR5;
VAR6 VAR2 (
.VAR1(VAR1),
.VAR3(VAR3),
.VAR8(VAR8),
.VAR4(VAR4)
);
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hdll
|
cells/nor2/sky130_fd_sc_hdll__nor2_4.v
| 2,102 |
module MODULE2 (
VAR6 ,
VAR7 ,
VAR2 ,
VAR4,
VAR5,
VAR3 ,
VAR9
);
output VAR6 ;
input VAR7 ;
input VAR2 ;
input VAR4;
input VAR5;
input VAR3 ;
input VAR9 ;
VAR1 VAR8 (
.VAR6(VAR6),
.VAR7(VAR7),
.VAR2(VAR2),
.VAR4(VAR4),
.VAR5(VAR5),
.VAR3(VAR3),
.VAR9(VAR9)
);
endmodule
module MODULE2 (
VAR6,
VAR7,
VAR2
);
output VAR6;
input VAR7;
input VAR2;
supply1 VAR4;
supply0 VAR5;
supply1 VAR3 ;
supply0 VAR9 ;
VAR1 VAR8 (
.VAR6(VAR6),
.VAR7(VAR7),
.VAR2(VAR2)
);
endmodule
|
apache-2.0
|
DProvinciani/Arquitectura_TPF
|
Codigo_fuente/11-general/pipeline.v
| 18,529 |
module MODULE1
parameter VAR161=32, parameter VAR20=5
)
(
input wire clk,
input wire reset,
input wire VAR183,
output wire [VAR161-1:0] VAR74,
output wire [VAR161-1:0] VAR102,
output wire [VAR161-1:0] VAR217,
output wire [VAR161-1:0] VAR235,
output wire [VAR161-1:0] VAR121,
output wire [VAR161-1:0] VAR96,
output wire [VAR161-1:0] VAR70,
output wire [VAR161-1:0] VAR221,
output wire [VAR20-1:0] VAR160, output wire [VAR20-1:0] VAR114, output wire [VAR20-1:0] VAR38,
output wire [VAR161-1:0] VAR109,
output wire [VAR161-1:0] VAR53,
output wire [31:0] VAR95,
output wire [31:0] VAR203,
output wire [31:0] VAR177,
output wire [31:0] VAR63,
output wire [4:0] VAR100,
output wire [4:0] VAR129,
output wire [VAR161-1:0] VAR44,
output wire [VAR161-1:0] VAR78,
output wire [VAR20-1:0] VAR241,
output wire [VAR161-1:0] VAR185,
output wire [VAR161-1:0] VAR82,
output wire [VAR161-1:0] VAR52,
output wire [VAR161-1:0] VAR247,
output wire [VAR161-1:0] VAR124,
output wire [4:0] VAR143,
output wire [VAR161-1:0] VAR77,
output wire [VAR161-1:0] VAR165,
output wire [VAR161-1:0] VAR158,
output wire [VAR161-1:0] VAR83,
output wire [VAR161-1:0] VAR142,
output wire [VAR161-1:0] VAR32,
output wire [VAR161-1:0] VAR27,
output wire [VAR161-1:0] VAR175,
output wire [VAR161-1:0] VAR191,
output wire [VAR161-1:0] VAR186,
output wire [VAR161-1:0] VAR245,
output wire [VAR161-1:0] VAR40,
output wire [VAR161-1:0] VAR120,
output wire [VAR161-1:0] VAR92,
output wire [VAR161-1:0] VAR64,
output wire [VAR161-1:0] VAR131,
output wire [VAR161-1:0] VAR88,
output wire [VAR161-1:0] VAR197,
output wire [VAR161-1:0] VAR29,
output wire [VAR161-1:0] VAR208,
output wire [VAR161-1:0] VAR25,
output wire [VAR161-1:0] VAR37,
output wire [VAR161-1:0] VAR225,
output wire [VAR161-1:0] VAR93,
output wire [VAR161-1:0] VAR163,
output wire [VAR161-1:0] VAR232,
output wire [VAR161-1:0] VAR75,
output wire [VAR161-1:0] VAR30,
output wire [VAR161-1:0] VAR41,
output wire [VAR161-1:0] VAR204,
output wire [VAR161-1:0] VAR220,
output wire [VAR161-1:0] VAR187,
output wire [VAR161-1:0] VAR119
);
wire [VAR20-1:0] VAR182; wire [VAR20-1:0] VAR28; wire VAR199;
wire VAR125;
wire [VAR20-1:0] VAR86;
wire [VAR20-1:0] VAR239;
wire [VAR20-1:0] VAR207;
wire [VAR20-1:0] VAR234; wire [VAR20-1:0] VAR213; wire VAR240;
wire VAR117;
wire VAR153;
wire VAR228;
wire VAR94;
wire [5:0] VAR87;
wire [5:0] VAR113;
wire [1:0] VAR42;
wire [1:0] VAR176;
wire VAR226;
wire VAR152;
wire VAR3;
wire VAR4;
wire VAR206;
wire VAR17;
VAR98 VAR192(
.VAR36(VAR182),
.VAR51(VAR28),
.VAR48(VAR234),
.VAR10(VAR213),
.VAR146(VAR239),
.VAR91(VAR86),
.VAR159(VAR87), .VAR218(VAR113),
.VAR240(VAR240),
.VAR117(VAR117),
.VAR211(VAR207),
.VAR65(VAR228),
.VAR151(VAR153),
.VAR223(VAR199),
.VAR103(VAR125),
.VAR233(VAR94),
.VAR35(VAR42),
.VAR66(VAR176),
.VAR84(VAR226),
.VAR230(VAR152),
.VAR242(VAR3),
.VAR250(VAR4),
.VAR139(VAR206),
.VAR188(VAR17)
);
wire VAR164;
wire [VAR161-1:0] VAR174;
wire [VAR161-1:0] VAR189;
wire [VAR161-1:0] VAR13; wire [VAR161-1:0] VAR104;
VAR140 VAR112(
.clk(clk),
.reset(reset),
.VAR183(VAR183),
.VAR178(VAR226),
.VAR99(VAR189), .VAR254(VAR174),
.VAR9(VAR117), .VAR54(VAR164),
.VAR150(VAR104), .VAR184(VAR13) );
wire [VAR161-1:0] VAR16;
VAR135 VAR79(
.clk(clk),
.VAR80(VAR104),
.VAR249(VAR16)
);
wire [VAR161-1:0] VAR170;
wire [VAR161-1:0] VAR24;
VAR227 VAR8(
.clk(clk),
.reset(reset),
.VAR183(VAR183),
.VAR244(VAR4), .VAR178(VAR152),
.VAR169(VAR13),
.VAR50(VAR16),
.VAR62(VAR170),
.VAR90(VAR24)
);
wire [VAR161-1:0] VAR122;
wire [VAR161-1:0] VAR11; wire [VAR161-1:0] VAR115;
wire [VAR161-1:0] VAR43;
wire [VAR161-1:0] VAR222;
wire [VAR161-1:0] VAR231;
wire [VAR20-1:0] VAR238; wire VAR2;
wire VAR198;
wire VAR55;
wire VAR193;
wire VAR47;
wire VAR81;
wire [5:0] VAR97;
wire VAR130;
VAR39 VAR200(
.clk(clk),
.reset(reset),
.VAR149(VAR125),
.VAR139(VAR206),
.VAR188(VAR17),
.VAR115(VAR115),
.VAR168(VAR11),
.VAR249(VAR24),
.VAR184(VAR170),
.VAR111(VAR86),
.VAR154(VAR122),
.VAR236(VAR2),
.VAR18(VAR198),
.VAR123(VAR164),
.VAR108(VAR117),
.VAR172(VAR240),
.VAR171(VAR47),
.VAR167(VAR81),
.VAR7(VAR97),
.VAR69(VAR130),
.VAR107(VAR87),
.VAR180(VAR113),
.VAR144(VAR43),
.VAR243(VAR222),
.VAR72(VAR231),
.rd(VAR238),
.VAR181(VAR213),
.VAR196(VAR234),
.VAR254(VAR174),
.VAR141(VAR189),
.VAR165(VAR165),
.VAR158(VAR158),
.VAR83(VAR83),
.VAR142(VAR142),
.VAR32(VAR32),
.VAR27(VAR27),
.VAR175(VAR175),
.VAR191(VAR191),
.VAR186(VAR186),
.VAR245(VAR245),
.VAR40(VAR40),
.VAR120(VAR120),
.VAR92(VAR92),
.VAR64(VAR64),
.VAR131(VAR131),
.VAR88(VAR88),
.VAR197(VAR197),
.VAR29(VAR29),
.VAR208(VAR208),
.VAR25(VAR25),
.VAR37(VAR37),
.VAR225(VAR225),
.VAR93(VAR93),
.VAR163(VAR163),
.VAR232(VAR232),
.VAR75(VAR75),
.VAR30(VAR30),
.VAR41(VAR41),
.VAR204(VAR204),
.VAR220(VAR220),
.VAR187(VAR187),
.VAR119(VAR119)
);
wire VAR252;
wire VAR229;
wire [5:0] VAR56;
wire VAR205;
wire [5:0] VAR137;
wire [VAR161-1:0] VAR106;
wire [VAR161-1:0] VAR145;
wire [VAR161-1:0] VAR33;
wire [VAR161-1:0] VAR179;
wire [VAR20-1:0] VAR21;
VAR201 VAR68(
.clk(clk),
.reset(reset),
.VAR183(VAR183),
.VAR244(VAR3),
.VAR132(VAR2),
.VAR195(VAR198),
.VAR73(VAR47),
.VAR1(VAR81),
.VAR126(VAR97),
.VAR224(VAR130),
.VAR237(VAR87),
.VAR6(VAR170),
.VAR212(VAR43),
.VAR134(VAR222),
.VAR76(VAR231),
.VAR46(VAR234),
.VAR116(VAR213),
.VAR71(VAR238),
.VAR236(VAR153),
.VAR18(VAR94),
.VAR171(VAR252),
.VAR167(VAR229),
.VAR7(VAR56),
.VAR69(VAR205),
.VAR107(VAR137),
.VAR23(VAR106),
.VAR57(VAR145),
.VAR110(VAR33),
.VAR138(VAR179),
.VAR248(VAR182),
.VAR26(VAR28),
.VAR15(VAR21)
);
wire VAR45;
wire [VAR161-1:0] VAR246;
VAR12 VAR89(
.VAR61(VAR205),
.VAR173(VAR56),
.VAR127(VAR229),
.VAR158(VAR145),
.VAR83(VAR33),
.VAR157(VAR179),
.VAR101(VAR28),
.VAR216(VAR21),
.VAR168(VAR122),
.VAR251(VAR11),
.VAR35(VAR42),
.VAR66(VAR176),
.VAR156(VAR115),
.VAR118(VAR246),
.VAR59(VAR207)
);
wire [VAR161-1:0] VAR67;
wire VAR128;
wire [5:0] VAR214;
VAR190 VAR148(
.clk(clk),
.reset(reset),
.VAR183(VAR183),
.VAR19(VAR115),
.VAR134(VAR246),
.VAR210(VAR207),
.VAR132(VAR153),
.VAR195(VAR94),
.VAR73(VAR252),
.VAR237(VAR137),
.VAR133(VAR11),
.VAR110(VAR67),
.VAR136(VAR239),
.VAR236(VAR199),
.VAR18(VAR228),
.VAR171(VAR128),
.VAR107(VAR214)
);
wire [VAR161-1:0] VAR253;
VAR58 VAR202(
.clk(clk),
.VAR209(VAR128),
.VAR22(VAR214),
.VAR60(VAR11),
.VAR219(VAR67),
.VAR14(VAR253)
);
wire [VAR161-1:0] VAR5;
wire [VAR161-1:0] VAR215;
wire VAR105;
VAR34 VAR147(
.clk(clk),
.reset(reset),
.VAR183(VAR183),
.VAR31(VAR253),
.VAR19(VAR11),
.VAR210(VAR239),
.VAR132(VAR199),
.VAR195(VAR228),
.VAR85(VAR5),
.VAR133(VAR215),
.VAR136(VAR86),
.VAR236(VAR125),
.VAR18(VAR105)
);
VAR155 VAR162(
.VAR194(VAR5),
.VAR166(VAR215),
.VAR49(VAR105),
.VAR14(VAR122)
);
assign VAR102 = VAR13;
assign VAR74 = VAR104;
assign VAR217 = VAR16;
assign VAR235 = VAR170;
assign VAR121 = VAR24;
assign VAR96 = VAR43;
assign VAR70 = VAR222;
assign VAR221 = VAR231;
assign VAR109 = VAR174;
assign VAR53 = VAR189;
assign VAR95 = VAR106;
assign VAR203 = VAR145;
assign VAR177 = VAR33;
assign VAR63 = VAR179;
assign VAR100 = VAR21;
assign VAR129 = VAR28;
assign VAR44 = VAR115;
assign VAR78 = VAR246;
assign VAR241 = VAR207;
assign VAR185 = VAR11;
assign VAR82 = VAR67;
assign VAR52 = VAR253;
assign VAR247 = VAR5;
assign VAR124 = VAR215;
assign VAR143 = VAR86;
assign VAR77 = VAR122;
assign VAR160 = VAR234;
assign VAR114 = VAR213;
assign VAR38 = VAR238;
endmodule
|
gpl-3.0
|
TWW12/lzw
|
ip_repo/edit_axi_compression_v1_0.ip_user_files/ip/bram_4096/bram_4096_stub.v
| 1,345 |
module MODULE1(VAR5, VAR4, VAR1, VAR6, VAR3, VAR2)
;
input VAR5;
input VAR4;
input [0:0]VAR1;
input [11:0]VAR6;
input [19:0]VAR3;
output [19:0]VAR2;
endmodule
|
unlicense
|
GSejas/Aproximate-Arithmetic-Operators
|
add_approx_flow/integracion_fisica/front_end/db/SINGLE/Approx_adder_ACAIIN8Q4_syn.v
| 8,054 |
module MODULE1 ( VAR277, VAR7, VAR55, VAR15 );
input [15:0] VAR7;
input [15:0] VAR55;
output [16:0] VAR15;
input VAR277;
wire VAR318, VAR4, VAR140, VAR49, VAR44, VAR212, VAR200, VAR221, VAR155, VAR84, VAR32, VAR317, VAR287, VAR316,
VAR93, VAR262, VAR120, VAR225, VAR135, VAR239, VAR11, VAR112, VAR13, VAR258, VAR36, VAR303, VAR161, VAR280,
VAR42, VAR195, VAR233, VAR286, VAR245, VAR192, VAR284, VAR197, VAR136, VAR205, VAR207, VAR325, VAR3, VAR328,
VAR206, VAR185, VAR139, VAR191, VAR115, VAR100, VAR163, VAR54, VAR159, VAR273, VAR29, VAR88, VAR150,
VAR137, VAR142, VAR156, VAR232, VAR218, VAR184, VAR170, VAR41, VAR110, VAR265, VAR46,
VAR302, VAR129, VAR228, VAR272, VAR204, VAR52, VAR289, VAR82, VAR201, VAR230, VAR309,
VAR276, VAR244, VAR51, VAR222, VAR149, VAR294, VAR209, VAR307, VAR60, VAR89, VAR16,
VAR271, VAR102, VAR269, VAR145, VAR298, VAR288, VAR319, VAR187, VAR323, VAR267, VAR215,
VAR130, VAR177, VAR178, VAR278, VAR76, VAR67, VAR8, VAR28, VAR250, VAR214, VAR234,
VAR259, VAR47, VAR40, VAR158, VAR56, VAR243, VAR167, VAR223, VAR38, VAR30;
VAR104 VAR106 ( .VAR320(VAR49), .VAR190(VAR16), .VAR20(VAR102) );
VAR104 VAR202 ( .VAR320(VAR140), .VAR190(VAR269), .VAR20(VAR298) );
VAR126 VAR127 ( .VAR320(VAR36), .VAR190(VAR195), .VAR20(VAR271) );
VAR186 VAR247 ( .VAR320(VAR89), .VAR190(VAR88), .VAR20(VAR303) );
VAR68 VAR21 ( .VAR320(VAR142), .VAR190(VAR7[15]), .VAR20(VAR88) );
VAR217 VAR227 ( .VAR320(VAR286), .VAR20(VAR195) );
VAR103 VAR172 ( .VAR111(VAR223), .VAR124(VAR7[3]), .VAR168(VAR7[2]), .VAR20(VAR28) );
VAR126 VAR210 ( .VAR320(VAR286), .VAR190(VAR16), .VAR20(VAR233) );
VAR68 VAR157 ( .VAR320(VAR218), .VAR190(VAR7[14]), .VAR20(VAR49) );
VAR35 VAR58 ( .VAR320(VAR7[0]), .VAR190(VAR55[0]), .VAR20(VAR56) );
VAR315 VAR70 ( .VAR320(VAR318), .VAR20(VAR42) );
VAR324 VAR63 ( .VAR320(VAR170), .VAR190(VAR55[13]), .VAR20(VAR41) );
VAR81 VAR153 ( .VAR320(VAR184), .VAR190(VAR130), .VAR20(VAR170) );
VAR81 VAR256 ( .VAR320(VAR46), .VAR190(VAR130), .VAR20(VAR302) );
VAR104 VAR78 ( .VAR320(VAR309), .VAR190(VAR277), .VAR20(VAR276) );
VAR327 VAR14 ( .VAR320(VAR307), .VAR20(VAR120) );
VAR327 VAR308 ( .VAR320(VAR7[7]), .VAR20(VAR262) );
VAR257 VAR59 ( .VAR320(VAR272), .VAR190(VAR130), .VAR20(VAR204) );
VAR220 VAR198 ( .VAR320(VAR206), .VAR190(VAR7[5]), .VAR20(VAR328) );
VAR182 VAR119 ( .VAR320(VAR115), .VAR20(VAR206) );
VAR220 VAR252 ( .VAR320(VAR258), .VAR190(VAR7[4]), .VAR20(VAR115) );
VAR257 VAR154 ( .VAR320(VAR82), .VAR190(VAR130), .VAR20(VAR139) );
VAR282 VAR23 ( .VAR320(VAR277), .VAR20(VAR130) );
VAR203 VAR85 ( .VAR320(VAR55[4]), .VAR20(VAR100) );
VAR146 VAR2 ( .VAR320(VAR55[6]), .VAR20(VAR245) );
VAR109 VAR296 ( .VAR320(VAR309), .VAR190(VAR55[10]), .VAR20(VAR46) );
VAR224 VAR173 ( .VAR111(VAR55[0]), .VAR124(VAR55[1]), .VAR168(VAR277), .VAR20(VAR76) );
VAR73 VAR147 ( .VAR320(VAR265), .VAR190(VAR55[12]), .VAR20(VAR149) );
VAR61 VAR39 ( .VAR320(VAR145), .VAR190(VAR140), .VAR20(VAR318) );
VAR329 VAR132 ( .VAR320(VAR41), .VAR190(VAR7[13]), .VAR20(VAR140) );
VAR121 VAR181 ( .VAR275(VAR84), .VAR190(VAR149), .VAR20(VAR200) );
VAR186 VAR242 ( .VAR320(VAR120), .VAR190(VAR262), .VAR20(VAR93) );
VAR186 VAR105 ( .VAR320(VAR129), .VAR190(VAR207), .VAR20(VAR309) );
VAR126 VAR143 ( .VAR320(VAR201), .VAR190(VAR55[8]), .VAR20(VAR129) );
VAR220 VAR326 ( .VAR320(VAR233), .VAR190(VAR42), .VAR20(VAR280) );
VAR35 VAR80 ( .VAR320(VAR88), .VAR190(VAR60), .VAR20(VAR4) );
VAR114 VAR91 ( .VAR320(VAR142), .VAR190(VAR7[15]), .VAR20(VAR60) );
VAR114 VAR117 ( .VAR320(VAR218), .VAR190(VAR7[14]), .VAR20(VAR16) );
VAR73 VAR189 ( .VAR320(VAR137), .VAR190(VAR55[15]), .VAR20(VAR142) );
VAR114 VAR144 ( .VAR320(VAR41), .VAR190(VAR7[13]), .VAR20(VAR269) );
VAR73 VAR79 ( .VAR320(VAR232), .VAR190(VAR55[14]), .VAR20(VAR218) );
VAR220 VAR151 ( .VAR320(VAR135), .VAR190(VAR93), .VAR20(VAR316) );
VAR114 VAR297 ( .VAR320(VAR156), .VAR190(VAR277), .VAR20(VAR232) );
VAR1 VAR312 ( .VAR111(VAR156), .VAR124(VAR55[14]), .VAR168(VAR277), .VAR20(VAR137) );
VAR121 VAR171 ( .VAR275(VAR55[13]), .VAR190(VAR184), .VAR20(VAR156) );
VAR114 VAR65 ( .VAR320(VAR46), .VAR190(VAR205), .VAR20(VAR110) );
VAR274 VAR208 ( .VAR320(VAR47), .VAR190(VAR259), .VAR20(VAR15[5]) );
VAR274 VAR101 ( .VAR320(VAR30), .VAR190(VAR38), .VAR20(VAR15[3]) );
VAR216 VAR25 ( .VAR320(VAR214), .VAR190(VAR250), .VAR20(VAR15[4]) );
VAR216 VAR311 ( .VAR320(VAR56), .VAR190(VAR278), .VAR20(VAR15[1]) );
VAR220 VAR72 ( .VAR320(VAR44), .VAR190(VAR277), .VAR20(VAR52) );
VAR274 VAR165 ( .VAR320(VAR223), .VAR190(VAR7[3]), .VAR20(VAR38) );
VAR193 VAR255 ( .VAR111(VAR56), .VAR124(VAR7[1]), .VAR168(VAR40), .VAR20(VAR158) );
VAR220 VAR199 ( .VAR320(VAR284), .VAR190(VAR212), .VAR20(VAR44) );
VAR274 VAR183 ( .VAR320(VAR40), .VAR190(VAR7[1]), .VAR20(VAR278) );
VAR299 VAR305 ( .VAR310(VAR55[0]), .VAR293(VAR7[0]), .VAR168(VAR56), .VAR20(VAR15[0]) );
VAR315 VAR219 ( .VAR320(VAR55[5]), .VAR20(VAR29) );
VAR180 VAR43 ( .VAR320(VAR55[2]), .VAR20(VAR54) );
VAR186 VAR322 ( .VAR320(VAR289), .VAR190(VAR277), .VAR20(VAR163) );
VAR186 VAR34 ( .VAR320(VAR316), .VAR190(VAR287), .VAR20(VAR215) );
VAR10 VAR92 ( .VAR320(VAR159), .VAR190(VAR150), .VAR176(VAR177), .VAR128(VAR54), .VAR20(VAR289) );
VAR97 VAR96 ( .VAR320(VAR145), .VAR190(VAR269), .VAR20(VAR286) );
VAR134 VAR281 ( .VAR320(VAR221), .VAR190(VAR200), .VAR20(VAR145) );
VAR300 VAR94 ( .VAR320(VAR100), .VAR190(VAR177), .VAR176(VAR54), .VAR20(VAR136) );
VAR254 VAR77 ( .VAR320(VAR89), .VAR190(VAR4), .VAR20(VAR15[15]) );
VAR87 VAR64 ( .VAR275(VAR55[7]), .VAR190(VAR272), .VAR20(VAR201) );
VAR126 VAR264 ( .VAR320(VAR110), .VAR190(VAR55[12]), .VAR20(VAR184) );
VAR113 VAR169 ( .VAR320(VAR55[2]), .VAR190(VAR55[0]), .VAR176(VAR55[1]), .VAR20(VAR67) );
VAR126 VAR268 ( .VAR320(VAR136), .VAR190(VAR197), .VAR20(VAR82) );
VAR186 VAR131 ( .VAR320(VAR159), .VAR190(VAR150), .VAR20(VAR197) );
VAR146 VAR33 ( .VAR320(VAR136), .VAR20(VAR212) );
VAR327 VAR251 ( .VAR320(VAR55[11]), .VAR20(VAR205) );
VAR226 VAR236 ( .VAR320(VAR307), .VAR190(VAR7[7]), .VAR20(VAR287) );
VAR327 VAR260 ( .VAR320(VAR55[9]), .VAR20(VAR207) );
VAR327 VAR22 ( .VAR320(VAR7[12]), .VAR20(VAR84) );
VAR217 VAR196 ( .VAR320(VAR318), .VAR20(VAR36) );
VAR240 VAR248 ( .VAR320(VAR234), .VAR190(VAR7[5]), .VAR20(VAR259) );
VAR237 VAR24 ( .VAR275(VAR3), .VAR190(VAR214), .VAR20(VAR325) );
VAR327 VAR231 ( .VAR320(VAR7[6]), .VAR20(VAR13) );
VAR216 VAR160 ( .VAR320(VAR135), .VAR190(VAR225), .VAR20(VAR15[7]) );
VAR274 VAR90 ( .VAR320(VAR307), .VAR190(VAR7[7]), .VAR20(VAR225) );
VAR274 VAR321 ( .VAR320(VAR222), .VAR190(VAR32), .VAR20(VAR15[12]) );
VAR240 VAR279 ( .VAR320(VAR298), .VAR190(VAR145), .VAR20(VAR15[13]) );
VAR314 VAR141 ( .VAR229(VAR187), .VAR190(VAR323), .VAR320(VAR7[9]), .VAR213(VAR15[9]), .VAR162(VAR319) );
VAR73 VAR95 ( .VAR320(VAR8), .VAR190(VAR55[3]), .VAR20(VAR223) );
VAR274 VAR285 ( .VAR320(VAR149), .VAR190(VAR7[12]), .VAR20(VAR32) );
VAR327 VAR45 ( .VAR320(VAR149), .VAR20(VAR155) );
VAR114 VAR133 ( .VAR320(VAR110), .VAR190(VAR277), .VAR20(VAR265) );
VAR166 VAR108 ( .VAR320(VAR51), .VAR190(VAR7[6]), .VAR20(VAR112) );
VAR134 VAR313 ( .VAR320(VAR161), .VAR190(VAR280), .VAR20(VAR89) );
VAR249 VAR71 ( .VAR310(VAR84), .VAR293(VAR155), .VAR168(VAR222), .VAR20(VAR221) );
VAR240 VAR263 ( .VAR320(VAR244), .VAR190(VAR317), .VAR20(VAR15[6]) );
VAR274 VAR188 ( .VAR320(VAR51), .VAR190(VAR13), .VAR20(VAR317) );
VAR134 VAR37 ( .VAR320(VAR11), .VAR190(VAR239), .VAR20(VAR135) );
VAR114 VAR66 ( .VAR320(VAR51), .VAR190(VAR7[6]), .VAR20(VAR239) );
VAR134 VAR261 ( .VAR320(VAR244), .VAR190(VAR112), .VAR20(VAR11) );
VAR246 VAR6 ( .VAR320(VAR258), .VAR190(VAR7[4]), .VAR20(VAR3) );
VAR240 VAR83 ( .VAR320(VAR258), .VAR190(VAR7[4]), .VAR20(VAR250) );
VAR123 VAR125 ( .VAR320(VAR163), .VAR190(VAR100), .VAR20(VAR258) );
VAR1 VAR53 ( .VAR111(VAR89), .VAR124(VAR60), .VAR168(VAR303), .VAR20(VAR15[16]) );
VAR116 VAR57 ( .VAR111(VAR318), .VAR124(VAR286), .VAR168(VAR49), .VAR20(VAR161) );
VAR180 VAR98 ( .VAR320(VAR55[1]), .VAR20(VAR177) );
VAR10 VAR48 ( .VAR320(VAR29), .VAR190(VAR159), .VAR176(VAR245), .VAR128(VAR150), .VAR20(VAR192) );
VAR97 VAR174 ( .VAR320(VAR136), .VAR190(VAR192), .VAR20(VAR272) );
VAR97 VAR306 ( .VAR320(VAR197), .VAR190(VAR55[5]), .VAR20(VAR284) );
VAR237 VAR291 ( .VAR275(VAR115), .VAR190(VAR325), .VAR20(VAR47) );
VAR134 VAR164 ( .VAR320(VAR185), .VAR190(VAR328), .VAR20(VAR244) );
VAR134 VAR31 ( .VAR320(VAR191), .VAR190(VAR234), .VAR20(VAR185) );
VAR123 VAR99 ( .VAR320(VAR139), .VAR190(VAR55[5]), .VAR20(VAR234) );
VAR134 VAR122 ( .VAR320(VAR115), .VAR190(VAR273), .VAR20(VAR191) );
VAR26 VAR292 ( .VAR320(VAR55[3]), .VAR20(VAR159) );
VAR180 VAR238 ( .VAR320(VAR55[0]), .VAR20(VAR150) );
VAR327 VAR18 ( .VAR320(VAR7[5]), .VAR20(VAR273) );
VAR254 VAR179 ( .VAR320(VAR102), .VAR190(VAR271), .VAR20(VAR15[14]) );
VAR62 VAR283 ( .VAR320(VAR319), .VAR190(VAR7[10]), .VAR194(VAR288), .VAR162(VAR294), .VAR213(VAR15[10]) );
VAR123 VAR12 ( .VAR320(VAR204), .VAR190(VAR55[7]), .VAR20(VAR307) );
VAR81 VAR270 ( .VAR320(VAR130), .VAR190(VAR150), .VAR20(VAR178) );
VAR274 VAR295 ( .VAR320(VAR228), .VAR190(VAR55[9]), .VAR20(VAR323) );
VAR324 VAR50 ( .VAR320(VAR302), .VAR190(VAR55[11]), .VAR20(VAR209) );
VAR109 VAR86 ( .VAR320(VAR129), .VAR190(VAR130), .VAR20(VAR228) );
VAR148 VAR235 ( .VAR320(VAR52), .VAR190(VAR55[6]), .VAR20(VAR51) );
VAR226 VAR304 ( .VAR320(VAR201), .VAR190(VAR277), .VAR20(VAR230) );
VAR240 VAR241 ( .VAR320(VAR230), .VAR190(VAR55[8]), .VAR20(VAR267) );
VAR240 VAR152 ( .VAR320(VAR276), .VAR190(VAR55[10]), .VAR20(VAR288) );
VAR62 VAR138 ( .VAR320(VAR209), .VAR190(VAR7[11]), .VAR194(VAR294), .VAR162(VAR222), .VAR213(VAR15[11]) );
VAR27 VAR301 ( .VAR320(VAR7[8]), .VAR190(VAR215), .VAR194(VAR267), .VAR118(VAR187), .VAR213(VAR15[8]) );
VAR240 VAR17 ( .VAR320(VAR178), .VAR190(VAR177), .VAR20(VAR40) );
VAR240 VAR175 ( .VAR320(VAR76), .VAR190(VAR55[2]), .VAR20(VAR243) );
VAR226 VAR5 ( .VAR320(VAR277), .VAR190(VAR67), .VAR20(VAR8) );
VAR266 VAR19 ( .VAR111(VAR243), .VAR124(VAR28), .VAR168(VAR7[3]), .VAR211(VAR223), .VAR20(VAR214) );
VAR9 VAR253 ( .VAR310(VAR56), .VAR293(VAR7[1]), .VAR168(VAR158), .VAR20(VAR167) );
VAR74 VAR290 ( .VAR320(VAR7[2]), .VAR190(VAR167), .VAR176(VAR243), .VAR162(VAR30), .VAR213(VAR15[2]) );
VAR107 ("VAR75.VAR69");
endmodule
|
apache-2.0
|
leekeith/DEVBOX
|
Dev_Box_HW/soc_system/synthesis/submodules/soc_system_hps_0_hps_io.v
| 11,918 |
module MODULE1 (
output wire [14:0] VAR48, output wire [2:0] VAR39, output wire VAR35, output wire VAR47, output wire VAR69, output wire VAR12, output wire VAR54, output wire VAR9, output wire VAR31, output wire VAR42, inout wire [31:0] VAR14, inout wire [3:0] VAR22, inout wire [3:0] VAR73, output wire VAR21, output wire [3:0] VAR60, input wire VAR34, output wire VAR67, output wire VAR24, output wire VAR7, output wire VAR11, output wire VAR32, input wire VAR65, inout wire VAR6, output wire VAR70, input wire VAR28, output wire VAR17, input wire VAR46, input wire VAR61, input wire VAR59, input wire VAR58, inout wire VAR5, inout wire VAR50, inout wire VAR13, inout wire VAR10, output wire VAR4, output wire VAR74, inout wire VAR62, inout wire VAR43, inout wire VAR51, output wire VAR23, inout wire VAR71, inout wire VAR1, inout wire VAR63, inout wire VAR20, inout wire VAR18, inout wire VAR16, inout wire VAR40, inout wire VAR8, inout wire VAR66, inout wire VAR49, input wire VAR30, output wire VAR36, input wire VAR56, input wire VAR29, output wire VAR27, output wire VAR19, input wire VAR38, output wire VAR26, input wire VAR3, output wire VAR64, inout wire VAR72, inout wire VAR55, inout wire VAR45, inout wire VAR25, inout wire VAR53, inout wire VAR37, inout wire VAR33, inout wire VAR41, inout wire VAR2, inout wire VAR15, inout wire VAR44, inout wire VAR52 );
VAR57 VAR68 (
.VAR48 (VAR48), .VAR39 (VAR39), .VAR35 (VAR35), .VAR47 (VAR47), .VAR69 (VAR69), .VAR12 (VAR12), .VAR54 (VAR54), .VAR9 (VAR9), .VAR31 (VAR31), .VAR42 (VAR42), .VAR14 (VAR14), .VAR22 (VAR22), .VAR73 (VAR73), .VAR21 (VAR21), .VAR60 (VAR60), .VAR34 (VAR34), .VAR67 (VAR67), .VAR24 (VAR24), .VAR7 (VAR7), .VAR11 (VAR11), .VAR32 (VAR32), .VAR65 (VAR65), .VAR6 (VAR6), .VAR70 (VAR70), .VAR28 (VAR28), .VAR17 (VAR17), .VAR46 (VAR46), .VAR61 (VAR61), .VAR59 (VAR59), .VAR58 (VAR58), .VAR5 (VAR5), .VAR50 (VAR50), .VAR13 (VAR13), .VAR10 (VAR10), .VAR4 (VAR4), .VAR74 (VAR74), .VAR62 (VAR62), .VAR43 (VAR43), .VAR51 (VAR51), .VAR23 (VAR23), .VAR71 (VAR71), .VAR1 (VAR1), .VAR63 (VAR63), .VAR20 (VAR20), .VAR18 (VAR18), .VAR16 (VAR16), .VAR40 (VAR40), .VAR8 (VAR8), .VAR66 (VAR66), .VAR49 (VAR49), .VAR30 (VAR30), .VAR36 (VAR36), .VAR56 (VAR56), .VAR29 (VAR29), .VAR27 (VAR27), .VAR19 (VAR19), .VAR38 (VAR38), .VAR26 (VAR26), .VAR3 (VAR3), .VAR64 (VAR64), .VAR72 (VAR72), .VAR55 (VAR55), .VAR45 (VAR45), .VAR25 (VAR25), .VAR53 (VAR53), .VAR37 (VAR37), .VAR33 (VAR33), .VAR41 (VAR41), .VAR2 (VAR2), .VAR15 (VAR15), .VAR44 (VAR44), .VAR52 (VAR52) );
endmodule
|
gpl-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hd
|
cells/sdlclkp/sky130_fd_sc_hd__sdlclkp.behavioral.v
| 2,508 |
module MODULE1 (
VAR10,
VAR2 ,
VAR4,
VAR1
);
output VAR10;
input VAR2 ;
input VAR4;
input VAR1 ;
supply1 VAR13;
supply0 VAR18;
supply1 VAR15 ;
supply0 VAR8 ;
wire VAR20 ;
wire VAR14 ;
wire VAR25 ;
wire VAR19 ;
wire VAR3 ;
wire VAR9 ;
wire VAR16;
reg VAR23 ;
wire VAR6 ;
wire VAR5 ;
wire VAR12 ;
not VAR11 (VAR14 , VAR20 );
not VAR22 (VAR25 , VAR19 );
nor VAR21 (VAR16, VAR9, VAR3 );
VAR7 VAR24 (VAR20 , VAR16, VAR25, VAR23, VAR13, VAR18);
and VAR17 (VAR10 , VAR14, VAR19 );
assign VAR6 = ( VAR13 === 1'b1 );
assign VAR5 = ( VAR6 & ( VAR9 === 1'b0 ) );
assign VAR12 = ( VAR6 & ( VAR3 === 1'b0 ) );
endmodule
|
apache-2.0
|
ace8957/EECE6017C
|
memory.v
| 6,370 |
module MODULE1 (
address,
VAR19,
VAR45);
input [4:0] address;
input VAR19;
output [8:0] VAR45;
tri1 VAR19;
wire [8:0] VAR43;
wire [8:0] VAR45 = VAR43[8:0];
VAR46 VAR27 (
.VAR39 (address),
.VAR14 (VAR19),
.VAR22 (VAR43),
.VAR12 (1'b0),
.VAR3 (1'b0),
.VAR13 (1'b1),
.VAR21 (1'b0),
.VAR49 (1'b0),
.VAR16 (1'b1),
.VAR40 (1'b1),
.VAR11 (1'b1),
.VAR32 (1'b1),
.VAR15 (1'b1),
.VAR26 (1'b1),
.VAR44 (1'b1),
.VAR9 ({9{1'b1}}),
.VAR31 (1'b1),
.VAR24 (),
.VAR1 (),
.VAR35 (1'b1),
.VAR8 (1'b1),
.VAR38 (1'b0),
.VAR50 (1'b0));
VAR27.VAR2 = "VAR4",
VAR27.VAR30 = "VAR4",
VAR27.VAR51 = "VAR18.VAR23",
VAR27.VAR6 = "VAR17 VAR34",
VAR27.VAR42 = "VAR41=VAR5",
VAR27.VAR36 = "VAR46",
VAR27.VAR7 = 32,
VAR27.VAR25 = "VAR48",
VAR27.VAR28 = "VAR10",
VAR27.VAR33 = "VAR29",
VAR27.VAR37 = 5,
VAR27.VAR47 = 9,
VAR27.VAR20 = 1;
endmodule
|
gpl-2.0
|
csail-csg/connectal
|
verilog/PositiveReset.v
| 2,850 |
module MODULE1 (
VAR5,
VAR6,
VAR1
);
parameter VAR3 = 1 ;
input VAR6 ;
input VAR5 ;
output VAR1 ;
reg VAR4 ;
reg [VAR3:1] VAR2 ;
wire [VAR3+1:0] VAR9 = {VAR2, VAR4, 1'b0} ;
assign VAR1 = VAR2[VAR3] ;
always @( posedge VAR6 ) begin
if (VAR5 == VAR7)
begin
VAR4 <= 1;
VAR2 <= VAR8 -1 ;
end
else
begin
VAR4 <= VAR9[0];
VAR2 <= VAR8 VAR9[VAR3:1];
end
end
begin
VAR2 = 0 ;
end
endmodule
|
mit
|
Digilent/vivado-library
|
ip/video_scaler/hdl/verilog/Resize.v
| 17,627 |
module MODULE1 (
VAR25,
VAR5,
VAR72,
VAR27,
VAR45,
VAR36,
VAR9,
VAR29,
VAR33,
VAR2,
VAR61,
VAR28,
VAR62,
VAR49,
VAR75,
VAR1,
VAR76,
VAR77,
VAR39,
VAR6,
VAR79,
VAR48,
VAR40,
VAR13,
VAR37,
VAR80,
VAR20,
VAR42,
VAR51,
VAR64,
VAR56,
VAR15,
VAR69,
VAR30,
VAR14,
VAR22,
VAR11,
VAR16,
VAR81,
VAR82,
VAR26,
VAR60,
VAR55,
VAR4,
VAR43,
VAR24
);
parameter VAR58 = 2'd1;
parameter VAR65 = 2'd2;
input VAR25;
input VAR5;
input VAR72;
input VAR27;
output VAR45;
input VAR36;
output VAR9;
output VAR29;
output VAR33;
output VAR2;
input [31:0] VAR61;
input VAR28;
output VAR62;
input [31:0] VAR49;
input VAR75;
output VAR1;
input [7:0] VAR76;
input VAR77;
output VAR39;
input [7:0] VAR6;
input VAR79;
output VAR48;
input [7:0] VAR40;
input VAR13;
output VAR37;
input [31:0] VAR80;
input VAR20;
output VAR42;
input [31:0] VAR51;
input VAR64;
output VAR56;
output [7:0] VAR15;
input VAR69;
output VAR30;
output [7:0] VAR14;
input VAR22;
output VAR11;
output [7:0] VAR16;
input VAR81;
output VAR82;
output [31:0] VAR26;
input VAR60;
output VAR55;
output [31:0] VAR4;
input VAR43;
output VAR24;
reg VAR45;
reg VAR9;
reg VAR2;
reg VAR62;
reg VAR1;
reg VAR39;
reg VAR48;
reg VAR37;
reg VAR42;
reg VAR56;
reg VAR30;
reg VAR11;
reg VAR82;
reg VAR55;
reg VAR24;
reg VAR23;
reg VAR71;
reg VAR53;
reg [1:0] VAR59;
wire VAR17;
reg VAR78;
reg VAR68;
reg VAR67;
reg VAR50;
reg VAR35;
reg VAR44;
reg VAR8;
reg [31:0] VAR21;
reg VAR34;
reg [31:0] VAR63;
reg [31:0] VAR19;
reg [31:0] VAR47;
wire VAR3;
wire VAR12;
wire VAR66;
wire VAR52;
wire VAR70;
wire VAR57;
wire VAR41;
wire [7:0] VAR7;
wire VAR73;
wire [7:0] VAR18;
wire VAR32;
wire [7:0] VAR10;
wire VAR31;
reg VAR38;
reg VAR46;
wire VAR54;
reg [1:0] VAR74;
|
mit
|
davidkoltak/tawas-core
|
ip/tawas/rtl/tawas_ls.v
| 7,521 |
module MODULE1
(
input clk,
input rst,
input [31:0] VAR56,
input [31:0] VAR50,
input [31:0] VAR49,
input [31:0] VAR60,
input [31:0] VAR45,
input [31:0] VAR8,
input [31:0] VAR42,
input [31:0] VAR53,
input VAR40,
input VAR16,
input [2:0] VAR4,
input [31:0] VAR5,
input VAR65,
input [14:0] VAR43,
output reg VAR59,
output reg VAR48,
output reg [31:0] VAR44,
output reg [3:0] VAR46,
output reg [31:0] dout,
input [31:0] din,
output reg VAR39,
output reg VAR27,
output reg VAR3,
output reg [31:0] VAR11,
output reg [2:0] VAR62,
output reg [3:0] VAR37,
output reg [31:0] VAR20,
output VAR35,
output [2:0] VAR64,
output [31:0] VAR51,
output VAR32,
output [2:0] VAR21,
output [31:0] VAR58
);
wire VAR28 = VAR43[14];
wire VAR9 = VAR43[13];
wire [1:0] VAR29 = VAR43[12:11];
wire [4:0] VAR55 = VAR43[10:6];
wire [2:0] VAR1 = VAR43[5:3];
wire [2:0] VAR66 = VAR43[2:0];
wire VAR19 = (VAR40) ? VAR16 : VAR28;
wire VAR25 = (VAR40 || !VAR19) ? 1'b0 : (VAR29 == 2'b11);
wire [2:0] VAR7 = (VAR40) ? VAR4 : VAR66;
reg [31:0] addr;
reg [31:0] VAR61;
wire [31:0] VAR10 = (VAR40 || VAR9) ? addr : VAR61;
wire VAR30 = (VAR40 || VAR65) && (!VAR10[31]);
wire VAR38 = (VAR40 || VAR65) && (VAR10[31]);
always @ *
if (VAR40)
begin
addr = VAR5;
VAR61 = 32'd0;
end
else
begin
case (VAR1)
3'd0: addr = VAR56;
3'd1: addr = VAR50;
3'd2: addr = VAR49;
3'd3: addr = VAR60;
3'd4: addr = VAR45;
3'd5: addr = VAR8;
3'd6: addr = VAR42;
default: addr = VAR53;
endcase
case (VAR29)
2'd0: addr = addr;
2'd1: addr = addr & 32'hFFFFFFFE;
default: addr = addr & 32'hFFFFFFFC;
endcase
case (VAR29)
2'd0: VAR61 = addr + {{27{VAR55[4]}}, VAR55};
2'd1: VAR61 = addr + {{26{VAR55[4]}}, VAR55, 1'b0};
default: VAR61 = addr + {{25{VAR55[4]}}, VAR55, 2'd0};
endcase
end
reg [31:0] VAR22;
reg [3:0] VAR24;
always @ *
if (VAR40)
begin
case (VAR4)
3'd0: VAR22 = VAR56;
3'd1: VAR22 = VAR50;
3'd2: VAR22 = VAR49;
3'd3: VAR22 = VAR60;
3'd4: VAR22 = VAR45;
3'd5: VAR22 = VAR8;
3'd6: VAR22 = VAR42;
default: VAR22 = VAR53;
endcase
VAR24 = 4'hF;
end
else
begin
case (VAR66)
3'd0: VAR22 = VAR56;
3'd1: VAR22 = VAR50;
3'd2: VAR22 = VAR49;
3'd3: VAR22 = VAR60;
3'd4: VAR22 = VAR45;
3'd5: VAR22 = VAR8;
3'd6: VAR22 = VAR42;
default: VAR22 = VAR53;
endcase
case (VAR29)
2'd0:
begin
VAR22 = {4{VAR22[7:0]}};
case (VAR10[1:0])
2'd0: VAR24 = 4'b0001;
2'd1: VAR24 = 4'b0010;
2'd2: VAR24 = 4'b0100;
default: VAR24 = 4'b1000;
endcase
end
2'd1:
begin
VAR22 = {2{VAR22[15:0]}};
if (!VAR10[1])
VAR24 = 4'b0011;
end
else
VAR24 = 4'b1100;
end
default: VAR24 = 4'hF;
endcase
end
always @ (posedge clk or posedge rst)
if (rst)
begin
VAR59 <= 1'b0;
VAR39 <= 1'b0;
end
else
begin
VAR59 <= VAR30;
VAR39 <= VAR38;
end
always @ (posedge clk)
if (VAR30)
begin
VAR48 <= VAR19;
VAR44 <= VAR10;
VAR46 <= VAR24;
dout <= VAR22;
end
always @ (posedge clk)
if (VAR38)
begin
VAR27 <= VAR25;
VAR3 <= VAR19;
VAR11 <= VAR10;
VAR62 <= VAR7;
VAR37 <= VAR24;
VAR20 <= VAR22;
end
reg VAR54;
reg VAR26;
reg VAR47;
reg VAR18;
reg VAR33;
reg VAR23;
always @ (posedge clk or posedge rst)
if (rst)
begin
VAR54 <= 1'b0;
VAR26 <= 1'b0;
VAR47 <= 1'b0;
VAR18 <= 1'b0;
VAR33 <= 1'b0;
VAR23 <= 1'b0;
end
else
begin
VAR54 <= VAR30 && (!VAR19 || VAR25);
VAR26 <= VAR54;
VAR47 <= VAR26;
VAR18 <= VAR65 && VAR9;
VAR33 <= VAR18;
VAR23 <= VAR33;
end
reg [2:0] VAR14;
reg [2:0] VAR31;
reg [2:0] VAR12;
reg [3:0] VAR57;
reg [3:0] VAR52;
reg [3:0] VAR34;
reg [31:0] VAR2;
reg [2:0] VAR36;
reg [2:0] VAR41;
reg [2:0] VAR6;
reg [31:0] VAR15;
reg [31:0] VAR63;
reg [31:0] VAR17;
always @ (posedge clk)
begin
VAR14 <= VAR7;
VAR31 <= VAR14;
VAR12 <= VAR31;
VAR57 <= VAR24;
VAR52 <= VAR57;
VAR34 <= VAR52;
VAR2 <= din;
VAR36 <= VAR1;
VAR41 <= VAR36;
VAR6 <= VAR41;
VAR15 <= VAR61;
VAR63 <= VAR15;
VAR17 <= VAR63;
end
reg [31:0] VAR13;
always @ *
if (VAR34 == 4'b1111)
VAR13 = VAR2;
else if (VAR34[1:0] == 2'b11)
VAR13 = {16'd0, VAR2[15:0]};
else if (VAR34[3:2] == 2'b11)
VAR13 = {16'd0, VAR2[31:16]};
else if (VAR34[0])
VAR13 = {24'd0, VAR2[7:0]};
else if (VAR34[1])
VAR13 = {24'd0, VAR2[15:8]};
else if (VAR34[2])
VAR13 = {24'd0, VAR2[23:16]};
else
VAR13 = {24'd0, VAR2[31:24]};
assign VAR35 = VAR23;
assign VAR64 = VAR6;
assign VAR51 = VAR17;
assign VAR32 = VAR47;
assign VAR21 = VAR12;
assign VAR58 = VAR13;
endmodule
|
mit
|
vad-rulezz/megabot
|
fusesoc/orpsoc-cores/cores/wb_altera_ddr_wrapper/bench/ddr_ctrl_ip/alt_mem_ddrx_mm_st_converter.v
| 10,940 |
module MODULE1 # (
parameter
VAR26 = 3,
VAR8 = 25,
VAR25 = 32,
VAR32 = 8,
VAR52 = 4,
VAR64 = 0
)
(
VAR5, VAR30,
VAR10, VAR41,
VAR56, VAR58, VAR20, VAR17, VAR34, VAR51, VAR42, VAR45, VAR31, VAR13,
VAR38, VAR43, VAR27, VAR66,
VAR60,
VAR63,
VAR9,
VAR16,
VAR50,
VAR4,
VAR24,
VAR22,
VAR55,
VAR49,
VAR46,
VAR36,
VAR59,
VAR19,
VAR33,
VAR39,
VAR61,
VAR1,
VAR48,
VAR15,
VAR65,
VAR35,
VAR14
);
localparam VAR21 = VAR25 / 8;
input VAR5;
input VAR30;
input VAR10;
input VAR41;
output VAR56;
input VAR58;
input VAR20;
input [VAR26-1:0] VAR17;
input VAR34;
input [VAR8-1:0] VAR51;
output VAR42;
output [3:0] VAR38;
output [VAR25-1:0] VAR45;
input [VAR25-1:0] VAR31;
input [VAR21-1:0] VAR13;
input VAR43;
input VAR27;
input VAR66;
input VAR60;
output VAR63;
output VAR9;
output [VAR8-1:0] VAR16;
output [VAR26-1:0] VAR50;
output [VAR32-1:0] VAR4;
output VAR24;
output VAR22;
output VAR55;
input VAR49;
output VAR46;
output [VAR25-1:0] VAR36;
output [VAR21-1:0] VAR59;
output VAR19;
output VAR33;
output [VAR32-1:0] VAR39;
output VAR61;
input VAR1;
input [VAR25-1:0] VAR48;
input VAR15;
input VAR65;
input VAR35;
input [VAR32-1:0] VAR14;
reg [VAR26-1:0] VAR47;
wire VAR29;
wire VAR9; wire VAR44;
wire [VAR32-1:0] VAR4;
wire VAR19;
wire VAR33;
wire [VAR32-1:0] VAR39;
reg VAR12;
reg [VAR26-1:0] VAR23;
reg VAR11;
reg VAR7;
reg [VAR26-1:0] VAR53;
reg VAR2;
reg [VAR8-1:0] VAR3;
reg [VAR25-1:0] VAR40;
reg [VAR25/8-1:0] VAR62;
reg VAR18;
reg [VAR25-1:0] VAR54;
reg [3:0] VAR28;
reg VAR37;
reg VAR57;
reg VAR6;
generate
if (VAR64 == 1)
begin
always @ (posedge VAR5 or negedge VAR30)
begin
if (!VAR30)
begin
VAR11 <= 1'b0;
VAR7 <= 1'b0;
VAR53 <= {VAR26{1'b0}};
VAR2 <= 1'b0;
VAR3 <= {VAR8{1'b0}};
VAR40 <= {VAR25{1'b0}};
VAR62 <= {VAR21{1'b0}};
VAR18 <= 1'b0;
VAR54 <= {VAR25{1'b0}};
VAR28 <= 4'b0;
VAR37 <= 1'b0;
VAR57 <= 1'b0;
VAR6 <= 1'b0;
end else
begin
if (VAR29)
begin
VAR11 <= VAR58;
VAR7 <= VAR20;
VAR53 <= VAR17;
VAR2 <= VAR34;
VAR3 <= VAR51;
VAR40 <= VAR31;
VAR62 <= VAR13;
VAR37 <= VAR43;
VAR57 <= VAR27;
VAR6 <= VAR66;
end
VAR18 <= VAR1;
VAR54 <= VAR48;
VAR28 <= VAR15;
end
end
end else
begin
always @ (*)
begin
VAR11 = VAR58;
VAR7 = VAR20;
VAR53 = VAR17;
VAR2 = VAR34;
VAR3 = VAR51;
VAR40 = VAR31;
VAR62 = VAR13;
VAR18 = VAR1;
VAR54 = VAR48;
VAR28 = VAR15;
VAR37 = VAR43;
VAR57 = VAR27;
VAR6 = VAR66;
end
end
endgenerate
assign VAR63 = VAR11 | VAR44;
assign VAR44 = VAR49 & VAR7 & ~VAR12;
assign VAR56 = VAR29;
assign VAR61 = 1'b1;
assign VAR16 = VAR3 ;
assign VAR50 = VAR53 ;
assign VAR22 = VAR57 ;
assign VAR24 = VAR6 ;
assign VAR55 = VAR37 ;
assign VAR9 = VAR7;
assign VAR4 = {VAR32{1'b0}};
assign VAR19 = 1'b0;
assign VAR33 = 1'b0;
assign VAR39 = {VAR32{1'b0}};
assign VAR46 = (VAR12) ? VAR7 : VAR60 & VAR7;
assign VAR36 = VAR40 ;
assign VAR59 = VAR62 ;
assign VAR42 = VAR18;
assign VAR45 = VAR54;
assign VAR38 = VAR28;
assign VAR29 = (VAR12) ? VAR49 : ((VAR9) ? (VAR49 & VAR60) : VAR60);
always @(posedge VAR5, negedge VAR30)
begin
if (!VAR30)
VAR23 <= {VAR26{1'b0}};
end
else
begin
if (VAR44 && VAR53 > 1 && VAR60)
VAR23 <= VAR53 - 1'b1;
end
else if (VAR7 && VAR49)
VAR23 <= VAR23 - 1'b1;
end
end
always @(posedge VAR5, negedge VAR30)
begin
if (!VAR30)
VAR12 <= 1'b0;
end
else
begin
if (VAR44 && VAR53 > 1 && VAR60)
VAR12 <= 1'b1;
end
else if (VAR23 == 1 && VAR7 && VAR49)
VAR12 <= 1'b0;
end
end
endmodule
|
gpl-2.0
|
deepakcu/maestro
|
fpga/DE4_Ethernet_0/float_mega/float_div/float_div_bb.v
| 3,591 |
module MODULE1 (
VAR1,
VAR5,
VAR3,
VAR4,
VAR6,
VAR2);
input VAR1;
input [31:0] VAR5;
input [31:0] VAR3;
output VAR4;
output VAR6;
output [31:0] VAR2;
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hdll
|
cells/diode/sky130_fd_sc_hdll__diode.behavioral.v
| 1,185 |
module MODULE1 (
VAR1
);
input VAR1;
supply1 VAR2;
supply0 VAR4;
supply1 VAR3 ;
supply0 VAR5 ;
endmodule
|
apache-2.0
|
CMCammarano/EE-454-Portable-Ultrasound
|
Implementation/Vivado/EE454_Final_Project.srcs/sources_1/m_port_ultra_quickhull.v
| 10,352 |
module MODULE1
(
input clk,
input VAR32,
input VAR51,
input [4095:0] VAR44, input [8:0] VAR42,
output [4095:0] VAR18,
output [7:0] VAR27
);
localparam VAR39 = 16; localparam VAR6 = 32; reg [VAR6 * 256 - 1 : 0] VAR37; reg [15:0] VAR29; reg [15:0] VAR1; reg [15:0] VAR49;
reg [8:0] VAR47;
reg [4096:0] VAR50;
reg [7:0] VAR19;
reg [VAR39 - 1 : 0] VAR35;
reg [VAR39 - 1 : 0] VAR17;
reg [VAR6:0] VAR31;
reg [8:0] VAR34;
reg [VAR39 - 1 : 0] VAR40;
reg [VAR39 - 1 : 0] VAR14;
reg [(VAR39 / 2) - 1 : 0] VAR22;
reg [(VAR39 / 2) - 1 : 0] VAR26;
reg [VAR6 - 1 : 0] VAR28;
reg [VAR39 - 1 : 0] VAR2;
reg [(VAR39 / 2) - 1 : 0] VAR36;
reg [(VAR39 / 2) - 1 : 0] VAR53;
reg [VAR39 - 1 : 0] VAR7;
reg [(VAR39 / 2) - 1 : 0] VAR11;
reg [(VAR39 / 2) - 1 : 0] VAR25;
reg signed [31:0] VAR21;
reg signed [31:0] VAR38;
reg [VAR6 - 1: 0] VAR23;
reg [VAR6 - 1: 0] VAR45;
reg [VAR39 - 1: 0] VAR16;
reg [VAR39 - 1: 0] VAR13;
reg VAR9;
assign VAR27 = VAR19;
assign VAR18 = VAR50;
reg[6:0] state;
assign { VAR15, VAR41, VAR8, VAR30, VAR52, VAR4, VAR48 } = state;
localparam
VAR10 = 7'b0000001,
VAR20 = 7'b0000010,
VAR5 = 7'b0000100,
VAR3 = 7'b0001000,
VAR43 = 7'b0010000,
VAR33 = 7'b0100000,
VAR12 = 7'b1000000;
integer VAR46;
integer VAR24;
generate
always @(clk) begin
VAR24 = 0;
for (VAR46 = VAR49; VAR46 < VAR49 + VAR39; VAR46 = VAR46 + 1) begin
VAR14[VAR24] = VAR44[VAR46];
VAR24 = VAR24 + 1;
end
end
endgenerate
generate
always @(clk) begin
VAR24 = 0;
for (VAR46 = VAR49; VAR46 < VAR49 + (VAR39 / 2); VAR46 = VAR46 + 1) begin
VAR22[VAR24] = VAR44[VAR46];
VAR24 = VAR24 + 1;
end
end
endgenerate
generate
always @(clk) begin
VAR24 = 0;
for (VAR46 = VAR49 + (VAR39 / 2); VAR46 < VAR49 + VAR39; VAR46 = VAR46 + 1) begin
VAR26[VAR24] = VAR44[VAR46];
VAR24 = VAR24 + 1;
end
end
endgenerate
generate
always @(clk) begin
VAR24 = 0;
for (VAR46 = VAR29; VAR46 < VAR29 + VAR6; VAR46 = VAR46 + 1) begin
VAR28[VAR24] = VAR37[VAR46];
VAR24 = VAR24 + 1;
end
end
endgenerate
generate
always @(clk) begin
VAR24 = 0;
for (VAR46 = VAR29; VAR46 < VAR29 + (VAR6/2); VAR46 = VAR46 + 1) begin
VAR2[VAR24] = VAR37[VAR46];
VAR24 = VAR24 + 1;
end
end
endgenerate
generate
always @(clk) begin
VAR24 = 0;
for (VAR46 = VAR29; VAR46 < VAR29 + (VAR39/2); VAR46 = VAR46 + 1) begin
VAR36[VAR24] = VAR37[VAR46];
VAR24 = VAR24 + 1;
end
end
endgenerate
generate
always @(clk) begin
VAR24 = 0;
for (VAR46 = VAR29 + (VAR39 / 2); VAR46 < VAR29 + VAR39; VAR46 = VAR46 + 1) begin
VAR53[VAR24] = VAR37[VAR46];
VAR24 = VAR24 + 1;
end
end
endgenerate
generate
always @(clk) begin
VAR24 = 0;
for (VAR46 = VAR29 + (VAR6/2); VAR46 < VAR29 + VAR6; VAR46 = VAR46 + 1) begin
VAR7 [VAR24] = VAR37[VAR46];
VAR24 = VAR24 + 1;
end
end
endgenerate
generate
always @(clk) begin
VAR24 = 0;
for (VAR46 = VAR29 + VAR39; VAR46 < VAR29 + VAR6 - (VAR39/2); VAR46 = VAR46 + 1) begin
VAR11[VAR24] = VAR37[VAR46];
VAR24 = VAR24 + 1;
end
end
endgenerate
generate
always @(clk) begin
VAR24 = 0;
for (VAR46 = VAR29 + VAR6 - (VAR39 / 2); VAR46 < VAR29 + VAR6; VAR46 = VAR46 + 1) begin
VAR25[VAR24] = VAR37[VAR46];
VAR24 = VAR24 + 1;
end
end
endgenerate
always @(posedge clk, negedge VAR32) begin
VAR49 = VAR39 * VAR47;
VAR21 = (((VAR36 - VAR22) * (VAR25 - VAR26)) - ((VAR53 - VAR26) * (VAR11 - VAR22)));
if (!VAR32) begin
state <= VAR10;
end
case (state)
VAR10: begin
VAR37 <= 0;
VAR29 <= 32;
VAR1 <= 0;
VAR31 <= 0;
VAR49 <= 0;
VAR47 <= 0;
VAR34 <= 0;
VAR35 <= 0;
VAR17 <= 0;
VAR21 <= 0;
VAR40 <= 0;
VAR38 <= 0;
VAR9 <= 0;
VAR19 <= 0;
VAR50 <= 0;
if (VAR51) begin
state <= VAR20;
end
end
VAR20: begin
if (VAR47 == 0) begin
VAR17 <= VAR14;
end
else begin
if (VAR17 < VAR14) begin
VAR17 <= VAR14;
end
else begin
end
end
if (VAR47 != (VAR42 - 1)) begin
VAR47 <= VAR47 + 1;
state <= VAR20;
end
else begin
VAR47 <= 0;
state <= VAR5;
end
end
VAR5: begin
if (VAR47 == 0) begin
VAR35 <= VAR14;
end
else begin
if (VAR35 > VAR14) begin
VAR35 <= VAR14;
end
else begin
end
end
if (VAR47 != (VAR42 - 1)) begin
VAR47 <= VAR47 + 1;
state <= VAR5;
end
else begin
VAR47 <= 0;
state <= VAR3;
end
end
VAR3: begin
VAR23 = {VAR35, VAR17};
VAR24 = 0;
for (VAR46 = VAR29; VAR46 < VAR29 + VAR6; VAR46 = VAR46 + 1) begin
VAR37[VAR46] = VAR23[VAR24];
VAR24 = VAR24 + 1;
end
VAR45 = {VAR17, VAR35};
VAR24 = 0;
for (VAR46 = VAR29 + VAR6; VAR46 < VAR29 + (VAR6 * 2); VAR46 = VAR46 + 1) begin
VAR37[VAR46] = VAR45[VAR24];
VAR24 = VAR24 + 1;
end
VAR29 <= VAR29 + VAR6;
VAR47 <= 0;
state <= VAR43;
end
VAR43: begin
if (VAR21 > 0 && VAR47 != (VAR42)) begin
VAR34 <= VAR34 + 1;
if (VAR9 == 0) begin
VAR38 <= VAR21;
VAR40 <= VAR14;
VAR9 <= 1;
end
else begin
if (VAR38 < VAR21) begin
VAR38 <= VAR21;
VAR40 <= VAR14;
end
end
end
if (VAR47 != (VAR42)) begin
VAR47 <= VAR47 + 1;
state <= VAR43;
end
else begin
VAR47 <= 0;
VAR9 <= 0;
state <= VAR33;
end
end
VAR33: begin
if (VAR34 == 1 && VAR29 != 0) begin
VAR16 = VAR2;
VAR24 = 0;
for (VAR46 = VAR1; VAR46 < VAR1 + VAR39; VAR46 = VAR46 + 1) begin
VAR50[VAR46] = VAR16[VAR24];
VAR24 = VAR24 + 1;
end
VAR13 = VAR40;
VAR24 = 0;
for (VAR46 = VAR1 + VAR39; VAR46 < VAR1 + (VAR39 * 2); VAR46 = VAR46 + 1) begin
VAR50[VAR46] = VAR13[VAR24];
VAR24 = VAR24 + 1;
end
VAR1 <= VAR1 + (2 * VAR39);
VAR19 <= VAR19 + 2;
VAR29 <= VAR29 - VAR6;
end
else if (VAR34 == 0 && VAR29 != 0) begin
VAR16 = VAR2;
VAR24 = 0;
for (VAR46 = VAR1; VAR46 < VAR1 + VAR39; VAR46 = VAR46 + 1) begin
VAR50[VAR46] = VAR16[VAR24];
VAR24 = VAR24 + 1;
end
VAR1 <= VAR1 + VAR39;
VAR19 <= VAR19 + 1;
VAR29 <= VAR29 - VAR6;
end
else begin
VAR23 = {VAR40, VAR2};
VAR45 = {VAR7, VAR40};
VAR24 = 0;
for (VAR46 = VAR29; VAR46 < VAR29 + VAR6; VAR46 = VAR46 + 1) begin
VAR37[VAR46] = VAR23[VAR24];
VAR24 = VAR24 + 1;
end
VAR24 = 0;
for (VAR46 = VAR29 + VAR6; VAR46 < VAR29 + (VAR6 * 2); VAR46 = VAR46 + 1) begin
VAR37[VAR46] = VAR45[VAR24];
VAR24 = VAR24 + 1;
end
VAR29 <= VAR29 + VAR6;
end
if ((VAR29) != 0) begin
VAR34 <= 0;
VAR40 <= 0;
VAR38 <= 0;
VAR47 <= 0;
state <= VAR43;
end
else begin
state <= VAR12;
end
end
VAR12: begin
end
endcase
end
endmodule
|
mit
|
r2t2sdr/r2t2
|
fpga/modules/adi_hdl/library/controllerperipheralhdladi_pcore/velocityControlHdl_velocityControlHdl.v
| 8,576 |
module MODULE1
(
VAR48,
reset,
VAR36,
VAR10,
VAR49,
VAR45,
VAR60,
VAR54,
VAR38,
VAR56,
VAR47,
VAR2,
VAR12,
VAR37,
VAR1,
VAR40,
VAR26,
VAR6
);
input VAR48;
input reset;
input VAR36;
input VAR10;
input signed [17:0] VAR49; input signed [17:0] VAR45; input signed [17:0] VAR60; input signed [17:0] VAR54; input signed [17:0] VAR38; input signed [17:0] VAR56; input signed [17:0] VAR47; input signed [17:0] VAR2; input signed [17:0] VAR12; output signed [19:0] VAR37; output signed [19:0] VAR1; output signed [19:0] VAR40; output signed [17:0] VAR26; output signed [17:0] VAR6;
wire signed [17:0] VAR13; wire signed [17:0] VAR57; wire signed [17:0] VAR30; wire signed [17:0] VAR9; wire signed [17:0] VAR23; wire signed [17:0] VAR5; wire signed [17:0] VAR28; wire signed [17:0] VAR55; wire signed [17:0] VAR33; wire signed [17:0] VAR17; wire signed [19:0] VAR25; wire signed [19:0] VAR15; wire signed [19:0] VAR29;
VAR14 VAR39 (.VAR48(VAR48),
.reset(reset),
.VAR36(VAR36),
.VAR18(VAR10),
.VAR41(VAR49), .VAR4(VAR45), .VAR56(VAR56), .VAR47(VAR47), .VAR50(VAR13) );
VAR58 VAR27 (.VAR51(VAR38), .VAR24(VAR57), .VAR34(VAR30) );
VAR32 VAR35 (.VAR60(VAR60), .VAR54(VAR54), .VAR57(VAR57), .VAR30(VAR30), .VAR9(VAR9), .VAR23(VAR23) );
VAR59 VAR8 (.VAR48(VAR48),
.reset(reset),
.VAR36(VAR36),
.VAR18(VAR10),
.VAR11(VAR13), .VAR43(VAR9), .VAR22(VAR23), .VAR2(VAR2), .VAR12(VAR12), .VAR5(VAR5), .VAR28(VAR28) );
VAR31 VAR53 (.VAR19(VAR5), .VAR44(VAR28), .VAR24(VAR57), .VAR34(VAR30), .VAR46(VAR55), .VAR20(VAR33), .VAR3(VAR17) );
VAR21 VAR7 (.VAR16(VAR55), .VAR42(VAR33), .VAR52(VAR17), .VAR37(VAR25), .VAR1(VAR15), .VAR40(VAR29) );
assign VAR37 = VAR25;
assign VAR1 = VAR15;
assign VAR40 = VAR29;
assign VAR26 = VAR9;
assign VAR6 = VAR23;
endmodule
|
gpl-3.0
|
tmolteno/TART
|
hardware/FPGA/wishbone/legacy/wb4_get_block.v
| 3,010 |
module MODULE1
parameter VAR15 = VAR17-1,
parameter VAR10 = 5,
parameter VAR16 = VAR10-1,
parameter VAR5 = 3)
(
input VAR8,
input VAR2,
output reg VAR14 = 1'b0,
output reg VAR19 = 1'b0,
output VAR18,
input VAR3,
input VAR1,
input VAR7,
input VAR11,
output [VAR16:0] VAR9,
input VAR13,
output reg VAR6 = 1'b0
);
reg [VAR16:0] VAR22 = {VAR10{1'b0}};
reg [VAR16:0] VAR12 = VAR15; wire [VAR10:0] VAR23 = VAR22 + 1;
wire [VAR10:0] VAR21 = VAR12 - 1;
wire VAR20 = !VAR11 && !VAR7 && (VAR12 > 1 || !VAR3);
wire VAR4 = VAR22 < VAR15 || VAR1;
assign VAR18 = 1'b0;
assign VAR9 = VAR22;
always @(posedge VAR8)
if (VAR2)
{VAR14, VAR19} <= #VAR5 2'b00;
else if (VAR13)
{VAR14, VAR19} <= #VAR5 2'b11;
else if (VAR14)
{VAR14, VAR19} <= #VAR5 {VAR20, VAR4};
else
{VAR14, VAR19} <= #VAR5 2'b00;
always @(posedge VAR8)
if (VAR13)
VAR22 <= #VAR5 {VAR10{1'b0}};
else if (VAR14 && !VAR1)
VAR22 <= #VAR5 VAR23[VAR16:0];
always @(posedge VAR8)
if (VAR2 || VAR6)
VAR12 <= #VAR5 VAR15;
else if (VAR14 && VAR3)
VAR12 <= #VAR5 VAR21[VAR16:0];
always @(posedge VAR8)
VAR6 <= #VAR5 VAR14 && VAR12 == 1 && VAR3;
endmodule
|
lgpl-3.0
|
ankitshah009/Double_base_Number_system_parallel_adder
|
DBNS_Project_files_ISE/trial.v
| 4,359 |
?module MODULE1(
VAR5,
VAR7,
out);
parameter VAR8 = 5;
input VAR5;
input [VAR8-1:0] VAR7;
output out;wire [VAR8-1:0] VAR7;
wire VAR5;
reg [VAR8-1:0] out;
reg [3:0] VAR18;
reg [3:0] VAR11 = VAR8;
reg [3:0] VAR1 = 4'h0;
reg [VAR8-1:0] VAR4;
reg [4:0] VAR10;
reg [3:0] VAR23 = 4'h0;
reg [3:0] VAR20 = 4'h0;
reg [3:0] VAR3 = 4'h0;
reg [3:0] VAR9 = 4'h0;
reg [3:0] VAR6 = 4'h0;
reg [3:0] VAR13 = 4'h0;
reg VAR22 = 1'b0;
reg [4:0] VAR21 = 5'h10;
reg [4:0] VAR15 = 5'h12;
reg [4:0] VAR12 = 5'h18;
reg [4:0] VAR14 = 5'h1B;
reg [3:0] VAR16 = 4'h00;
reg [3:0] VAR2 = 4'h03;
reg [3:0] VAR19 = 4'h01;
reg [3:0] VAR17 = 4'h04;
always@(posedge VAR5)
begin
if(VAR22 == 1'b0)
begin
VAR4<=VAR7;
VAR18 <= VAR8-1;
end
VAR22 <=1'b1;
end
always@(posedge VAR5)
begin
if(VAR22==1'b1)
begin
if((VAR4 >= VAR21) && (VAR18 >= VAR16))
begin
if(VAR4 < VAR15)
begin
VAR10[2:0] <= VAR18 - VAR16;
VAR10[4:3] <= 2'b00;
VAR4 <= VAR4 - VAR21;
end
if((VAR4 >= VAR15) && (VAR18 >= VAR2))
begin
if(VAR4 < VAR12)
begin
VAR10[2:0] <= VAR18 - VAR2;
VAR10[4:3] <= 2'b10;
VAR4 <= VAR4 - VAR15;
end
end
if((VAR4 >= VAR12) && (VAR18 >= VAR19))
begin
if(VAR4 < VAR14)
begin
VAR10[2:0] <= VAR18 - VAR19;
VAR10[4:3] <= 2'b01;
VAR4 <= VAR4 - VAR12;
end
end
if((VAR4 >= VAR14) && (VAR18 >= VAR17))
begin
if(VAR4< 6'b100000)
begin
VAR10[2:0] <= VAR18 - VAR17;
VAR10[4:3] <= 2'b11;
VAR4 <= VAR4 - VAR14;
end
end
end
else
begin
if(VAR4[4] == 1'b1)
begin
VAR1 <= 4'b0;
VAR18 <= VAR18 - VAR1;
VAR4 <= (VAR4<<VAR1);
end
else if(VAR4[3] == 1'b1)
begin
VAR1 <= 4'b1;
VAR18 <= VAR18 - VAR1;
VAR4 <= (VAR4<<VAR1);
end
else if(VAR4[2] == 1'b1)
begin
VAR1 <= 4'b10;
VAR18 <= VAR18 - VAR1;
VAR4 <= (VAR4<<VAR1);
end
else if(VAR4[1] == 1'b1)
begin
VAR1 <= 4'b11;
VAR18 <= VAR18 - VAR1;
VAR4 <= (VAR4<<VAR1);
end
else if(VAR4[0] == 1'b1)
begin
VAR1 <= 4'b100;
VAR18 <= VAR18 - VAR1;
VAR4 <= (VAR4<<VAR1);
end
else
begin
VAR1 <= 4'b110;
VAR18 <= VAR18 - VAR1;
VAR4 <= (VAR4<<VAR1);
end
end
end
end
always@(VAR4)
begin
case(VAR10)
5'b00000 : VAR23[0] = 1'b1;
5'b00001 : VAR23[1] = 1'b1;
5'b01000 : VAR23[2] = 1'b1;
5'b01001 : VAR23[3] = 1'b1;
5'b00010 : VAR20[0] = 1'b1;
5'b00011 : VAR20[1] = 1'b1;
5'b01010 : VAR20[2] = 1'b1;
5'b01011 : VAR20[3] = 1'b1;
5'b00100 : VAR3[0] = 1'b1;
5'b01100 : VAR3[2] = 1'b1;
5'b10000 : VAR9[0] = 1'b1;
5'b10001 : VAR9[1] = 1'b1;
5'b11000 : VAR9[2] = 1'b1;
5'b11001 : VAR9[3] = 1'b1;
5'b10010 : VAR6[0] = 1'b1;
5'b10011 : VAR6[1] = 1'b1;
5'b11010 : VAR6[2] = 1'b1;
5'b11011 : VAR6[3] = 1'b1;
5'b10100 : VAR13[0] = 1'b1;
5'b11100 : VAR13[2] = 1'b1;
endcase
end
endmodule
|
apache-2.0
|
trivoldus28/pulsarch-verilog
|
design/sys/iop/jbi/jbi_mout/rtl/jbi_jid_to_yid_table.v
| 9,236 |
module MODULE1 (
VAR66, VAR5,
VAR74, VAR6, VAR32, VAR51, VAR29, clk, VAR47
);
input [3:0] VAR74;
output [9:0] VAR66;
input [3:0] VAR6;
output [9:0] VAR5;
input VAR32;
input [3:0] VAR51;
input [9:0] VAR29;
input clk;
input VAR47;
wire VAR14, VAR42, VAR26, VAR58, VAR11, VAR67, VAR65, VAR64;
wire VAR55, VAR68, VAR70, VAR61, VAR3, VAR12, VAR46, VAR25;
wire [9:0] VAR31, VAR50;
wire [9:0] VAR71, VAR52;
wire [9:0] VAR41, VAR40;
wire [9:0] VAR35, VAR49;
wire [9:0] VAR24, VAR1;
wire [9:0] VAR62, VAR33;
wire [9:0] VAR56, VAR19;
wire [9:0] VAR45, VAR15;
wire [9:0] VAR28, VAR44;
wire [9:0] VAR48, VAR69;
wire [9:0] VAR43, VAR16;
wire [9:0] VAR38, VAR73;
wire [9:0] VAR59, VAR39;
wire [9:0] VAR2, VAR8;
wire [9:0] VAR60, VAR18;
wire [9:0] VAR30, VAR57;
reg [9:0] VAR66, VAR5;
always @(VAR74 or VAR50 or VAR52 or VAR40
or VAR49 or VAR1 or VAR33 or VAR19
or VAR15 or VAR44 or VAR69 or VAR16
or VAR73 or VAR39 or VAR8 or VAR18
or VAR57) begin
case(VAR74) 4'd00: VAR66 = VAR50;
4'd01: VAR66 = VAR52;
4'd02: VAR66 = VAR40;
4'd03: VAR66 = VAR49;
4'd04: VAR66 = VAR1;
4'd05: VAR66 = VAR33;
4'd06: VAR66 = VAR19;
4'd07: VAR66 = VAR15;
4'd08: VAR66 = VAR44;
4'd09: VAR66 = VAR69;
4'd10: VAR66 = VAR16;
4'd11: VAR66 = VAR73;
4'd12: VAR66 = VAR39;
4'd13: VAR66 = VAR8;
4'd14: VAR66 = VAR18;
4'd15: VAR66 = VAR57;
endcase
end
always @(VAR6 or VAR50 or VAR52 or VAR40
or VAR49 or VAR1 or VAR33 or VAR19
or VAR15 or VAR44 or VAR69 or VAR16
or VAR73 or VAR39 or VAR8 or VAR18
or VAR57) begin
case(VAR6) 4'd00: VAR5 = VAR50;
4'd01: VAR5 = VAR52;
4'd02: VAR5 = VAR40;
4'd03: VAR5 = VAR49;
4'd04: VAR5 = VAR1;
4'd05: VAR5 = VAR33;
4'd06: VAR5 = VAR19;
4'd07: VAR5 = VAR15;
4'd08: VAR5 = VAR44;
4'd09: VAR5 = VAR69;
4'd10: VAR5 = VAR16;
4'd11: VAR5 = VAR73;
4'd12: VAR5 = VAR39;
4'd13: VAR5 = VAR8;
4'd14: VAR5 = VAR18;
4'd15: VAR5 = VAR57;
endcase
end
assign VAR14 = VAR32 && (VAR51 == 4'd00);
assign VAR42 = VAR32 && (VAR51 == 4'd01);
assign VAR26 = VAR32 && (VAR51 == 4'd02);
assign VAR58 = VAR32 && (VAR51 == 4'd03);
assign VAR11 = VAR32 && (VAR51 == 4'd04);
assign VAR67 = VAR32 && (VAR51 == 4'd05);
assign VAR65 = VAR32 && (VAR51 == 4'd06);
assign VAR64 = VAR32 && (VAR51 == 4'd07);
assign VAR55 = VAR32 && (VAR51 == 4'd08);
assign VAR68 = VAR32 && (VAR51 == 4'd09);
assign VAR70 = VAR32 && (VAR51 == 4'd10);
assign VAR61 = VAR32 && (VAR51 == 4'd11);
assign VAR3 = VAR32 && (VAR51 == 4'd12);
assign VAR12 = VAR32 && (VAR51 == 4'd13);
assign VAR46 = VAR32 && (VAR51 == 4'd14);
assign VAR25 = VAR32 && (VAR51 == 4'd15);
assign VAR31 = VAR29;
assign VAR71 = VAR29;
assign VAR41 = VAR29;
assign VAR35 = VAR29;
assign VAR24 = VAR29;
assign VAR62 = VAR29;
assign VAR56 = VAR29;
assign VAR45 = VAR29;
assign VAR28 = VAR29;
assign VAR48 = VAR29;
assign VAR43 = VAR29;
assign VAR38 = VAR29;
assign VAR59 = VAR29;
assign VAR2 = VAR29;
assign VAR60 = VAR29;
assign VAR30 = VAR29;
VAR23 #(10) VAR72 (.din(VAR31), .en(VAR14), .VAR36(VAR50), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR4 (.din(VAR71), .en(VAR42), .VAR36(VAR52), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR9 (.din(VAR41), .en(VAR26), .VAR36(VAR40), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR10 (.din(VAR35), .en(VAR58), .VAR36(VAR49), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR63 (.din(VAR24), .en(VAR11), .VAR36(VAR1), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR13 (.din(VAR62), .en(VAR67), .VAR36(VAR33), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR27 (.din(VAR56), .en(VAR65), .VAR36(VAR19), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR22 (.din(VAR45), .en(VAR64), .VAR36(VAR15), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR37 (.din(VAR28), .en(VAR55), .VAR36(VAR44), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR54 (.din(VAR48), .en(VAR68), .VAR36(VAR69), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR34 (.din(VAR43), .en(VAR70), .VAR36(VAR16), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR53 (.din(VAR38), .en(VAR61), .VAR36(VAR73), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR17 (.din(VAR59), .en(VAR3), .VAR36(VAR39), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR20 (.din(VAR2), .en(VAR12), .VAR36(VAR8), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR7 (.din(VAR60), .en(VAR46), .VAR36(VAR18), .VAR47(VAR47), .clk(clk));
VAR23 #(10) VAR21 (.din(VAR30), .en(VAR25), .VAR36(VAR57), .VAR47(VAR47), .clk(clk));
endmodule
|
gpl-2.0
|
alan4186/Hardware-CNN
|
Hardware/v/sub_sample.v
| 1,499 |
module MODULE1( input VAR1,
input reset,
input [VAR12:0] VAR5, output [VAR4:0] VAR18
);
wire [VAR4:0] VAR2 [(VAR10*2)-1-1:0];
assign VAR18 = VAR2[0] / VAR10;
genvar VAR7;
generate
for(VAR7=(VAR10*2)-2; VAR7 >=1; VAR7=VAR7-2) begin : VAR3
MODULE2 MODULE1(
.VAR1(VAR1),
.reset(reset),
.VAR17(VAR2[VAR7-1]),
.VAR9(VAR2[VAR7]),
.sum(VAR2[(VAR7/2)-1])
);
end endgenerate
genvar VAR8;
generate
for(VAR8=0; VAR8 < VAR10; VAR8=VAR8+1) begin : VAR15
assign VAR2[VAR8+VAR10-1] = {VAR13'd0, VAR5[(VAR14*VAR8)+VAR11:VAR14*VAR8] };
end endgenerate
endmodule
module MODULE2(
input VAR1,
input reset,
input [VAR4:0] VAR17,
input [VAR4:0] VAR9,
output reg[VAR4:0] sum
);
always@(posedge VAR1 or negedge reset) begin
if(reset == 1'b0)
sum <= VAR4'd0;
end
else
sum <= VAR17 + VAR9;
end else
always@(posedge VAR1) begin
sum <= VAR17 + VAR9;
end VAR16
endmodule
|
mit
|
alan4186/ParCNN
|
DE2_115_CAMERA/v/Line_Buffer1.v
| 4,806 |
module MODULE1 (
VAR5,
VAR19,
VAR6,
VAR13,
VAR18,
VAR21);
input VAR5;
input VAR19;
input [11:0] VAR6;
output [11:0] VAR13;
output [11:0] VAR18;
output [11:0] VAR21;
tri1 VAR5;
wire [23:0] VAR1;
wire [11:0] VAR20;
wire [23:12] VAR12 = VAR1[23:12];
wire [11:0] VAR15 = VAR1[11:0];
wire [11:0] VAR21 = VAR12[23:12];
wire [11:0] VAR18 = VAR15[11:0];
wire [11:0] VAR13 = VAR20[11:0];
VAR3 VAR17 (
.VAR5 (VAR5),
.VAR19 (VAR19),
.VAR6 (VAR6),
.VAR4 (VAR1),
.VAR13 (VAR20)
,
.VAR2 ()
);
VAR17.VAR14 = "VAR16=VAR7",
VAR17.VAR9 = "VAR3",
VAR17.VAR11 = 2,
VAR17.VAR8 = 1280,
VAR17.VAR10 = 12;
endmodule
|
mit
|
AloriumTechnology/XLR8Pong
|
extras/rtl/vid_driver.v
| 15,268 |
module MODULE1(clk,
VAR32,
VAR62,
VAR52,
VAR28,
VAR34,
VAR40,
VAR21,
VAR31,
VAR37,
VAR18,
VAR8,
VAR3
);
input clk;
input VAR32;
input VAR62;
input wire[8:0] VAR52;
input wire[7:0] VAR28;
input wire[7:0] VAR34;
input wire[7:0] VAR40;
input VAR37;
input VAR18;
input VAR8;
input wire[1:0] VAR3;
output reg VAR21;
output VAR31;
localparam VAR39 = 27; localparam VAR64 = 219; localparam VAR6 = 17; localparam VAR42 = 243;
localparam VAR1 = 124; localparam VAR49 = VAR1-10; localparam VAR36 = VAR1+7; localparam VAR7 = 2'b01;
localparam VAR61 = 2'b10;
localparam VAR77 = 2'b11;
wire VAR65,VAR23;
reg VAR80;
reg [2:0] VAR81; reg [2:0] VAR11; reg VAR44,VAR12,VAR71,VAR20;
reg [7:0] VAR47; reg [7:0] VAR66; reg [7:0] VAR38; reg [7:0] VAR72; reg VAR78;
reg VAR73;
reg [7:0] VAR14; reg [7:0] VAR82; reg [7:0] VAR35; reg [7:0] VAR55; reg VAR4; reg [1:0] VAR70;
reg [1:0] VAR33;
reg [1:0] VAR30;
reg VAR69;
reg VAR63;
reg[3:0] VAR46;
reg[3:0] VAR74;
reg VAR13;
reg VAR25;
wire VAR41;
reg[7:0] VAR60;
reg[7:0] VAR9;
reg[1:0] VAR15;
reg[7:0] VAR57;
reg[7:0] VAR2;
reg[1:0] VAR58;
reg VAR16;
reg VAR19;
reg VAR67;
reg VAR27;
always @(posedge clk) begin
if(!VAR32) begin
VAR69 <= 0;
end else begin
case( {VAR18, VAR73})
2'b00: VAR69 <= VAR69;
2'b01: VAR69 <= 1'b0;
2'b10: VAR69 <= 1'b1;
2'b11: VAR69 <= 1'b1;
endcase
end
end
always @(posedge clk) begin
if(!VAR32) begin
VAR21 <=0;
end else begin
VAR21 <= ( VAR44 || VAR12 || VAR65 || VAR23 || VAR80 || VAR20 ||
VAR71 ) ? 1'b1 : 1'b0;
end
end
always @(posedge clk) begin
VAR44 <= ( VAR62==1 && (VAR52>=25 && VAR52<=26) && (VAR28>=VAR47 && VAR28<=VAR72) ) ; VAR12 <= ( VAR62==1 && (VAR52>=221 && VAR52<=222) && (VAR28>=VAR14 && VAR28<=VAR55) ) ; VAR71 <= ( VAR62==1 && (VAR52==VAR1) && (VAR28>=18 && VAR28<=243) ) ; end
reg VAR53;
reg VAR45;
reg VAR43;
reg VAR5;
always @(posedge clk) begin
VAR20 <= (VAR62==1 && VAR63==1 && (VAR53 || VAR45 || VAR43 || VAR5) );
VAR53 <= ( VAR28==80 && (VAR52>=79 && VAR52<=90 )) ||
((VAR28==81 || VAR28==82 || VAR28==101|| VAR28==102) && (VAR52==91 || VAR52==102)) ||
((VAR28==83 || VAR28==84 || VAR28==99 || VAR28==100) && (VAR52==92 || VAR52==101)) ||
((VAR28==85 || VAR28==86 || VAR28==97 || VAR28==98 ) && (VAR52==93 || VAR52==100)) ||
((VAR28==87 || VAR28==88 || VAR28==95 || VAR28==96 ) && (VAR52==94 || VAR52==99)) ||
((VAR28==89 || VAR28==90 || VAR28==93 || VAR28==94 ) && (VAR52==95 || VAR52==98)) ||
((VAR28==91 || VAR28==92) && (VAR52==96 || VAR52==97) );
VAR45 <= (VAR52>=110 && VAR52<=119 && VAR28==102) || (VAR52==110 && VAR28 >=80 && VAR28<= 102) ;
VAR43 <= (VAR52>=130 && VAR52<=138 && VAR28==80) || (VAR52==130 && VAR28 >=80 && VAR28<=102) ||
(VAR52>=130 && VAR52<=138 && VAR28==91) || (VAR52==139 && VAR28 >=81 && VAR28<= 90) ||
(VAR52==133 && (VAR28==91 || VAR28==92)) || (VAR52==134 && (VAR28==93 || VAR28==94)) ||
(VAR52==135 && (VAR28==95 || VAR28==96)) || (VAR52==136 && (VAR28==97 || VAR28==98)) ||
(VAR52==137 && (VAR28==99 || VAR28==100))|| (VAR52==138 && (VAR28==101 || VAR28==102)) ||
((VAR52>=139 && VAR52<=151) && VAR28==102);
VAR5 <= ((VAR52>=144 && VAR52<=150) && (VAR28==85 || VAR28==92 || VAR28==99)) ||
((VAR52==143 || VAR52==151) && VAR28>=86 && VAR28<=91) ||
((VAR52==143 || VAR52==151) && VAR28>=93 && VAR28<=98) ;
end
always @(posedge clk) begin
if (VAR41==1) begin
if(VAR34 <= 17 ) begin
VAR47 <= 17;
VAR66 <= 17+5;
VAR38 <= 17+10;
VAR72 <= 17+14;
end
if(VAR34 > 17 && VAR34<= 228) begin
VAR47 <= VAR34;
VAR66 <= VAR34+5;
VAR38 <= VAR34+10;
VAR72 <= VAR34+15;
end
if(VAR34 > 228) begin
VAR47 <= 229;
VAR66 <= 229+5;
VAR38 <= 229+10;
VAR72 <= 243;
end
end
end
always @(posedge clk) begin
if (VAR41==1) begin
if(VAR40 <= 17 ) begin
VAR14 <= 17;
VAR82 <= 17+5;
VAR35 <= 17+10;
VAR55 <= 17+14;
end
if(VAR40 > 17 && VAR40<= 228) begin
VAR14 <= VAR40;
VAR82 <= VAR40+5;
VAR35 <= VAR40+10;
VAR55 <= VAR40+15;
end
if(VAR40 > 228) begin
VAR14 <= 229;
VAR82 <= 229+5;
VAR35 <= 229+10;
VAR55 <= 243;
end
end
end
reg[25:0] VAR56;
always @(posedge clk) begin
if(~VAR32) begin
VAR56 <= 50000000;
end else begin
VAR56 <= (VAR56!=0) ? VAR56-1 : 50000000;
end
end
always @(posedge clk) begin
if(!VAR32) begin
VAR70 <= 2'b00;
end else begin
VAR70 <= (VAR33!=0) ? VAR33 : (VAR30 != 0) ? VAR30 : 2'b00;
end
end
always @(posedge clk) begin
if(~VAR32 || VAR8) begin
VAR46 <= 0; VAR74 <= 0; VAR78 <= 0;
VAR4 <= 0;
VAR81 <= 3'b100;
VAR73 <= 0;
VAR63 <= 0;
VAR33 <= 2'b00;
end else begin
VAR81 <= 3'b100;
VAR33 <= 2'b00;
if( ! VAR37 ) begin if(VAR18) begin
VAR73 <= 1'b0;
end
if( VAR60 <= VAR39 ) begin
if( (VAR57 >= VAR47) && (VAR57 <= VAR72)) begin VAR78 <= 1'b1;
VAR73 <= 1'b0;
VAR33 <= VAR77;
casez( { (VAR57 >= VAR47 && VAR57 < VAR66), (VAR57 > VAR38 && VAR57 <= VAR72)} )
2'b01: VAR81 <= 3'b110; 2'b10: VAR81 <= 3'b101; default: VAR81 <= 3'b111; endcase
end else begin
if(VAR73==0 && VAR63==0) VAR74 <= (VAR74==9) ? 9 : VAR74+1;
if(VAR74==9) VAR63 <= 1;
VAR78 <=0;
VAR73 <= 1'b1;
VAR33 <= VAR7;
end
end
if( VAR60 >= VAR64 ) begin
if( (VAR57 >= VAR14) && (VAR57 <= VAR55)) begin VAR4 <= 1'b1;
VAR73 <= 1'b0;
VAR33 <= VAR77;
casez( { (VAR57 >= VAR14 && VAR57 < VAR82), (VAR57 > VAR35 && VAR57 <= VAR55)} )
2'b01: VAR81 <= 3'b110; 2'b10: VAR81 <= 3'b101; default: VAR81 <= 3'b111; endcase
end else begin
if(VAR73 == 0 && VAR63==0) VAR46 <= (VAR46==9) ? 9 : VAR46+1;
if(VAR46 == 9) VAR63 <=1;
VAR4 <=0;
VAR73 <= 1'b1;
VAR33 <= VAR7;
end
end
end else begin
VAR73 <= 1'b0;
end
end
end
VAR51 #(.VAR48 (VAR49))
VAR83 (.clk (clk),
.VAR32 (VAR32),
.VAR75 (VAR46),
.VAR62 (VAR62),
.VAR52 (VAR52),
.VAR28 (VAR28),
.VAR29 (VAR65)
);
VAR51 #(.VAR48 (VAR36))
VAR54 (.clk (clk),
.VAR32 (VAR32),
.VAR75 (VAR74),
.VAR62 (VAR62),
.VAR52 (VAR52),
.VAR28 (VAR28),
.VAR29 (VAR23)
);
always @(posedge clk) begin
VAR25 <= VAR13;
VAR13 <= (VAR62==1 && VAR52==0 && VAR28==0);
end
assign VAR41 = VAR13 && ~VAR25;
reg[31:0] VAR59;
wire[31:0] VAR17;
always @(posedge clk) begin
if(VAR32==0 && VAR27==1) begin
VAR59 <= 82582568;
end else begin
VAR59 <= {VAR17[30:0], VAR17[31]};
end
end
VAR76 VAR79(.clk (clk),
.rst ( ((~VAR32) && (VAR16))),
.VAR26 (VAR59),
.VAR29 (VAR17)
);
VAR22 VAR10(.clk (clk),
.VAR32 (VAR32),
.VAR70 (VAR70),
.VAR31 (VAR31)
);
wire VAR68 = (VAR67==1) && (VAR27==0);
wire [3:0] VAR50 = {VAR68, VAR41==1 , VAR15};
wire [3:0] VAR24 = {VAR68, VAR41==1 , VAR58};
always @(posedge clk) begin
if(~VAR32) begin
VAR58 <= 2'b00;
end else begin
if(VAR81 == 3'b111 || VAR11 == 3'b111) VAR58 <= 2'b00; if(VAR81 == 3'b110 || VAR11 == 3'b110) VAR58 <= 2'b10; if(VAR81 == 3'b101 || VAR11 == 3'b101) VAR58 <= 2'b01; end
end
always @(posedge clk) begin
if(~VAR32) begin
VAR80 <= 0;
VAR11 <= 3'b100;
VAR30 <= 2'b00;
end else begin
VAR80 <= (VAR62==1 && (VAR69||VAR37) && (VAR52==VAR60 ) && (VAR28==VAR57 || VAR28==VAR57+1 )) ? 1'b1 : 1'b0;
VAR30 <= 2'b00;
casez( {(VAR37 && VAR68),(VAR69|| VAR37), VAR41==1 , VAR15})
5'b010??: VAR60 <= VAR60;
5'b01100: VAR60 <= VAR60;
5'b01101: begin if(VAR60 <= VAR39 ) begin
VAR60 <= VAR60 + VAR9; VAR15 <= 2;
VAR30 <= VAR61;
end else begin
VAR60 <= VAR60 - VAR9;
end
end
5'b01110: begin if(VAR60 >= VAR64 ) begin
VAR60 <= VAR60 - VAR9; VAR15 <= 1;
VAR30 <= VAR61;
end else begin
VAR60 <= VAR60 + VAR9;
end
end
5'b01111: VAR60 <= VAR60;
5'b00???: begin
VAR60 <= 124;
VAR9 <= VAR3;
VAR15 <= (VAR17[13]==1) ? 2'b01 : 2'b10;
end
5'b1????: begin
VAR60 <= 124;
VAR9 <= VAR3;
VAR15 <= (VAR17[13]==1) ? 2'b01 : 2'b10;
end
endcase
casez( {(VAR37 && VAR68),(VAR69 || VAR37), VAR41==1 , VAR58})
5'b010??: begin
VAR57 <= VAR57;
VAR11 <= 3'b000;
end
5'b01100: begin
VAR57 <= VAR57;
VAR11 <= 3'b000;
end
5'b01101: begin if( VAR57 <= VAR6 ) begin VAR57 <= VAR57 + VAR2; VAR11 <= 3'b110;
VAR30 <= VAR61;
end else begin
VAR57 <= VAR57 - VAR2;
VAR11 <= 3'b000;
end
end
5'b01110: begin if( VAR57 >= VAR42 ) begin VAR57 <= VAR57 - VAR2; VAR11 <= 3'b101; VAR30 <= VAR61;
end else begin
VAR57 <= VAR57 + VAR2;
VAR11 <= 3'b000;
end
end
5'b01111: begin
VAR57 <= VAR57;
VAR11 <= 3'b000;
end
5'b00???: begin
VAR57 <= VAR17[6:0]+67;
case(VAR17[9:8])
2'b00: VAR11 <= 3'b100;
2'b01: VAR11 <= 3'b101;
2'b10: VAR11 <= 3'b110;
2'b11: VAR11 <= 3'b111;
endcase
VAR2 <= {6'h0, VAR3};
end
5'b1????: begin VAR57 <= VAR17[6:0]+67;
case(VAR17[9:8])
2'b00: VAR11 <= 3'b100;
2'b01: VAR11 <= 3'b101;
2'b10: VAR11 <= 3'b110;
2'b11: VAR11 <= 3'b111;
endcase
VAR2 <= {6'h0,VAR3};
end
endcase
end end
always @(posedge clk) begin
VAR27 <= VAR67;
VAR67 <= VAR19;
VAR19 <= VAR16;
VAR16 <= VAR32;
end
endmodule
|
lgpl-3.0
|
zhangly/azpr_cpu
|
rtl/bus/rtl/bus_arbiter.v
| 4,118 |
module MODULE1 (
input wire clk, input wire reset,
input wire VAR2, output reg VAR6, input wire VAR4, output reg VAR12, input wire VAR1, output reg VAR11, input wire VAR10, output reg VAR13 );
reg [VAR7] VAR17;
always @(*) begin
VAR6 = VAR5;
VAR12 = VAR5;
VAR11 = VAR5;
VAR13 = VAR5;
case (VAR17)
end
end
end
end
endcase
end
always @(posedge clk or VAR3 reset) begin
if (reset == VAR14) begin
VAR17 <= VAR18;
end else begin
case (VAR17)
if (VAR2 == VAR9) begin VAR17 <= VAR18;
end else if (VAR4 == VAR9) begin VAR17 <= VAR15;
end else if (VAR1 == VAR9) begin VAR17 <= VAR16;
end else if (VAR10 == VAR9) begin VAR17 <= VAR8;
end
end
if (VAR4 == VAR9) begin VAR17 <= VAR15;
end else if (VAR1 == VAR9) begin VAR17 <= VAR16;
end else if (VAR10 == VAR9) begin VAR17 <= VAR8;
end else if (VAR2 == VAR9) begin VAR17 <= VAR18;
end
end
if (VAR1 == VAR9) begin VAR17 <= VAR16;
end else if (VAR10 == VAR9) begin VAR17 <= VAR8;
end else if (VAR2 == VAR9) begin VAR17 <= VAR18;
end else if (VAR4 == VAR9) begin VAR17 <= VAR15;
end
end
if (VAR10 == VAR9) begin VAR17 <= VAR8;
end else if (VAR2 == VAR9) begin VAR17 <= VAR18;
end else if (VAR4 == VAR9) begin VAR17 <= VAR15;
end else if (VAR1 == VAR9) begin VAR17 <= VAR16;
end
end
endcase
end
end
endmodule
|
mit
|
mlab/pvs
|
hdl_harness/mode_setter.v
| 4,539 |
module MODULE1
(
VAR33,
VAR7,
VAR20,
VAR13,
VAR23,
VAR16,
VAR5,
VAR3,
VAR15,
);
input VAR33;
input VAR7;
input VAR20;
output VAR13;
output VAR23;
output [15:0] VAR16;
output [15:0] VAR5;
output VAR3;
output VAR15;
parameter VAR10 = 1'b0;
parameter VAR34 = 1'b1;
parameter VAR21 = 16'd33334; parameter VAR27 = 4'd4;
wire [7:0] VAR18; wire VAR14; reg [7:0] VAR6;
reg state; reg VAR19 = 1'b0; reg [15:0] VAR32 = 16'd900; reg [15:0] VAR2 = 16'd900;
reg VAR30 = 1'b1; reg VAR29 = 1'b1;
reg [15:0] VAR31 = 16'd50; reg [15:0] VAR11 = 16'd50;
reg VAR12 = 1'd0; reg VAR8 = 1'd0;
reg VAR9 = 1'd0; reg VAR25 = 1'd0;
reg [15:0] VAR28 = 16'd0; reg [3:0] VAR17 = 4'd0;
VAR26 VAR22
(
.clk(VAR33),
.VAR1(VAR20),
.VAR24(VAR14),
.VAR4(VAR18),
);
always @(posedge VAR33) begin
case(state)
VAR10:
begin
state <= (VAR17 >= VAR27) ? VAR34 : VAR10;
VAR19 <= 1'b0;
VAR12 <= 1'b0;
VAR9 <= 1'b0;
VAR6 = VAR18;
if (VAR14 && VAR17 == 4'd0) begin
VAR2[7:0] = VAR6;
end
else if (VAR14 && VAR17 == 4'd1) begin
VAR2[14:8] = VAR6[6:0];
VAR2[15] = 1'b0;
VAR29 = VAR6[7];
end
else if (VAR14 && VAR17 == 4'd2) begin
VAR11[7:0] = VAR6;
end
else if (VAR14 && VAR17 == 4'd3) begin
VAR11[15:8] = {2'b0,VAR6[5:0]};
VAR8 = VAR6[6];
VAR25 = VAR6[7];
end
VAR28 <= 16'd0;
if (VAR14)
VAR17 <= VAR17 + 4'd1;
end
VAR34:
begin
state <= (VAR28 >= VAR21) ? VAR10 : VAR34;
VAR19 <= 1'b1;
VAR32 <= VAR2;
VAR30 <= VAR29;
VAR31 <= VAR11;
VAR12 <= VAR8;
VAR9 <= VAR25;
VAR28 <= VAR28 + 16'd1;
VAR17 <= 4'd0;
end
endcase
end
assign VAR13 = VAR19;
assign VAR23 = VAR30;
assign VAR16 = VAR32;
assign VAR5 = VAR31;
assign VAR3 = VAR12;
assign VAR15 = VAR9;
endmodule
|
gpl-3.0
|
thinkoco/de1_soc_opencl
|
de1soc_sharedonly_vga/ip/vga_pll/vga_pll/vga_pll_0002.v
| 2,230 |
module MODULE1(
input wire VAR69,
input wire rst,
output wire VAR17,
output wire VAR25,
output wire VAR9
);
VAR22 #(
.VAR1("false"),
.VAR53("50.0 VAR12"),
.VAR8("VAR63"),
.VAR39(2),
.VAR43("65.000000 VAR12"),
.VAR29("0 VAR11"),
.VAR6(50),
.VAR52("130.000000 VAR12"),
.VAR51("0 VAR11"),
.VAR62(50),
.VAR26("0 VAR12"),
.VAR73("0 VAR11"),
.VAR10(50),
.VAR54("0 VAR12"),
.VAR67("0 VAR11"),
.VAR50(50),
.VAR24("0 VAR12"),
.VAR14("0 VAR11"),
.VAR27(50),
.VAR23("0 VAR12"),
.VAR61("0 VAR11"),
.VAR5(50),
.VAR41("0 VAR12"),
.VAR46("0 VAR11"),
.VAR4(50),
.VAR49("0 VAR12"),
.VAR32("0 VAR11"),
.VAR48(50),
.VAR70("0 VAR12"),
.VAR35("0 VAR11"),
.VAR3(50),
.VAR38("0 VAR12"),
.VAR55("0 VAR11"),
.VAR15(50),
.VAR33("0 VAR12"),
.VAR13("0 VAR11"),
.VAR42(50),
.VAR57("0 VAR12"),
.VAR45("0 VAR11"),
.VAR31(50),
.VAR64("0 VAR12"),
.VAR72("0 VAR11"),
.VAR44(50),
.VAR47("0 VAR12"),
.VAR60("0 VAR11"),
.VAR71(50),
.VAR66("0 VAR12"),
.VAR7("0 VAR11"),
.VAR19(50),
.VAR18("0 VAR12"),
.VAR68("0 VAR11"),
.VAR36(50),
.VAR65("0 VAR12"),
.VAR21("0 VAR11"),
.VAR58(50),
.VAR37("0 VAR12"),
.VAR2("0 VAR11"),
.VAR34(50),
.VAR40("VAR59"),
.VAR28("VAR59")
) VAR30 (
.rst (rst),
.VAR20 ({VAR25, VAR17}),
.VAR9 (VAR9),
.VAR16 ( ),
.VAR56 (1'b0),
.VAR69 (VAR69)
);
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/inputiso1n/sky130_fd_sc_lp__inputiso1n.functional.pp.v
| 1,857 |
module MODULE1 (
VAR11 ,
VAR2 ,
VAR6,
VAR12 ,
VAR3 ,
VAR5 ,
VAR1
);
output VAR11 ;
input VAR2 ;
input VAR6;
input VAR12 ;
input VAR3 ;
input VAR5 ;
input VAR1 ;
wire VAR10 ;
wire VAR4;
not VAR9 (VAR10 , VAR6 );
or VAR7 (VAR4, VAR2, VAR10 );
VAR8 VAR13 (VAR11 , VAR4, VAR12, VAR3);
endmodule
|
apache-2.0
|
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.