repo_name
stringlengths
6
79
path
stringlengths
4
249
size
int64
1.02k
768k
content
stringlengths
15
207k
license
stringclasses
14 values
sh-chris110/chris
FPGA/chris.system_ok/db/ip/soc_design/soc_design.v
26,825
module MODULE1 ( input wire VAR47, input wire VAR85 ); wire VAR178; wire [31:0] VAR48; wire VAR108; wire VAR133; wire [16:0] VAR78; wire [3:0] VAR216; wire VAR176; wire VAR170; wire VAR57; wire [31:0] VAR32; wire [3:0] VAR24; wire [31:0] VAR63; wire VAR153; wire [16:0] VAR34; wire VAR195; wire VAR22; wire [3:0] VAR38; wire VAR17; wire [31:0] VAR115; wire VAR4; wire [0:0] VAR154; wire VAR6; wire VAR39; wire [31:0] VAR80; wire [31:0] VAR166; wire [0:0] VAR199; wire [31:0] VAR105; wire VAR193; wire VAR59; wire [8:0] VAR156; wire VAR86; wire [3:0] VAR62; wire VAR15; wire [31:0] VAR125; wire VAR31; wire [31:0] VAR95; wire [13:0] VAR61; wire [3:0] VAR56; wire VAR146; wire [31:0] VAR192; wire VAR183; wire VAR74; wire [15:0] VAR120; wire [2:0] VAR29; wire VAR144; wire [15:0] VAR21; wire VAR222; wire VAR134; wire [31:0] VAR11; wire VAR84; wire VAR106; VAR142 VAR161 ( .clk (VAR178), .VAR207 (~VAR84), .VAR70 (VAR17), .VAR51 (VAR154), .VAR123 (~VAR6), .VAR98 (VAR115), .VAR72 (~VAR39), .VAR218 (VAR80), .VAR1 (VAR4), .VAR20 (VAR222) ); VAR103 VAR121 ( .clk (VAR178), .address (VAR61), .VAR16 (VAR183), .VAR25 (VAR31), .write (VAR146), .VAR194 (VAR95), .VAR75 (VAR192), .VAR173 (VAR56), .reset (VAR84), .VAR189 (VAR106) ); VAR37 VAR88 ( .clk (VAR178), .VAR220 (~VAR84), .address (VAR29), .VAR75 (VAR21), .VAR194 (VAR120), .VAR25 (VAR74), .VAR97 (~VAR144), .irq (VAR134) ); VAR91 VAR172 ( .VAR42 (VAR178), .VAR220 (~VAR84), .VAR194 (VAR166), .address (VAR199) ); VAR186 VAR198 ( .clk (VAR178), .VAR220 (~VAR84), .VAR189 (VAR106), .VAR7 (VAR78), .VAR46 (VAR216), .VAR135 (VAR176), .VAR94 (VAR48), .VAR8 (VAR108), .VAR180 (VAR57), .VAR181 (VAR32), .VAR30 (VAR24), .VAR99 (VAR170), .VAR165 (VAR133), .VAR221 (VAR34), .VAR128 (VAR195), .VAR167 (VAR63), .VAR164 (VAR153), .VAR145 (VAR38), .VAR190 (VAR22), .irq (VAR11), .VAR14 (), .VAR150 (VAR156), .VAR204 (VAR62), .VAR19 (VAR59), .VAR160 (VAR86), .VAR157 (VAR105), .VAR155 (VAR193), .VAR217 (VAR15), .VAR49 (VAR125), .VAR179 () ); VAR82 VAR152 ( .VAR96 (VAR47), .rst (~VAR85), .VAR201 (VAR178), .VAR65 () ); VAR5 VAR149 ( .VAR178 (VAR178), .VAR52 (VAR84), .VAR136 (VAR78), .VAR132 (VAR108), .VAR131 (VAR24), .VAR162 (VAR216), .VAR122 (VAR176), .VAR139 (VAR48), .VAR28 (VAR170), .VAR66 (VAR57), .VAR114 (VAR32), .VAR197 (VAR133), .VAR225 (VAR34), .VAR163 (VAR153), .VAR102 (VAR38), .VAR93 (VAR195), .VAR69 (VAR63), .VAR138 (VAR22), .VAR137 (VAR154), .VAR202 (VAR39), .VAR45 (VAR6), .VAR71 (VAR115), .VAR127 (VAR80), .VAR151 (VAR4), .VAR79 (VAR17), .VAR129 (VAR156), .VAR111 (VAR15), .VAR87 (VAR86), .VAR113 (VAR105), .VAR73 (VAR125), .VAR83 (VAR62), .VAR171 (VAR193), .VAR33 (VAR59), .VAR53 (VAR61), .VAR90 (VAR146), .VAR76 (VAR95), .VAR141 (VAR192), .VAR26 (VAR56), .VAR50 (VAR31), .VAR200 (VAR183), .VAR23 (VAR29), .VAR187 (VAR144), .VAR191 (VAR120), .VAR77 (VAR21), .VAR89 (VAR74), .VAR215 (VAR199), .VAR203 (VAR166) ); VAR213 VAR182 ( .clk (VAR178), .reset (VAR84), .VAR36 (VAR222), .VAR177 (VAR134), .VAR184 (VAR11) ); VAR209 #( .VAR175 (1), .VAR112 ("VAR54"), .VAR58 (2), .VAR147 (1), .VAR118 (1), .VAR81 (3), .VAR109 (1), .VAR60 (0), .VAR124 (0), .VAR185 (0), .VAR92 (0), .VAR140 (0), .VAR174 (0), .VAR169 (0), .VAR100 (0), .VAR210 (0), .VAR9 (0), .VAR206 (0), .VAR212 (0), .VAR35 (0), .VAR101 (0), .VAR148 (0), .VAR13 (0), .VAR205 (0) ) VAR44 ( .VAR27 (~VAR85), .clk (VAR178), .VAR211 (VAR84), .VAR189 (VAR106), .VAR219 (1'b0), .VAR10 (1'b0), .VAR196 (1'b0), .VAR188 (1'b0), .VAR214 (1'b0), .VAR158 (1'b0), .VAR3 (1'b0), .VAR208 (1'b0), .VAR224 (1'b0), .VAR67 (1'b0), .VAR110 (1'b0), .VAR119 (1'b0), .VAR168 (1'b0), .VAR12 (1'b0), .VAR107 (1'b0), .VAR159 (1'b0), .VAR55 (1'b0), .VAR2 (1'b0), .VAR223 (1'b0), .VAR18 (1'b0), .VAR130 (1'b0), .VAR41 (1'b0), .VAR68 (1'b0), .VAR126 (1'b0), .VAR64 (1'b0), .VAR43 (1'b0), .VAR117 (1'b0), .VAR40 (1'b0), .VAR116 (1'b0), .VAR143 (1'b0), .VAR104 (1'b0) ); endmodule
gpl-2.0
VCTLabs/DE1_SOC_Linux_FB
soc_system/submodules/soc_system_sysid_qsys.v
2,206
module MODULE1 ( address, VAR1, VAR2, VAR3 ) ; output [ 31: 0] VAR3; input address; input VAR1; input VAR2; wire [ 31: 0] VAR3; assign VAR3 = address ? 1481413105 : 2899645186; endmodule
epl-1.0
ad510/ee201l_cpu
InstrucMemoryHardcoded.v
6,138
module MODULE1 (VAR20, VAR21, VAR16, addr, VAR28, VAR27); parameter VAR25 = 8; parameter VAR4 = 256; input VAR20; input VAR21, VAR16; input [VAR25-1:0] VAR28; input [7:0] addr; output [VAR25-1:0] VAR27; reg [VAR25-1:0] VAR13; always @ (posedge VAR20) begin : VAR15 case (addr) 8'h0: VAR13 <= 32'VAR7; 8'h1: VAR13 <= 32'VAR18; 8'h2: VAR13 <= 32'VAR1; 8'h3: VAR13 <= 32'VAR29; 8'h4: VAR13 <= 32'VAR26; 8'h5: VAR13 <= 32'VAR19; 8'h6: VAR13 <= 32'VAR6; 8'h10: VAR13 <= 32'h01000001; 8'h11: VAR13 <= 32'VAR12; 8'h12: VAR13 <= 32'h000202c1; 8'h13: VAR13 <= 32'VAR6; 8'h14: VAR13 <= 32'h00030001; 8'h15: VAR13 <= 32'VAR3; 8'h16: VAR13 <= 32'h02fb03c4; 8'h17: VAR13 <= 32'VAR24; 8'h18: VAR13 <= 32'h02fd02c4; 8'h19: VAR13 <= 32'VAR5; 8'h20: VAR13 <= 32'VAR23; 8'h21: VAR13 <= 32'VAR11; 8'h22: VAR13 <= 32'VAR14; 8'h23: VAR13 <= 32'VAR10; 8'h24: VAR13 <= 32'VAR2; 8'h25: VAR13 <= 32'h02fb01c4; 8'h26: VAR13 <= 32'VAR22; 8'h27: VAR13 <= 32'h02fd00c4; 8'h28: VAR13 <= 32'VAR9; 8'h29: VAR13 <= 32'VAR8; default: VAR13 <= 32'VAR17; endcase end assign VAR27 = VAR13; endmodule
mit
markusC64/1541ultimate2
fpga/nios_solo/nios_solo/synthesis/submodules/nios_solo_nios2_gen2_0_cpu_debug_slave_wrapper.v
9,640
module MODULE1 ( VAR18, VAR41, clk, VAR52, VAR10, VAR40, VAR44, VAR39, VAR42, VAR33, VAR12, VAR26, VAR46, VAR35, VAR13, VAR31, VAR48, VAR55, VAR50, VAR3, VAR36, VAR53, VAR28, VAR19, VAR24, VAR23, VAR14, VAR29, VAR1, VAR17, VAR30, VAR22, VAR25 ) ; output [ 37: 0] VAR36; output VAR53; output VAR28; output VAR19; output VAR24; output VAR23; output VAR14; output VAR29; output VAR1; output VAR17; output VAR30; output VAR22; output VAR25; input [ 31: 0] VAR18; input [ 31: 0] VAR41; input clk; input VAR52; input VAR10; input VAR40; input VAR44; input VAR39; input VAR42; input VAR33; input VAR12; input VAR26; input VAR46; input [ 35: 0] VAR35; input VAR13; input [ 6: 0] VAR31; input VAR48; input VAR55; input VAR50; input VAR3; wire [ 37: 0] VAR36; wire VAR53; wire [ 37: 0] VAR38; wire VAR28; wire VAR19; wire VAR24; wire VAR23; wire VAR14; wire VAR29; wire VAR1; wire VAR17; wire VAR30; wire VAR22; wire VAR25; wire VAR21; wire [ 1: 0] VAR51; wire [ 1: 0] VAR2; wire VAR32; wire VAR16; wire VAR54; wire VAR47; wire VAR49; wire VAR57; wire VAR4; VAR27 VAR34 ( .VAR18 (VAR18), .VAR41 (VAR41), .VAR52 (VAR52), .VAR10 (VAR10), .VAR40 (VAR40), .VAR44 (VAR44), .VAR39 (VAR39), .VAR56 (VAR51), .VAR5 (VAR2), .VAR53 (VAR53), .VAR20 (VAR32), .VAR42 (VAR42), .VAR33 (VAR33), .VAR12 (VAR12), .VAR26 (VAR26), .VAR38 (VAR38), .VAR28 (VAR28), .VAR45 (VAR54), .VAR6 (VAR47), .VAR15 (VAR49), .VAR46 (VAR46), .VAR35 (VAR35), .VAR13 (VAR13), .VAR31 (VAR31), .VAR48 (VAR48), .VAR55 (VAR55), .VAR50 (VAR50), .VAR3 (VAR3), .VAR37 (VAR21), .VAR43 (VAR16), .VAR9 (VAR4) ); VAR8 VAR7 ( .clk (clk), .VAR56 (VAR51), .VAR36 (VAR36), .VAR38 (VAR38), .VAR19 (VAR19), .VAR24 (VAR24), .VAR23 (VAR23), .VAR14 (VAR14), .VAR29 (VAR29), .VAR1 (VAR1), .VAR17 (VAR17), .VAR30 (VAR30), .VAR22 (VAR22), .VAR25 (VAR25), .VAR11 (VAR57), .VAR9 (VAR4) ); assign VAR54 = 1'b0; assign VAR47 = 1'b0; assign VAR16 = 1'b0; assign VAR21 = 1'b0; assign VAR32 = 1'b0; assign VAR4 = 1'b0; assign VAR57 = 1'b0; assign VAR51 = 2'b0; endmodule
gpl-3.0
shkkgs/DE4-multicore-network-processor-with-multiple-hardware-monitors-
DE4_network_processor_4cores_6monitors_release/lib/verilog/core/bin_cam/src/dpram.v
8,859
module MODULE1 ( VAR13, VAR9, VAR5, VAR69, VAR18, VAR79, VAR33, VAR66 ); parameter VAR2 = "VAR26 VAR46"; parameter VAR12 = 8; localparam VAR49 = 2**VAR12; parameter VAR48 = 32; localparam VAR77 = VAR34(VAR48); localparam VAR70 = 2**VAR77; localparam VAR62 = VAR49 * VAR70; localparam VAR3 = VAR12 + VAR77; input VAR13; input [VAR12-1:0] VAR9; input VAR5; input VAR69; input [VAR3-1:0]VAR18; input VAR79; input VAR33; output [VAR70-1:0] VAR66; tri1 VAR69; tri1 VAR79; tri0 VAR33; wire [VAR70-1:0] VAR45; wire [VAR70-1:0] VAR66 = VAR45; VAR55 VAR65 ( .VAR14 ( VAR33 ), .VAR73 ( VAR79 ), .VAR43 ( VAR5 ), .VAR23 ( VAR18 ), .VAR60 ( VAR9 ), .VAR7 ( VAR69 ), .VAR4 ( VAR13 ), .VAR76 ( VAR45 ), .VAR64 ( 1'b0 ), .VAR1 ( 1'b0 ), .VAR36 ( 1'b0 ), .VAR19 ( 1'b0 ), .VAR39 ( 1'b1 ), .VAR21 ( 1'b1 ), .VAR8 ( 1'b1 ), .VAR37 ( 1'b1 ), .VAR42 ( 1'b1 ), .VAR30 ( 1'b1 ), .VAR59 ( {VAR70{1'b1}} ), .VAR10 ( ), .VAR16 ( ), .VAR52 ( 1'b1 ), .VAR29 ( 1'b0 ) ); VAR65.VAR63 = "VAR27", VAR65.VAR57 = "VAR61", VAR65.VAR56 = "VAR35", VAR65.VAR50 = "VAR35", VAR65.VAR15 = "VAR35", VAR65.VAR31 = "MODULE1.VAR71" VAR65.VAR31 = "MODULE1.VAR75" , VAR65.VAR58 = "VAR6", VAR65.VAR24 = VAR2, VAR65.VAR72 = "VAR55", VAR65.VAR25 = VAR62, VAR65.VAR11 = VAR49, VAR65.VAR51 = "VAR47", VAR65.VAR28 = "VAR27", VAR65.VAR22 = "VAR74", VAR65.VAR17 = "VAR41", VAR65.VAR68 = "VAR40", VAR65.VAR67 = "VAR61", VAR65.VAR44 = VAR3, VAR65.VAR54 = VAR12, VAR65.VAR20 = 1, VAR65.VAR32 = VAR70, VAR65.VAR38 = 1; function integer VAR34; input [31:0] VAR53; integer VAR78; begin VAR34 = 1; for (VAR78=0; 2**VAR78 < VAR53; VAR78=VAR78+1) VAR34 = VAR78 + 1; end endfunction endmodule
mit
google/skywater-pdk-libs-sky130_fd_sc_hdll
cells/o22a/sky130_fd_sc_hdll__o22a.pp.blackbox.v
1,393
module MODULE1 ( VAR6 , VAR8 , VAR9 , VAR1 , VAR5 , VAR4, VAR3, VAR2 , VAR7 ); output VAR6 ; input VAR8 ; input VAR9 ; input VAR1 ; input VAR5 ; input VAR4; input VAR3; input VAR2 ; input VAR7 ; endmodule
apache-2.0
google/skywater-pdk-libs-sky130_fd_sc_ms
cells/dlclkp/sky130_fd_sc_ms__dlclkp.pp.symbol.v
1,270
module MODULE1 ( input VAR2 , input VAR3, output VAR1, input VAR4 , input VAR5, input VAR7, input VAR6 ); endmodule
apache-2.0
ShepardSiegel/ocpi
coregen/dram_k7_mig11/mig_7series_v1_1/user_design/rtl/controller/bank_mach.v
29,834
module MODULE1 # ( parameter VAR172 = 100, parameter VAR20 = "1T", parameter VAR86 = 3, parameter VAR125 = 2, parameter VAR42 = "8", parameter VAR85 = 12, parameter VAR18 = 4, parameter VAR175 = 5, parameter VAR96 = 8, parameter VAR176 = "VAR148", parameter VAR152 = "VAR164", parameter VAR170 = "VAR164", parameter VAR77 = 1, parameter VAR33 = 4, parameter VAR57 = 2, parameter VAR167 = 2, parameter VAR103 = 2, parameter VAR91 = 1, parameter VAR25 = 0, parameter VAR59 = 20, parameter VAR147 = 5, parameter VAR155 = 44, parameter VAR35 = 4, parameter VAR26 = 10, parameter VAR128 = 2, parameter VAR133 = 6, parameter VAR29 = "VAR126", parameter VAR174 = 16, parameter VAR62 = 2, parameter VAR65 = 4, parameter VAR76 = 16, parameter VAR136 = "40", parameter VAR156 = "120", parameter VAR157 = 2, parameter VAR14 = 8'b00000101, parameter VAR110 = 8'b00001010, parameter VAR17 = 64 ) ( output VAR137, output VAR113, output [VAR125-1:0] VAR13, output [VAR76-1:0] VAR143, output [VAR86-1:0] VAR134, output [VAR96-1:0] VAR168, output VAR10, output [VAR62-1:0] VAR71, output VAR83, output VAR98, output [VAR76-1:0] VAR72, output VAR111, output [VAR96-1:0] VAR27, output wire [VAR57-1:0] VAR108, output wire [VAR57-1:0] VAR7, output wire [VAR57-1:0] VAR53, output wire [VAR57*VAR76-1:0] VAR11, output wire [VAR57*VAR86-1:0] VAR166, output wire [VAR18*VAR91*VAR57-1:0] VAR100, output wire [3:0] VAR118, output wire [3:0] VAR122, output [2:0] VAR145, output [5:0] VAR45, output VAR64, output VAR36, output [VAR62:0] VAR142, output VAR93, output wire [VAR33-1:0] VAR104, output wire [VAR33-1:0] VAR109, output wire VAR158, output VAR4, output wire [VAR174-1:0] VAR124, output wire [VAR174-1:0] VAR139, output wire [VAR174-1:0] VAR31, output wire [(VAR65*VAR33)-1:0] VAR116, input [VAR86-1:0] VAR6, input [5:0] VAR123, input clk, input [2:0] VAR94, input [VAR85-1:0] VAR171, input [VAR96-1:0] VAR161, input VAR54, input VAR63, input VAR102, input VAR119, input [VAR65-1:0] VAR2, input VAR24, input [VAR65-1:0] VAR115, input VAR149, input [VAR62-1:0] VAR47, input VAR146, input VAR50, input VAR154, input [VAR62-1:0] VAR12, input [VAR62-1:0] VAR19, input [VAR96-1:0] VAR84, input VAR23, input [VAR76-1:0] VAR22, input rst, input VAR34, input [7:0] VAR66, input [7:0] VAR44, input VAR177, input [VAR65-1:0] VAR40 ); function integer VAR49 (input integer VAR34); begin VAR34 = VAR34 - 1; for (VAR49=1; VAR34>1; VAR49=VAR49+1) VAR34 = VAR34 >> 1; end endfunction localparam VAR81 = (VAR33 *VAR62) - 1; localparam VAR58 = (VAR33 * VAR86) - 1; localparam VAR127 = (VAR33 * VAR76) - 1; localparam VAR153 = (VAR33 * VAR96) - 1; localparam VAR55 = (VAR57 == 1) ? VAR59 : (VAR57 == 2) ? ((VAR59/2) + (VAR59 % 2)) : ((VAR59/4) + ((VAR59%4) ? 1 : 0)); localparam VAR129 = VAR175 + ((VAR42 == "4") ? 2 : 4) + VAR133; localparam VAR150 = (VAR57 == 1) ? VAR129 : (VAR57 == 2) ? (VAR129/2) + ((VAR20 == "2T") ? VAR129%2 : 1) : (VAR129/4) + ((VAR20 == "2T") ? ((VAR129%4) ? 1 : 0) : 2); localparam VAR130 = VAR49(((VAR55 > VAR150) ? VAR55 : VAR150) - 1); wire VAR80; wire VAR78; wire VAR160; wire VAR28; wire [VAR125-1:0] VAR140; wire VAR39; wire VAR68; wire VAR1; wire VAR30; wire [VAR125-1:0] VAR89; wire VAR169; wire [VAR125-1:0] VAR52; wire VAR178; wire VAR165; wire VAR112; wire [VAR33-1:0] VAR131; wire [VAR33-1:0] VAR106; wire [VAR33-1:0] VAR61; wire [VAR33-1:0] VAR173; wire [VAR33-1:0] VAR8; wire [VAR33-1:0] VAR151; wire [VAR153:0] VAR41; wire [VAR33-1:0] VAR162; wire [VAR81:0] VAR163; wire [VAR58:0] VAR9; wire [VAR127:0] VAR69; wire [VAR127:0] VAR3; wire [VAR33-1:0] VAR38; wire [VAR33-1:0] VAR114; wire [VAR33-1:0] VAR141; wire [VAR33-1:0] VAR5; wire [VAR33-1:0] VAR51; wire [VAR127:0] VAR120; wire [VAR33-1:0] VAR73; wire [VAR33-1:0] VAR82; wire [VAR33-1:0] VAR16; wire [VAR33-1:0] VAR132; wire [VAR33-1:0] VAR75; wire [VAR33-1:0] VAR79; wire [VAR33-1:0] VAR48; wire [VAR33-1:0] VAR135; wire [VAR33-1:0] VAR32; wire [VAR33-1:0] VAR67; wire [VAR33-1:0] VAR88; wire [VAR33-1:0] VAR117; wire [VAR33-1:0] VAR21; wire [VAR33-1:0] VAR97; wire [VAR33-1:0] VAR15; wire [VAR33-1:0] VAR101; wire [VAR33-1:0] VAR107; wire [VAR33-1:0] VAR56; wire [(VAR130*VAR33)-1:0] VAR74; genvar VAR95; generate for (VAR95=0; VAR95<VAR33; VAR95=VAR95+1) begin:VAR87 VAR87 # ( .VAR172 (VAR172), .VAR20 (VAR20), .VAR86 (VAR86), .VAR125 (VAR125), .VAR42 (VAR42), .VAR85 (VAR85), .VAR175 (VAR175), .VAR96 (VAR96), .VAR176 (VAR176), .VAR170 (VAR170), .VAR95 (VAR95), .VAR33 (VAR33), .VAR57 (VAR57), .VAR167 (VAR167), .VAR103 (VAR103), .VAR25 (VAR25), .VAR55 (VAR55), .VAR147 (VAR147), .VAR35 (VAR35), .VAR26 (VAR26), .VAR150 (VAR150), .VAR29 (VAR29), .VAR62 (VAR62), .VAR65 (VAR65), .VAR130 (VAR130), .VAR76 (VAR76), .VAR157 (VAR157)) VAR144 (.VAR82 (VAR82[VAR95]), .VAR99 ({2{VAR82}}), .VAR16 (VAR16[VAR95]), .VAR60 ({2{VAR16}}), .VAR131 (VAR131[VAR95]), .VAR106 (VAR106[VAR95]), .VAR61 (VAR61[VAR95]), .VAR173 (VAR173[VAR95]), .VAR8 (VAR8[VAR95]), .VAR104 (VAR104[VAR95]), .VAR151 (VAR151[VAR95]), .VAR109 (VAR109[VAR95]), .VAR41 (VAR41[(VAR95*VAR96)+:VAR96]), .VAR162 (VAR162[VAR95]), .VAR163 (VAR163[(VAR95*VAR62)+:VAR62]), .VAR9 (VAR9[(VAR95*VAR86)+:VAR86]), .VAR69 (VAR69[(VAR95*VAR76)+:VAR76]), .VAR3 (VAR3[(VAR95*VAR76)+:VAR76]), .VAR114 (VAR114[VAR95]), .VAR141 (VAR141[VAR95]), .VAR38 (VAR38[VAR95]), .VAR5 (VAR5[VAR95]), .VAR51 (VAR51[VAR95]), .VAR120 (VAR120[(VAR95*VAR76)+:VAR76]), .VAR73 (VAR73[VAR95]), .VAR124 (VAR124[(VAR95*VAR65)+:VAR65]), .VAR139 (VAR139[(VAR95*VAR65)+:VAR65]), .VAR31 (VAR31[(VAR95*VAR65)+:VAR65]), .VAR132 (VAR132[VAR95]), .VAR75 (VAR75[VAR95]), .VAR79 (VAR79[VAR95]), .VAR43 ({2{VAR79}}), .VAR48 (VAR48[VAR95]), .VAR90 ({2{VAR48}}), .VAR135 (VAR135[VAR95]), .VAR32 (VAR32[VAR95]), .VAR67 (VAR67[VAR95]), .VAR138 ({2{VAR67}}), .VAR88 (VAR88[VAR95]), .VAR37 ({2{VAR163}}), .VAR117 (VAR117[VAR95]), .VAR21 (VAR21[VAR95]), .VAR97 (VAR97[VAR95]), .VAR159 ({2{VAR97}}), .VAR15 (VAR15[VAR95]), .VAR101 (VAR101[VAR95]), .VAR107 (VAR107[VAR95]), .VAR56 (VAR56[VAR95]), .VAR74 (VAR74[(VAR95*VAR130)+:VAR130]), .VAR70 ({2{VAR74}}), .VAR116 (VAR116[VAR95*VAR65+:VAR65]), .VAR80 (VAR80), .VAR78 (VAR78), .VAR160 (VAR160), .VAR6 (VAR6[VAR86-1:0]), .clk (clk), .VAR94 (VAR94[2:0]), .VAR171 (VAR171[VAR85-1:0]), .VAR161 (VAR161[VAR96-1:0]), .VAR63 (VAR63), .VAR102 (VAR102), .VAR119 (VAR119), .VAR140 (VAR140[VAR125-1:0]), .VAR2 (VAR2[VAR65-1:0]), .VAR24 (VAR24), .VAR115 (VAR115[VAR65-1:0]), .VAR149 (VAR149), .VAR142 (VAR142[VAR62:0]), .VAR93 (VAR93), .VAR68 (VAR68), .VAR1 (VAR1), .VAR30 (VAR30), .VAR47 (VAR47[VAR62-1:0]), .VAR146 (VAR146), .VAR50 (VAR50), .VAR89 (VAR89[VAR125-1:0]), .VAR4 (VAR4), .VAR169 (VAR169), .VAR12 (VAR12[VAR62-1:0]), .VAR19 (VAR19[VAR62-1:0]), .VAR52 (VAR52[VAR125-1:0]), .VAR84 (VAR84[VAR96-1:0]), .VAR23 (VAR23), .VAR22 (VAR22[VAR76-1:0]), .rst (rst), .VAR158 (VAR158), .VAR178 (VAR178), .VAR34 (VAR34), .VAR177 (VAR177), .VAR165 (VAR165), .VAR112 (VAR112), .VAR40 (VAR40[VAR65-1:0])); end endgenerate VAR105 # ( .VAR172 (VAR172), .VAR125 (VAR125), .VAR77 (VAR77), .VAR33 (VAR33), .VAR57 (VAR57), .VAR25 (VAR25), .VAR155 (VAR155), .VAR62 (VAR62), .VAR65 (VAR65), .VAR175 (VAR175), .VAR17 (VAR17)) VAR121 (.VAR107 (VAR107[VAR33-1:0]), .VAR80 (VAR80), .VAR113 (VAR113), .VAR137 (VAR137), .VAR169 (VAR169), .VAR4 (VAR4), .VAR78 (VAR78), .VAR52 (VAR52[VAR125-1:0]), .VAR140 (VAR140[VAR125-1:0]), .VAR89 (VAR89[VAR125-1:0]), .VAR160 (VAR160), .VAR13 (VAR13[VAR125-1:0]), .VAR1 (VAR1), .VAR112 (VAR112), .VAR165 (VAR165), .VAR36 (VAR36), .VAR30 (VAR30), .VAR28 (VAR28), .VAR39 (VAR39), .clk (clk), .rst (rst), .VAR132 (VAR132[VAR33-1:0]), .VAR54 (VAR54), .VAR154 (VAR154), .VAR177 (VAR177), .VAR75 (VAR75[VAR33-1:0]), .VAR117 (VAR117[VAR33-1:0]), .VAR135 (VAR135[VAR33-1:0]), .VAR32 (VAR32[VAR33-1:0]), .VAR21 (VAR21[VAR33-1:0]), .VAR15 (VAR15[VAR33-1:0]), .VAR48 (VAR48[VAR33-1:0]), .VAR101 (VAR101[VAR33-1:0]), .VAR56 (VAR56[VAR33-1:0]), .VAR94 (VAR94[2:0]), .VAR119 (VAR119), .VAR146 (VAR146), .VAR50 (VAR50), .VAR88 (VAR88[VAR33-1:0]), .VAR79 (VAR79[VAR33-1:0]), .VAR68 (VAR68), .VAR142 (VAR142[VAR62:0]), .VAR66 (VAR66[7:0]), .VAR44 (VAR44[7:0])); VAR46 # ( .VAR172 (VAR172), .VAR20 (VAR20), .VAR58 (VAR58), .VAR86 (VAR86), .VAR42 (VAR42), .VAR18 (VAR18), .VAR175 (VAR175), .VAR153 (VAR153), .VAR96 (VAR96), .VAR176 (VAR176), .VAR152 (VAR152), .VAR170 (VAR170), .VAR33 (VAR33), .VAR57 (VAR57), .VAR91 (VAR91), .VAR103 (VAR103), .VAR59 (VAR59), .VAR147 (VAR147), .VAR128 (VAR128), .VAR133 (VAR133), .VAR81 (VAR81), .VAR62 (VAR62), .VAR127 (VAR127), .VAR76 (VAR76), .VAR136 (VAR136), .VAR156 (VAR156), .VAR14 (VAR14), .VAR110 (VAR110)) VAR92 (.VAR106 (VAR106[VAR33-1:0]), .VAR143 (VAR143[VAR76-1:0]), .VAR134 (VAR134[VAR86-1:0]), .VAR168 (VAR168[VAR96-1:0]), .VAR10 (VAR10), .VAR71 (VAR71[VAR62-1:0]), .VAR83 (VAR83), .VAR98 (VAR98), .VAR72 (VAR72[VAR76-1:0]), .VAR111 (VAR111), .VAR27 (VAR27[VAR96-1:0]), .VAR166 (VAR166), .VAR11 (VAR11), .VAR108 (VAR108), .VAR7 (VAR7), .VAR53 (VAR53), .VAR100 (VAR100), .VAR118 (VAR118), .VAR122 (VAR122), .VAR145 (VAR145), .VAR45 (VAR45), .VAR142 (VAR142[VAR62:0]), .VAR68 (VAR68), .VAR104 (VAR104[VAR33-1:0]), .VAR151 (VAR151[VAR33-1:0]), .VAR158 (VAR158), .VAR178 (VAR178), .VAR109 (VAR109[VAR33-1:0]), .VAR93 (VAR93), .VAR64 (VAR64), .VAR54 (VAR54), .VAR123 (VAR123), .VAR3 (VAR3[VAR127:0]), .VAR173 (VAR173[VAR33-1:0]), .VAR28 (VAR28), .VAR39 (VAR39), .VAR47 (VAR47[VAR62-1:0]), .VAR50 (VAR50), .VAR141 (VAR141[VAR33-1:0]), .VAR9 (VAR9[VAR58:0]), .VAR51 (VAR51[VAR33-1:0]), .VAR41 (VAR41[VAR153:0]), .VAR38 (VAR38[VAR33-1:0]), .VAR163 (VAR163[VAR81:0]), .VAR5 (VAR5[VAR33-1:0]), .VAR69 (VAR69[VAR127:0]), .VAR162 (VAR162[VAR33-1:0]), .VAR114 (VAR114[VAR33-1:0]), .VAR120 (VAR120[VAR127:0]), .VAR73 (VAR73[VAR33-1:0]), .VAR8 (VAR8[VAR33-1:0]), .VAR131 (VAR131[VAR33-1:0]), .VAR61 (VAR61[VAR33-1:0]), .VAR66 (VAR66[7:0]), .VAR44 (VAR44[7:0]), .clk (clk), .rst (rst)); endmodule
lgpl-3.0
google/skywater-pdk-libs-sky130_fd_sc_ms
cells/or3b/sky130_fd_sc_ms__or3b.functional.v
1,371
module MODULE1 ( VAR4 , VAR3 , VAR2 , VAR6 ); output VAR4 ; input VAR3 ; input VAR2 ; input VAR6; wire VAR7 ; wire VAR9; not VAR8 (VAR7 , VAR6 ); or VAR1 (VAR9, VAR2, VAR3, VAR7 ); buf VAR5 (VAR4 , VAR9 ); endmodule
apache-2.0
efabless/openlane
designs/chacha/src/chacha.v
30,533
module MODULE2( input wire clk, input wire VAR15, input wire VAR159, input wire VAR172, input wire [7 : 0] addr, input wire [31 : 0] VAR143, output wire [31 : 0] VAR18 ); localparam VAR87 = 8'h00; localparam VAR109 = 8'h01; localparam VAR4 = 8'h02; localparam VAR86 = 8'h08; localparam VAR95 = 0; localparam VAR171 = 1; localparam VAR169 = 8'h09; localparam VAR119 = 0; localparam VAR166 = 8'h0a; localparam VAR37 = 0; localparam VAR34 = 8'h0b; localparam VAR187 = 4; localparam VAR181 = 0; localparam VAR58 = 8'h10; localparam VAR7 = 8'h17; localparam VAR75 = 8'h20; localparam VAR66 = 8'h21; localparam VAR56 = 8'h40; localparam VAR51 = 8'h4f; localparam VAR25 = 8'h80; localparam VAR40 = 8'h8f; localparam VAR173 = 32'h63686163; localparam VAR104 = 32'h68612020; localparam VAR12 = 32'h302e3830; localparam VAR194 = 64'h0; reg VAR27; reg VAR117; reg VAR63; reg VAR33; reg VAR49; reg VAR8; reg [4 : 0] VAR127; reg VAR55; reg [31 : 0] VAR190 [0 : 7]; reg VAR170; reg [31 : 0] VAR84[0 : 1]; reg VAR103; reg [31 : 0] VAR164 [0 : 15]; reg VAR48; wire [255 : 0] VAR89; wire [63 : 0] VAR11; wire VAR16; wire [511 : 0] VAR148; wire [511 : 0] VAR133; wire VAR96; reg [31 : 0] VAR20; assign VAR89 = {VAR190[0], VAR190[1], VAR190[2], VAR190[3], VAR190[4], VAR190[5], VAR190[6], VAR190[7]}; assign VAR11 = {VAR84[0], VAR84[1]}; assign VAR148 = {VAR164[00], VAR164[01], VAR164[02], VAR164[03], VAR164[04], VAR164[05], VAR164[06], VAR164[07], VAR164[08], VAR164[09], VAR164[10], VAR164[11], VAR164[12], VAR164[13], VAR164[14], VAR164[15]}; assign VAR18 = VAR20; MODULE1 MODULE5 ( .clk(clk), .VAR15(VAR15), .VAR47(VAR27), .VAR6(VAR63), .VAR50(VAR89), .VAR129(VAR49), .VAR113(VAR11), .VAR153(VAR194), .VAR68(VAR127), .VAR161(VAR148), .ready(VAR16), .VAR5(VAR133), .VAR26(VAR96) ); always @ (posedge clk) begin : VAR17 integer VAR105; if (!VAR15) begin VAR27 <= 0; VAR63 <= 0; VAR49 <= 0; VAR127 <= 5'h0; VAR84[0] <= 32'h0; VAR84[1] <= 32'h0; for (VAR105 = 0 ; VAR105 < 8 ; VAR105 = VAR105 + 1) VAR190[VAR105] <= 32'h0; for (VAR105 = 0 ; VAR105 < 16 ; VAR105 = VAR105 + 1) VAR164[VAR105] <= 32'h0; end else begin VAR27 <= VAR117; VAR63 <= VAR33; if (VAR8) VAR49 <= VAR143[VAR37]; if (VAR55) VAR127 <= VAR143[VAR187 : VAR181]; if (VAR170) VAR190[addr[2 : 0]] <= VAR143; if (VAR103) VAR84[addr[0]] <= VAR143; if (VAR48) VAR164[addr[3 : 0]] <= VAR143; end end always @* begin : VAR182 VAR8 = 1'h0; VAR55 = 1'h0; VAR170 = 1'h0; VAR103 = 1'h0; VAR48 = 1'h0; VAR117 = 1'h0; VAR33 = 1'h0; VAR20 = 32'h0; if (VAR159) begin if (VAR172) begin if (addr == VAR86) begin VAR117 = VAR143[VAR95]; VAR33 = VAR143[VAR171]; end if (addr == VAR166) VAR8 = 1; if (addr == VAR34) VAR55 = 1; if ((addr >= VAR58) && (addr <= VAR7)) VAR170 = 1; if ((addr >= VAR75) && (addr <= VAR66)) VAR103 = 1; if ((addr >= VAR56) && (addr <= VAR51)) VAR48 = 1; end else begin if ((addr >= VAR58) && (addr <= VAR7)) VAR20 = VAR190[addr[2 : 0]]; if ((addr >= VAR25) && (addr <= VAR40)) VAR20 = VAR133[(15 - (addr - VAR25)) * 32 +: 32]; case (addr) VAR87: VAR20 = VAR173; VAR109: VAR20 = VAR104; VAR4: VAR20 = VAR12; VAR86: VAR20 = {30'h0, VAR63, VAR27}; VAR169: VAR20 = {30'h0, VAR96, VAR16}; VAR166: VAR20 = {31'h0, VAR49}; VAR34: VAR20 = {27'h0, VAR127}; VAR75: VAR20 = VAR84[0]; VAR66: VAR20 = VAR84[1]; default: begin end endcase end end end endmodule module MODULE1( input wire clk, input wire VAR15, input wire VAR47, input wire VAR6, input wire [255 : 0] VAR50, input wire VAR129, input wire [63 : 0] VAR113, input wire [63 : 0] VAR153, input wire [4 : 0] VAR68, input wire [511 : 0] VAR161, output wire ready, output wire [511 : 0] VAR5, output wire VAR26 ); localparam VAR183 = 0; localparam VAR39 = 1; localparam VAR111 = 4'h8; localparam VAR154 = 32'h61707865; localparam VAR167 = 32'h3120646e; localparam VAR156 = 32'h79622d36; localparam VAR118 = 32'h6b206574; localparam VAR192 = 32'h61707865; localparam VAR72 = 32'h3320646e; localparam VAR144 = 32'h79622d32; localparam VAR146 = 32'h6b206574; localparam VAR112 = 3'h0; localparam VAR77 = 3'h1; localparam VAR94 = 3'h2; localparam VAR150 = 3'h3; localparam VAR81 = 3'h4; function [31 : 0] VAR64(input [31 : 0] VAR162); begin VAR64 = {VAR162[7 : 0], VAR162[15 : 8], VAR162[23 : 16], VAR162[31 : 24]}; end endfunction reg [31 : 0] VAR106 [0 : 15]; reg [31 : 0] VAR149 [0 : 15]; reg VAR83; reg [511 : 0] VAR107; reg [511 : 0] VAR188; reg VAR180; reg VAR35; reg VAR110; reg VAR19; reg VAR123; reg VAR101; reg VAR14; reg VAR115; reg [3 : 0] VAR32; reg [3 : 0] VAR145; reg VAR191; reg VAR44; reg VAR125; reg [31 : 0] VAR28; reg [31 : 0] VAR54; reg VAR1; reg [31 : 0] VAR121; reg [31 : 0] VAR108; reg VAR160; reg VAR67; reg VAR38; reg VAR136; reg VAR93; reg VAR60; reg [2 : 0] VAR9; reg [2 : 0] VAR73; reg VAR193; reg [31 : 0] VAR70 [0 : 15]; reg [31 : 0] VAR53 [0 : 15]; reg [511 : 0] VAR178; reg [31 : 0] VAR186 [0 : 15]; reg VAR122; reg VAR71; reg VAR165; reg [31 : 0] VAR184; reg [31 : 0] VAR13; reg [31 : 0] VAR85; reg [31 : 0] VAR92; wire [31 : 0] VAR3; wire [31 : 0] VAR116; wire [31 : 0] VAR140; wire [31 : 0] VAR43; reg [31 : 0] VAR175; reg [31 : 0] VAR195; reg [31 : 0] VAR61; reg [31 : 0] VAR52; wire [31 : 0] VAR138; wire [31 : 0] VAR57; wire [31 : 0] VAR98; wire [31 : 0] VAR134; reg [31 : 0] VAR155; reg [31 : 0] VAR185; reg [31 : 0] VAR62; reg [31 : 0] VAR82; wire [31 : 0] VAR176; wire [31 : 0] VAR30; wire [31 : 0] VAR163; wire [31 : 0] VAR46; reg [31 : 0] VAR78; reg [31 : 0] VAR99; reg [31 : 0] VAR45; reg [31 : 0] VAR22; wire [31 : 0] VAR24; wire [31 : 0] VAR36; wire [31 : 0] VAR10; wire [31 : 0] VAR91; MODULE3 MODULE3( .VAR88(VAR184), .VAR130(VAR13), .VAR102(VAR85), .VAR31(VAR92), .VAR97(VAR3), .VAR23(VAR116), .VAR79(VAR140), .VAR131(VAR43) ); MODULE3 MODULE1( .VAR88(VAR175), .VAR130(VAR195), .VAR102(VAR61), .VAR31(VAR52), .VAR97(VAR138), .VAR23(VAR57), .VAR79(VAR98), .VAR131(VAR134) ); MODULE3 MODULE4( .VAR88(VAR155), .VAR130(VAR185), .VAR102(VAR62), .VAR31(VAR82), .VAR97(VAR176), .VAR23(VAR30), .VAR79(VAR163), .VAR131(VAR46) ); MODULE3 MODULE2( .VAR88(VAR78), .VAR130(VAR99), .VAR102(VAR45), .VAR31(VAR22), .VAR97(VAR24), .VAR23(VAR36), .VAR79(VAR10), .VAR131(VAR91) ); assign VAR5 = VAR107; assign VAR26 = VAR180; assign ready = VAR136; always @ (posedge clk) begin : VAR17 integer VAR105; if (!VAR15) begin for (VAR105 = 0 ; VAR105 < 16 ; VAR105 = VAR105 + 1) VAR106[VAR105] <= 32'h0; VAR107 <= 512'h0; VAR180 <= 0; VAR19 <= VAR183; VAR32 <= 0; VAR28 <= 32'h0; VAR121 <= 32'h0; VAR9 <= VAR112; VAR136 <= 1; end else begin if (VAR83) begin for (VAR105 = 0 ; VAR105 < 16 ; VAR105 = VAR105 + 1) VAR106[VAR105] <= VAR149[VAR105]; end if (VAR165) VAR107 <= VAR188; if (VAR110) VAR180 <= VAR35; if (VAR101) VAR19 <= VAR123; if (VAR191) VAR32 <= VAR145; if (VAR1) VAR28 <= VAR54; if (VAR160) VAR121 <= VAR108; if (VAR60) VAR136 <= VAR93; if (VAR193) VAR9 <= VAR73; end end always @* begin : VAR21 reg [31 : 0] VAR124; reg [31 : 0] VAR76; reg [31 : 0] VAR128; reg [31 : 0] VAR42; reg [31 : 0] VAR137; reg [31 : 0] VAR179; reg [31 : 0] VAR120; reg [31 : 0] VAR151; VAR124 = VAR64(VAR50[255 : 224]); VAR76 = VAR64(VAR50[223 : 192]); VAR128 = VAR64(VAR50[191 : 160]); VAR42 = VAR64(VAR50[159 : 128]); VAR137 = VAR64(VAR50[127 : 96]); VAR179 = VAR64(VAR50[95 : 64]); VAR120 = VAR64(VAR50[63 : 32]); VAR151 = VAR64(VAR50[31 : 0]); VAR186[04] = VAR124; VAR186[05] = VAR76; VAR186[06] = VAR128; VAR186[07] = VAR42; VAR186[12] = VAR28; VAR186[13] = VAR121; VAR186[14] = VAR64(VAR113[63 : 32]); VAR186[15] = VAR64(VAR113[31 : 0]); if (VAR129) begin VAR186[00] = VAR192; VAR186[01] = VAR72; VAR186[02] = VAR144; VAR186[03] = VAR146; VAR186[08] = VAR137; VAR186[09] = VAR179; VAR186[10] = VAR120; VAR186[11] = VAR151; end else begin VAR186[00] = VAR154; VAR186[01] = VAR167; VAR186[02] = VAR156; VAR186[03] = VAR118; VAR186[08] = VAR124; VAR186[09] = VAR76; VAR186[10] = VAR128; VAR186[11] = VAR42; end end always @* begin : VAR196 integer VAR105; for (VAR105 = 0 ; VAR105 < 16 ; VAR105 = VAR105 + 1) VAR149[VAR105] = 32'h0; VAR83 = 0; VAR184 = 32'h0; VAR13 = 32'h0; VAR85 = 32'h0; VAR92 = 32'h0; VAR175 = 32'h0; VAR195 = 32'h0; VAR61 = 32'h0; VAR52 = 32'h0; VAR155 = 32'h0; VAR185 = 32'h0; VAR62 = 32'h0; VAR82 = 32'h0; VAR78 = 32'h0; VAR99 = 32'h0; VAR45 = 32'h0; VAR22 = 32'h0; if (VAR122) begin for (VAR105 = 0 ; VAR105 < 16 ; VAR105 = VAR105 + 1) VAR149[VAR105] = VAR186[VAR105]; VAR83 = 1; end if (VAR71) begin VAR83 = 1; case (VAR19) VAR183: begin VAR184 = VAR106[00]; VAR13 = VAR106[04]; VAR85 = VAR106[08]; VAR92 = VAR106[12]; VAR175 = VAR106[01]; VAR195 = VAR106[05]; VAR61 = VAR106[09]; VAR52 = VAR106[13]; VAR155 = VAR106[02]; VAR185 = VAR106[06]; VAR62 = VAR106[10]; VAR82 = VAR106[14]; VAR78 = VAR106[03]; VAR99 = VAR106[07]; VAR45 = VAR106[11]; VAR22 = VAR106[15]; VAR149[00] = VAR3; VAR149[04] = VAR116; VAR149[08] = VAR140; VAR149[12] = VAR43; VAR149[01] = VAR138; VAR149[05] = VAR57; VAR149[09] = VAR98; VAR149[13] = VAR134; VAR149[02] = VAR176; VAR149[06] = VAR30; VAR149[10] = VAR163; VAR149[14] = VAR46; VAR149[03] = VAR24; VAR149[07] = VAR36; VAR149[11] = VAR10; VAR149[15] = VAR91; end VAR39: begin VAR184 = VAR106[00]; VAR13 = VAR106[05]; VAR85 = VAR106[10]; VAR92 = VAR106[15]; VAR175 = VAR106[01]; VAR195 = VAR106[06]; VAR61 = VAR106[11]; VAR52 = VAR106[12]; VAR155 = VAR106[02]; VAR185 = VAR106[07]; VAR62 = VAR106[08]; VAR82 = VAR106[13]; VAR78 = VAR106[03]; VAR99 = VAR106[04]; VAR45 = VAR106[09]; VAR22 = VAR106[14]; VAR149[00] = VAR3; VAR149[05] = VAR116; VAR149[10] = VAR140; VAR149[15] = VAR43; VAR149[01] = VAR138; VAR149[06] = VAR57; VAR149[11] = VAR98; VAR149[12] = VAR134; VAR149[02] = VAR176; VAR149[07] = VAR30; VAR149[08] = VAR163; VAR149[13] = VAR46; VAR149[03] = VAR24; VAR149[04] = VAR36; VAR149[09] = VAR10; VAR149[14] = VAR91; end endcase end end always @* begin : VAR65 integer VAR105; reg [31 : 0] VAR70 [0 : 15]; reg [31 : 0] VAR53 [0 : 15]; reg [511 : 0] VAR178; for (VAR105 = 0 ; VAR105 < 16 ; VAR105 = VAR105 + 1) begin VAR70[VAR105] = VAR186[VAR105] + VAR106[VAR105]; VAR53[VAR105] = VAR64(VAR70[VAR105][31 : 0]); end VAR178 = {VAR53[00], VAR53[01], VAR53[02], VAR53[03], VAR53[04], VAR53[05], VAR53[06], VAR53[07], VAR53[08], VAR53[09], VAR53[10], VAR53[11], VAR53[12], VAR53[13], VAR53[14], VAR53[15]}; VAR188 = VAR161 ^ VAR178; end always @* begin : VAR41 VAR123 = 0; VAR101 = 0; if (VAR115) begin VAR123 = 0; VAR101 = 1; end if (VAR14) begin VAR123 = VAR19 + 1'b1; VAR101 = 1; end end always @* begin : VAR74 VAR145 = 0; VAR191 = 0; if (VAR125) begin VAR145 = 0; VAR191 = 1; end if (VAR44) begin VAR145 = VAR32 + 1'b1; VAR191 = 1; end end always @* begin : VAR132 VAR54 = 32'h0; VAR108 = 32'h0; VAR1 = 0; VAR160 = 0; if (VAR38) begin VAR54 = VAR153[31 : 00]; VAR108 = VAR153[63 : 32]; VAR1 = 1; VAR160 = 1; end if (VAR67) begin VAR54 = VAR28 + 1; VAR1 = 1; if (VAR28 == 32'hffffffff) begin VAR108 = VAR121 + 1; VAR160 = 1; end end end always @* begin : VAR69 VAR122 = 0; VAR71 = 0; VAR165 = 0; VAR14 = 0; VAR115 = 0; VAR44 = 0; VAR125 = 0; VAR67 = 0; VAR38 = 0; VAR93 = 0; VAR60 = 0; VAR35 = 0; VAR110 = 0; VAR73 = VAR112; VAR193 = 0; case (VAR9) VAR112: begin if (VAR47) begin VAR38 = 1; VAR93 = 0; VAR60 = 1; VAR73 = VAR77; VAR193 = 1; end end VAR77: begin VAR122 = 1; VAR115 = 1; VAR125 = 1; VAR73 = VAR94; VAR193 = 1; end VAR94: begin VAR71 = 1; VAR14 = 1; if (VAR19 == VAR39) begin VAR44 = 1; if (VAR32 == (VAR68[4 : 1] - 1)) begin VAR73 = VAR150; VAR193 = 1; end end end VAR150: begin VAR93 = 1; VAR60 = 1; VAR165 = 1; VAR35 = 1; VAR110 = 1; VAR73 = VAR81; VAR193 = 1; end VAR81: begin if (VAR47) begin VAR93 = 0; VAR60 = 1; VAR35 = 0; VAR110 = 1; VAR38 = 1; VAR73 = VAR77; VAR193 = 1; end else if (VAR6) begin VAR93 = 0; VAR60 = 1; VAR35 = 0; VAR110 = 1; VAR67 = 1; VAR73 = VAR77; VAR193 = 1; end end default: begin end endcase end endmodule module MODULE3( input wire [31 : 0] VAR88, input wire [31 : 0] VAR130, input wire [31 : 0] VAR102, input wire [31 : 0] VAR31, output wire [31 : 0] VAR97, output wire [31 : 0] VAR23, output wire [31 : 0] VAR79, output wire [31 : 0] VAR131 ); reg [31 : 0] VAR141; reg [31 : 0] VAR189; reg [31 : 0] VAR2; reg [31 : 0] VAR126; assign VAR97 = VAR141; assign VAR23 = VAR189; assign VAR79 = VAR2; assign VAR131 = VAR126; always @* begin : VAR135 reg [31 : 0] VAR168; reg [31 : 0] VAR177; reg [31 : 0] b0; reg [31 : 0] b1; reg [31 : 0] VAR174; reg [31 : 0] VAR147; reg [31 : 0] VAR139; reg [31 : 0] VAR59; reg [31 : 0] VAR90; reg [31 : 0] VAR100; reg [31 : 0] VAR114; reg [31 : 0] VAR142; VAR168 = VAR88 + VAR130; VAR90 = VAR31 ^ VAR168; VAR100 = {VAR90[15 : 0], VAR90[31 : 16]}; VAR139 = VAR102 + VAR100; b0 = VAR130 ^ VAR139; b1 = {b0[19 : 0], b0[31 : 20]}; VAR177 = VAR168 + b1; VAR114 = VAR100 ^ VAR177; VAR142 = {VAR114[23 : 0], VAR114[31 : 24]}; VAR59 = VAR139 + VAR142; VAR174 = b1 ^ VAR59; VAR147 = {VAR174[24 : 0], VAR174[31 : 25]}; VAR141 = VAR177; VAR189 = VAR147; VAR2 = VAR59; VAR126 = VAR142; end endmodule
apache-2.0
google/skywater-pdk-libs-sky130_fd_sc_lp
cells/a32oi/sky130_fd_sc_lp__a32oi.pp.symbol.v
1,440
module MODULE1 ( input VAR8 , input VAR4 , input VAR5 , input VAR1 , input VAR3 , output VAR10 , input VAR7 , input VAR9, input VAR2, input VAR6 ); endmodule
apache-2.0
google/skywater-pdk-libs-sky130_fd_sc_hdll
cells/tapvgnd2/sky130_fd_sc_hdll__tapvgnd2.blackbox.v
1,264
module MODULE1 (); supply1 VAR2; supply0 VAR4; supply1 VAR3 ; supply0 VAR1 ; endmodule
apache-2.0
ShirmanXia/EE469SPRING16
lab4/nios_system/synthesis/submodules/nios_system_nios2_qsys_0.v
5,808
module MODULE1 ( input wire clk, input wire VAR3, input wire VAR26, output wire [18:0] VAR25, output wire [3:0] VAR14, output wire VAR8, input wire [31:0] VAR19, input wire VAR15, output wire VAR16, output wire [31:0] VAR6, output wire VAR22, output wire [18:0] VAR9, output wire VAR11, input wire [31:0] VAR24, input wire VAR21, input wire [31:0] irq, output wire VAR7, input wire [8:0] VAR2, input wire [3:0] VAR20, input wire VAR17, input wire VAR5, output wire [31:0] VAR10, output wire VAR4, input wire VAR18, input wire [31:0] VAR12, output wire VAR13 ); VAR1 VAR23 ( .clk (clk), .VAR3 (VAR3), .VAR26 (VAR26), .VAR25 (VAR25), .VAR14 (VAR14), .VAR8 (VAR8), .VAR19 (VAR19), .VAR15 (VAR15), .VAR16 (VAR16), .VAR6 (VAR6), .VAR22 (VAR22), .VAR9 (VAR9), .VAR11 (VAR11), .VAR24 (VAR24), .VAR21 (VAR21), .irq (irq), .VAR7 (VAR7), .VAR2 (VAR2), .VAR20 (VAR20), .VAR17 (VAR17), .VAR5 (VAR5), .VAR10 (VAR10), .VAR4 (VAR4), .VAR18 (VAR18), .VAR12 (VAR12), .VAR13 (VAR13) ); endmodule
gpl-3.0
mindrobots/P8X32A_Emulation
P8X32A_BeMicroCV/cog.v
17,326
module MODULE1 ( input VAR41, input VAR13, input VAR14, input VAR38, input VAR106, input [27:0] VAR39, input VAR86, input VAR36, output VAR92, output VAR104, output VAR83, output [1:0] VAR57, output [15:0] VAR74, output [31:0] VAR46, input [31:0] VAR111, input VAR9, input VAR97, input [31:0] VAR80, input [7:0] VAR42, output VAR29, input [31:0] VAR98, output [31:0] VAR15, output [31:0] VAR32 ); parameter VAR103 = 31; parameter VAR2 = 26; parameter VAR20 = 25; parameter VAR1 = 24; parameter wr = 23; parameter VAR93 = 22; parameter VAR95 = 21; parameter VAR110 = 18; parameter VAR102 = 17; parameter VAR85 = 9; parameter VAR54 = 8; parameter VAR58 = 0; reg [27:0] VAR16; always @(posedge VAR14 or negedge VAR41) if (!VAR41) VAR16 <= 27'b0000000000000011111000000000; else if (VAR38 && VAR106) VAR16 <= VAR39; reg VAR3; always @(posedge VAR14 or negedge VAR86) if (!VAR86) VAR3 <= 1'b0; else if (VAR59[3] && (&VAR48)) VAR3 <= 1'b1; reg [4:0] VAR59; always @(posedge VAR14 or negedge VAR86) if (!VAR86) VAR59 <= 5'b0; else VAR59 <= { (VAR59[2] || VAR59[4]) && VAR87, (VAR59[2] || VAR59[4]) && !VAR87, VAR59[1], VAR59[0], !VAR59[4] && !VAR59[2] && !VAR59[1] && !VAR59[0] }; reg [8:0] VAR40; reg VAR11; reg VAR67; always @(posedge VAR14 or negedge VAR86) if (!VAR86) VAR40 <= 1'b0; else if (VAR59[3] && !(VAR5 && VAR88)) VAR40 <= VAR48 + 1'b1; always @(posedge VAR14 or negedge VAR86) if (!VAR86) VAR11 <= 1'b0; else if (VAR59[3] && VAR5 && VAR64[VAR1]) VAR11 <= VAR65; always @(posedge VAR14 or negedge VAR86) if (!VAR86) VAR67 <= 1'b0; else if (VAR59[3] && VAR5 && VAR64[VAR20]) VAR67 <= VAR90; wire VAR81 = VAR59[3] && VAR5 && VAR64[wr] && (&VAR64[VAR102:VAR85+4]); wire VAR109 = VAR81 && VAR64[VAR85+3:VAR85] == 4'h4; wire VAR77 = VAR81 && VAR64[VAR85+3:VAR85] == 4'h6; wire VAR34 = VAR81 && VAR64[VAR85+3:VAR85] == 4'h8; wire VAR94 = VAR81 && VAR64[VAR85+3:VAR85] == 4'h9; wire VAR96 = VAR81 && VAR64[VAR85+3:VAR85] == 4'hA; wire VAR31 = VAR81 && VAR64[VAR85+3:VAR85] == 4'hB; wire VAR23 = VAR81 && VAR64[VAR85+3:VAR85] == 4'hC; wire VAR89 = VAR81 && VAR64[VAR85+3:VAR85] == 4'hD; wire VAR12 = VAR81 && VAR64[VAR85+3:VAR85] == 4'hE; wire VAR50 = VAR81 && VAR64[VAR85+3:VAR85] == 4'hF; wire VAR78 = VAR59[0] || VAR59[1] || VAR59[2] || VAR59[3] && VAR5 && VAR64[wr]; wire VAR79 = VAR59[3] && VAR18; wire [8:0] VAR108 = VAR59[2] ? VAR48 : VAR59[0] ? VAR64[VAR54:VAR58] : VAR64[VAR102:VAR85]; wire [31:0] VAR84; VAR25 VAR25 ( .clk (VAR14), .VAR86 (VAR78), .VAR56 (VAR79), .VAR26 (VAR108), .VAR71 (VAR43), .VAR4 (VAR84) ); reg [31:0] VAR68; reg [31:0] VAR82; always @(posedge VAR14) if (VAR109) VAR68 <= VAR43; always @(posedge VAR14 or negedge VAR86) if (!VAR86) VAR82 <= 32'b0; else if (VAR77) VAR82 <= VAR43; wire [32:0] VAR70; wire [31:0] VAR21; wire VAR33; VAR27 VAR91 ( .VAR14 (VAR14), .VAR13 (VAR13), .VAR86 (VAR86), .VAR24 (VAR34), .VAR66 (VAR96), .VAR44 (VAR23), .VAR75 (VAR43), .VAR98 (VAR98), .VAR100 (VAR70), .VAR15 (VAR21), .VAR30 (VAR33) ); wire [32:0] VAR45; wire [31:0] VAR17; wire VAR72; VAR27 VAR28 ( .VAR14 (VAR14), .VAR13 (VAR13), .VAR86 (VAR86), .VAR24 (VAR94), .VAR66 (VAR31), .VAR44 (VAR89), .VAR75 (VAR43), .VAR98 (VAR98), .VAR100 (VAR45), .VAR15 (VAR17), .VAR30 (VAR72) ); assign VAR29 = VAR33; wire VAR53; wire [31:0] VAR55; VAR49 VAR49 ( .VAR14 (VAR14), .VAR62 (VAR33), .VAR86 (VAR86), .VAR12 (VAR12), .VAR50 (VAR50), .VAR75 (VAR43), .VAR19 (VAR61), .VAR8 (VAR71), .VAR107 (VAR42), .VAR22 (VAR72), .ack (VAR53), .VAR15 (VAR55) ); reg [31:0] VAR51; always @(posedge VAR14) if (VAR59[3]) VAR51 <= VAR84; wire [31:0] VAR64 = VAR3 ? VAR51 : {14'b00001000100001, VAR40, 9'b000000000}; reg [31:0] VAR101; reg [31:0] VAR61; always @(posedge VAR14) if (VAR59[1]) VAR101 <= VAR84; wire [31:0] VAR37 = VAR64[VAR93] ? {23'b0, VAR64[VAR54:VAR58]} : VAR64[VAR54:VAR58] == 9'h1F0 ? {16'b0, VAR16[27:14], 2'b0} : VAR64[VAR54:VAR58] == 9'h1F1 ? VAR80 : VAR64[VAR54:VAR58] == 9'h1F2 ? VAR98 : VAR64[VAR54:VAR58] == 9'h1FC ? VAR70[31:0] : VAR64[VAR54:VAR58] == 9'h1FD ? VAR45[31:0] : VAR101; always @(posedge VAR14) if (VAR59[2]) VAR61 <= VAR37; reg [31:0] VAR71; always @(posedge VAR14) if (VAR59[2]) VAR71 <= VAR84; wire [3:0] VAR47 = VAR64[VAR95:VAR110]; wire VAR5 = VAR47[{VAR11, VAR67}] && !VAR60; reg VAR60; wire VAR99 = ~|VAR71[31:1]; wire [1:0] VAR76 = VAR64[VAR103:VAR2] == 6'b010111 ? {1'b1, 1'b0} : VAR64[VAR103:VAR2] == 6'b111001 ? {1'b1, VAR99 && VAR71[0]} : VAR64[VAR103:VAR2] == 6'b111010 ? {1'b1, VAR99 && !VAR71[0]} : VAR64[VAR103:VAR2] == 6'b111011 ? {1'b1, !(VAR99 && !VAR71[0])} : {1'b0, 1'b0}; wire VAR73 = VAR76[1]; wire VAR88 = VAR76[0]; wire [8:0] VAR48 = VAR5 && VAR73 ? VAR37[8:0] : VAR40; always @(posedge VAR14 or negedge VAR86) if (!VAR86) VAR60 <= 1'b0; else if (VAR59[3]) VAR60 <= VAR5 && VAR88 || &VAR48; assign VAR92 = !VAR36 ? 1'b0 : VAR3; assign VAR104 = !VAR36 ? 1'b0 : VAR64[VAR103:VAR2+2] == 4'b0000 && VAR59[4]; assign VAR83 = !VAR36 ? 1'b0 : !VAR64[wr]; assign VAR57 = !VAR36 ? 2'b0 : VAR64[VAR2+1:VAR2]; assign VAR74 = !VAR36 ? 16'b0 : VAR3 ? VAR61[15:0] : {VAR16[13:0] + {5'b0, VAR40}, VAR61[1:0]}; assign VAR46 = !VAR36 ? 32'b0 : VAR71; wire VAR18; wire [31:0] VAR43; wire VAR65; wire VAR90; VAR35 VAR35 ( .VAR64 (VAR64[VAR103:VAR2]), .VAR61 (VAR61), .VAR71 (VAR71), .VAR40 (VAR40), .VAR3 (VAR3), .VAR63 (VAR11), .VAR7 (VAR67), .VAR111 (VAR111), .VAR9 (VAR9), .wr (VAR18), .VAR52 (VAR43), .VAR6 (VAR65), .VAR105 (VAR90) ); reg VAR10; always @(posedge VAR14) VAR10 <= VAR59[4] && (VAR64[VAR2+1:VAR2] == 2'b01 ^ (VAR64[VAR2+1] ? VAR80 : VAR98 & VAR61) == VAR71); wire VAR69 = VAR64[VAR103:VAR2+2] == 4'b0000 ? !VAR97 : VAR64[VAR103:VAR2+1] == 5'b11110 ? !VAR10 : VAR64[VAR103:VAR2+0] == 6'b111110 ? !VAR10 : VAR64[VAR103:VAR2+0] == 6'b111111 ? !VAR53 : 1'b0; wire VAR87 = VAR5 && VAR69; assign VAR15 = (VAR68 | VAR21 | VAR17 | VAR55) & VAR82; assign VAR32 = VAR82; endmodule
gpl-3.0
BilkentCompGen/GateKeeper
FPGA_Application_v2/VC709_Gen3x4If128/GateKeeper.srcs/riffa/rx_engine_classic.v
23,567
module MODULE1 parameter VAR27 = 128, parameter VAR47=6) ( input VAR29, input VAR6, input VAR45, output VAR97, output VAR59, input [VAR27-1:0] VAR32, input VAR69, output VAR64, input VAR95, input [VAR19-1:0] VAR84, input VAR16, input [VAR19-1:0] VAR39, input [VAR50-1:0] VAR24, output [VAR27-1:0] VAR33, output VAR54, output [(VAR27/32)-1:0] VAR78, output VAR2, output [VAR60(VAR27/32)-1:0] VAR76, output VAR17, output [VAR60(VAR27/32)-1:0] VAR36, output [VAR11-1:0] VAR102, output [VAR79-1:0] VAR67, output [VAR74-1:0] VAR66, output [VAR73-1:0] VAR28, output [VAR90-1:0] VAR82, output [VAR85-1:0] VAR87, output [VAR5-1:0] VAR12, output [VAR98-1:0] VAR21, output VAR37, output [VAR27-1:0] VAR57, output VAR44, output [(VAR27/32)-1:0] VAR51, output VAR53, output [VAR60(VAR27/32)-1:0] VAR56, output VAR83, output [VAR60(VAR27/32)-1:0] VAR10, output [VAR79-1:0] VAR1, output [VAR11-1:0] VAR42, output [VAR52-1:0] VAR20, output [VAR25-1:0] VAR31, output [VAR74-1:0] VAR86, output [VAR90-1:0] VAR41, output [VAR75-1:0] VAR61, output [VAR50-1:0] VAR38, output [VAR93-1:0] VAR88, output [VAR85-1:0] VAR80, output VAR62 ); localparam VAR91 = 4; wire [VAR27-1:0] VAR33; wire [VAR27-1:0] VAR57; wire [(VAR91+1)*VAR27-1:0] VAR15; wire [VAR91:0] VAR13; wire [VAR91:0] VAR89; wire [(VAR91+1)*VAR19-1:0] VAR63; wire [(VAR91+1)*VAR19-1:0] VAR49; wire [VAR91:0] VAR71; generate if(VAR8 == "VAR4") begin : VAR34 if(VAR27 == 128) begin : VAR99 assign VAR33 = {VAR33[103:96], VAR33[111:104], VAR33[119:112], VAR33[127:120], VAR33[71:64], VAR33[79:72], VAR33[87:80], VAR33[95:88], VAR33[39:32], VAR33[47:40], VAR33[55:48], VAR33[63:56], VAR33[07:00], VAR33[15:08], VAR33[23:16], VAR33[31:24]}; assign VAR57 = {VAR57[103:96], VAR57[111:104], VAR57[119:112], VAR57[127:120], VAR57[71:64], VAR57[79:72], VAR57[87:80], VAR57[95:88], VAR57[39:32], VAR57[47:40], VAR57[55:48], VAR57[63:56], VAR57[07:00], VAR57[15:08], VAR57[23:16], VAR57[31:24]}; end else if(VAR27 == 64) begin: VAR26 assign VAR33 = {VAR33[39:32], VAR33[47:40], VAR33[55:48], VAR33[63:56], VAR33[07:00], VAR33[15:08], VAR33[23:16], VAR33[31:24]}; assign VAR57 = {VAR57[39:32], VAR57[47:40], VAR57[55:48], VAR57[63:56], VAR57[07:00], VAR57[15:08], VAR57[23:16], VAR57[31:24]}; end else if(VAR27 == 32) begin: VAR92 assign VAR33 = {VAR33[07:00], VAR33[15:08], VAR33[23:16], VAR33[31:24]}; assign VAR57 = {VAR57[07:00], VAR57[15:08], VAR57[23:16], VAR57[31:24]}; end end else begin : VAR81 assign VAR33 = VAR33; assign VAR57 = VAR57; end endgenerate assign VAR64 = 1'b1; VAR7 .VAR40 (VAR27), .VAR94 (0) ) VAR46 ( .VAR72 (VAR15), .VAR9 (VAR32), .VAR96 (0), .VAR29 (VAR29)); VAR7 .VAR40 (1'b1), .VAR94 (0) ) VAR35 ( .VAR72 (VAR13), .VAR9 (VAR95 & VAR69), .VAR96 (0), .VAR29 (VAR29)); VAR7 .VAR40 (1'b1), .VAR94 (0) ) VAR65 ( .VAR72 (VAR71), .VAR9 (VAR69), .VAR96 (0), .VAR29 (VAR29)); VAR7 .VAR40 (1'b1), .VAR94 (0) ) VAR77 ( .VAR72 (VAR89), .VAR9 (VAR16 & VAR69), .VAR96 (0), .VAR29 (VAR29)); VAR7 .VAR40 (VAR19), .VAR94 (0) ) VAR70 ( .VAR72 (VAR63), .VAR9 (VAR39), .VAR96 (0), .VAR29 (VAR29)); VAR7 .VAR40 (VAR19), .VAR94 (0) ) VAR23 ( .VAR72 (VAR49), .VAR9 (VAR84), .VAR96 (0), .VAR29 (VAR29)); generate if(VAR8 == "VAR4" && VAR27 == 128) begin VAR3 .VAR27 (VAR27), .VAR91 (VAR91)) VAR43 ( .VAR18 (VAR15), .VAR58 (VAR89), .VAR100 (VAR63), .VAR48 (VAR13), .VAR14 (VAR49), .VAR22 (VAR71), .VAR57 (VAR57[VAR27-1:0]), .VAR97 (VAR97), .VAR44 (VAR44), .VAR51 (VAR51[(VAR27/32)-1:0]), .VAR53 (VAR53), .VAR56 (VAR56[VAR60(VAR27/32)-1:0]), .VAR83 (VAR83), .VAR10 (VAR10[VAR60(VAR27/32)-1:0]), .VAR1 (VAR1[VAR79-1:0]), .VAR42 (VAR42[VAR11-1:0]), .VAR20 (VAR20[VAR52-1:0]), .VAR31 (VAR31[VAR25-1:0]), .VAR86 (VAR86[VAR74-1:0]), .VAR41 (VAR41[VAR90-1:0]), .VAR61 (VAR61[VAR75-1:0]), .VAR38 (VAR38[VAR50-1:0]), .VAR88 (VAR88[VAR93-1:0]), .VAR80 (VAR80[VAR85-1:0]), .VAR62 (VAR62), .VAR29 (VAR29), .VAR6 (VAR6), .VAR45 (VAR45), .VAR32 (VAR32[VAR27-1:0]), .VAR69 (VAR69), .VAR95 (VAR95), .VAR84 (VAR84[VAR19-1:0]), .VAR16 (VAR16), .VAR39 (VAR39[VAR19-1:0]), .VAR24 (VAR24[VAR50-1:0])); VAR101 .VAR27 (VAR27), .VAR91 (VAR91)) VAR55 ( .VAR18 (VAR15), .VAR58 (VAR89), .VAR100 (VAR63), .VAR48 (VAR13), .VAR14 (VAR49), .VAR22 (VAR71), .VAR33 (VAR33[VAR27-1:0]), .VAR59 (VAR59), .VAR54 (VAR54), .VAR78 (VAR78[(VAR27/32)-1:0]), .VAR2 (VAR2), .VAR76 (VAR76[VAR60(VAR27/32)-1:0]), .VAR17 (VAR17), .VAR36 (VAR36[VAR60(VAR27/32)-1:0]), .VAR102 (VAR102[VAR11-1:0]), .VAR67 (VAR67[VAR79-1:0]), .VAR66 (VAR66[VAR74-1:0]), .VAR28 (VAR28[VAR73-1:0]), .VAR82 (VAR82[VAR90-1:0]), .VAR87 (VAR87[VAR85-1:0]), .VAR12(VAR12[VAR5-1:0]), .VAR21 (VAR21[VAR98-1:0]), .VAR37 (VAR37), .VAR29 (VAR29), .VAR6 (VAR6), .VAR45 (VAR45), .VAR32 (VAR32[VAR27-1:0]), .VAR69 (VAR69), .VAR95 (VAR95), .VAR84 (VAR84[VAR19-1:0]), .VAR16 (VAR16), .VAR39 (VAR39[VAR19-1:0]), .VAR24 (VAR24[VAR50-1:0])); end else begin VAR68 .VAR8 (VAR8), .VAR27 (VAR27), .VAR91 (VAR91)) VAR43 ( .VAR18 (VAR15), .VAR58 (VAR89), .VAR100 (VAR63), .VAR48 (VAR13), .VAR22 (VAR71), .VAR57 (VAR57[VAR27-1:0]), .VAR97 (VAR97), .VAR44 (VAR44), .VAR51 (VAR51[(VAR27/32)-1:0]), .VAR53 (VAR53), .VAR56 (VAR56[VAR60(VAR27/32)-1:0]), .VAR83 (VAR83), .VAR10 (VAR10[VAR60(VAR27/32)-1:0]), .VAR1 (VAR1[VAR79-1:0]), .VAR42 (VAR42[VAR11-1:0]), .VAR20 (VAR20[VAR52-1:0]), .VAR31 (VAR31[VAR25-1:0]), .VAR86 (VAR86[VAR74-1:0]), .VAR41 (VAR41[VAR90-1:0]), .VAR61 (VAR61[VAR75-1:0]), .VAR38 (VAR38[VAR50-1:0]), .VAR88 (VAR88[VAR93-1:0]), .VAR80 (VAR80[VAR85-1:0]), .VAR62 (VAR62), .VAR29 (VAR29), .VAR6 (VAR6), .VAR45 (VAR45), .VAR32 (VAR32[VAR27-1:0]), .VAR69 (VAR69), .VAR95 (VAR95), .VAR84 (VAR84[VAR19-1:0]), .VAR16 (VAR16), .VAR39 (VAR39[VAR19-1:0]), .VAR24 (VAR24[VAR50-1:0])); VAR30 .VAR8 (VAR8), .VAR27 (VAR27), .VAR91 (VAR91)) VAR55 ( .VAR18 (VAR15), .VAR58 (VAR89), .VAR100 (VAR63), .VAR48 (VAR13), .VAR22 (VAR71), .VAR33 (VAR33[VAR27-1:0]), .VAR59 (VAR59), .VAR54 (VAR54), .VAR78 (VAR78[(VAR27/32)-1:0]), .VAR2 (VAR2), .VAR76 (VAR76[VAR60(VAR27/32)-1:0]), .VAR17 (VAR17), .VAR36 (VAR36[VAR60(VAR27/32)-1:0]), .VAR102 (VAR102[VAR11-1:0]), .VAR67 (VAR67[VAR79-1:0]), .VAR66 (VAR66[VAR74-1:0]), .VAR28 (VAR28[VAR73-1:0]), .VAR82 (VAR82[VAR90-1:0]), .VAR87 (VAR87[VAR85-1:0]), .VAR12(VAR12[VAR5-1:0]), .VAR21 (VAR21[VAR98-1:0]), .VAR37 (VAR37), .VAR29 (VAR29), .VAR6 (VAR6), .VAR45 (VAR45), .VAR32 (VAR32[VAR27-1:0]), .VAR69 (VAR69), .VAR95 (VAR95), .VAR84 (VAR84[VAR19-1:0]), .VAR16 (VAR16), .VAR39 (VAR39[VAR19-1:0]), .VAR24 (VAR24[VAR50-1:0])); end endgenerate endmodule
gpl-3.0
GSejas/Dise-o-ASIC-FPGA-FPU
Literature_KOA/ecp/ks117.v
10,575
module MODULE1(VAR10, VAR9, VAR13); input wire [116:0] VAR10; input wire [116:0] VAR9; output wire [232:0] VAR13; wire [114:0] VAR3; wire [116:0] VAR1; wire [116:0] VAR8; wire [58:0] VAR6; wire [58:0] VAR12; VAR5 VAR2(VAR10[58:0], VAR9[58:0], VAR1); VAR11 VAR4(VAR10[116:59], VAR9[116:59], VAR3); assign VAR6[57:0] = VAR10[116:59] ^ VAR10[57:0]; assign VAR6[58] = VAR10[58]; assign VAR12[57:0] = VAR9[116:59] ^ VAR9[57:0]; assign VAR12[58] = VAR9[58]; VAR5 VAR7(VAR6, VAR12, VAR8); assign VAR13[00] = VAR1[00]; assign VAR13[01] = VAR1[01]; assign VAR13[02] = VAR1[02]; assign VAR13[03] = VAR1[03]; assign VAR13[04] = VAR1[04]; assign VAR13[05] = VAR1[05]; assign VAR13[06] = VAR1[06]; assign VAR13[07] = VAR1[07]; assign VAR13[08] = VAR1[08]; assign VAR13[09] = VAR1[09]; assign VAR13[10] = VAR1[10]; assign VAR13[11] = VAR1[11]; assign VAR13[12] = VAR1[12]; assign VAR13[13] = VAR1[13]; assign VAR13[14] = VAR1[14]; assign VAR13[15] = VAR1[15]; assign VAR13[16] = VAR1[16]; assign VAR13[17] = VAR1[17]; assign VAR13[18] = VAR1[18]; assign VAR13[19] = VAR1[19]; assign VAR13[20] = VAR1[20]; assign VAR13[21] = VAR1[21]; assign VAR13[22] = VAR1[22]; assign VAR13[23] = VAR1[23]; assign VAR13[24] = VAR1[24]; assign VAR13[25] = VAR1[25]; assign VAR13[26] = VAR1[26]; assign VAR13[27] = VAR1[27]; assign VAR13[28] = VAR1[28]; assign VAR13[29] = VAR1[29]; assign VAR13[30] = VAR1[30]; assign VAR13[31] = VAR1[31]; assign VAR13[32] = VAR1[32]; assign VAR13[33] = VAR1[33]; assign VAR13[34] = VAR1[34]; assign VAR13[35] = VAR1[35]; assign VAR13[36] = VAR1[36]; assign VAR13[37] = VAR1[37]; assign VAR13[38] = VAR1[38]; assign VAR13[39] = VAR1[39]; assign VAR13[40] = VAR1[40]; assign VAR13[41] = VAR1[41]; assign VAR13[42] = VAR1[42]; assign VAR13[43] = VAR1[43]; assign VAR13[44] = VAR1[44]; assign VAR13[45] = VAR1[45]; assign VAR13[46] = VAR1[46]; assign VAR13[47] = VAR1[47]; assign VAR13[48] = VAR1[48]; assign VAR13[49] = VAR1[49]; assign VAR13[50] = VAR1[50]; assign VAR13[51] = VAR1[51]; assign VAR13[52] = VAR1[52]; assign VAR13[53] = VAR1[53]; assign VAR13[54] = VAR1[54]; assign VAR13[55] = VAR1[55]; assign VAR13[56] = VAR1[56]; assign VAR13[57] = VAR1[57]; assign VAR13[58] = VAR1[58]; assign VAR13[59] = VAR1[59] ^ VAR3[00] ^ VAR1[00] ^ VAR8[00]; assign VAR13[60] = VAR1[60] ^ VAR3[01] ^ VAR1[01] ^ VAR8[01]; assign VAR13[61] = VAR1[61] ^ VAR3[02] ^ VAR1[02] ^ VAR8[02]; assign VAR13[62] = VAR1[62] ^ VAR3[03] ^ VAR1[03] ^ VAR8[03]; assign VAR13[63] = VAR1[63] ^ VAR3[04] ^ VAR1[04] ^ VAR8[04]; assign VAR13[64] = VAR1[64] ^ VAR3[05] ^ VAR1[05] ^ VAR8[05]; assign VAR13[65] = VAR1[65] ^ VAR3[06] ^ VAR1[06] ^ VAR8[06]; assign VAR13[66] = VAR1[66] ^ VAR3[07] ^ VAR1[07] ^ VAR8[07]; assign VAR13[67] = VAR1[67] ^ VAR3[08] ^ VAR1[08] ^ VAR8[08]; assign VAR13[68] = VAR1[68] ^ VAR3[09] ^ VAR1[09] ^ VAR8[09]; assign VAR13[69] = VAR1[69] ^ VAR3[10] ^ VAR1[10] ^ VAR8[10]; assign VAR13[70] = VAR1[70] ^ VAR3[11] ^ VAR1[11] ^ VAR8[11]; assign VAR13[71] = VAR1[71] ^ VAR3[12] ^ VAR1[12] ^ VAR8[12]; assign VAR13[72] = VAR1[72] ^ VAR3[13] ^ VAR1[13] ^ VAR8[13]; assign VAR13[73] = VAR1[73] ^ VAR3[14] ^ VAR1[14] ^ VAR8[14]; assign VAR13[74] = VAR1[74] ^ VAR3[15] ^ VAR1[15] ^ VAR8[15]; assign VAR13[75] = VAR1[75] ^ VAR3[16] ^ VAR1[16] ^ VAR8[16]; assign VAR13[76] = VAR1[76] ^ VAR3[17] ^ VAR1[17] ^ VAR8[17]; assign VAR13[77] = VAR1[77] ^ VAR3[18] ^ VAR1[18] ^ VAR8[18]; assign VAR13[78] = VAR1[78] ^ VAR3[19] ^ VAR1[19] ^ VAR8[19]; assign VAR13[79] = VAR1[79] ^ VAR3[20] ^ VAR1[20] ^ VAR8[20]; assign VAR13[80] = VAR1[80] ^ VAR3[21] ^ VAR1[21] ^ VAR8[21]; assign VAR13[81] = VAR1[81] ^ VAR3[22] ^ VAR1[22] ^ VAR8[22]; assign VAR13[82] = VAR1[82] ^ VAR3[23] ^ VAR1[23] ^ VAR8[23]; assign VAR13[83] = VAR1[83] ^ VAR3[24] ^ VAR1[24] ^ VAR8[24]; assign VAR13[84] = VAR1[84] ^ VAR3[25] ^ VAR1[25] ^ VAR8[25]; assign VAR13[85] = VAR1[85] ^ VAR3[26] ^ VAR1[26] ^ VAR8[26]; assign VAR13[86] = VAR1[86] ^ VAR3[27] ^ VAR1[27] ^ VAR8[27]; assign VAR13[87] = VAR1[87] ^ VAR3[28] ^ VAR1[28] ^ VAR8[28]; assign VAR13[88] = VAR1[88] ^ VAR3[29] ^ VAR1[29] ^ VAR8[29]; assign VAR13[89] = VAR1[89] ^ VAR3[30] ^ VAR1[30] ^ VAR8[30]; assign VAR13[90] = VAR1[90] ^ VAR3[31] ^ VAR1[31] ^ VAR8[31]; assign VAR13[91] = VAR1[91] ^ VAR3[32] ^ VAR1[32] ^ VAR8[32]; assign VAR13[92] = VAR1[92] ^ VAR3[33] ^ VAR1[33] ^ VAR8[33]; assign VAR13[93] = VAR1[93] ^ VAR3[34] ^ VAR1[34] ^ VAR8[34]; assign VAR13[94] = VAR1[94] ^ VAR3[35] ^ VAR1[35] ^ VAR8[35]; assign VAR13[95] = VAR1[95] ^ VAR3[36] ^ VAR1[36] ^ VAR8[36]; assign VAR13[96] = VAR1[96] ^ VAR3[37] ^ VAR1[37] ^ VAR8[37]; assign VAR13[97] = VAR1[97] ^ VAR3[38] ^ VAR1[38] ^ VAR8[38]; assign VAR13[98] = VAR1[98] ^ VAR3[39] ^ VAR1[39] ^ VAR8[39]; assign VAR13[99] = VAR1[99] ^ VAR3[40] ^ VAR1[40] ^ VAR8[40]; assign VAR13[100] = VAR1[100] ^ VAR3[41] ^ VAR1[41] ^ VAR8[41]; assign VAR13[101] = VAR1[101] ^ VAR3[42] ^ VAR1[42] ^ VAR8[42]; assign VAR13[102] = VAR1[102] ^ VAR3[43] ^ VAR1[43] ^ VAR8[43]; assign VAR13[103] = VAR1[103] ^ VAR3[44] ^ VAR1[44] ^ VAR8[44]; assign VAR13[104] = VAR1[104] ^ VAR3[45] ^ VAR1[45] ^ VAR8[45]; assign VAR13[105] = VAR1[105] ^ VAR3[46] ^ VAR1[46] ^ VAR8[46]; assign VAR13[106] = VAR1[106] ^ VAR3[47] ^ VAR1[47] ^ VAR8[47]; assign VAR13[107] = VAR1[107] ^ VAR3[48] ^ VAR1[48] ^ VAR8[48]; assign VAR13[108] = VAR1[108] ^ VAR3[49] ^ VAR1[49] ^ VAR8[49]; assign VAR13[109] = VAR1[109] ^ VAR3[50] ^ VAR1[50] ^ VAR8[50]; assign VAR13[110] = VAR1[110] ^ VAR3[51] ^ VAR1[51] ^ VAR8[51]; assign VAR13[111] = VAR1[111] ^ VAR3[52] ^ VAR1[52] ^ VAR8[52]; assign VAR13[112] = VAR1[112] ^ VAR3[53] ^ VAR1[53] ^ VAR8[53]; assign VAR13[113] = VAR1[113] ^ VAR3[54] ^ VAR1[54] ^ VAR8[54]; assign VAR13[114] = VAR1[114] ^ VAR3[55] ^ VAR1[55] ^ VAR8[55]; assign VAR13[115] = VAR1[115] ^ VAR3[56] ^ VAR1[56] ^ VAR8[56]; assign VAR13[116] = VAR1[116] ^ VAR3[57] ^ VAR1[57] ^ VAR8[57]; assign VAR13[117] = VAR3[58] ^ VAR1[58] ^ VAR8[58]; assign VAR13[118] = VAR3[59] ^ VAR1[59] ^ VAR8[59] ^ VAR3[00]; assign VAR13[119] = VAR3[60] ^ VAR1[60] ^ VAR8[60] ^ VAR3[01]; assign VAR13[120] = VAR3[61] ^ VAR1[61] ^ VAR8[61] ^ VAR3[02]; assign VAR13[121] = VAR3[62] ^ VAR1[62] ^ VAR8[62] ^ VAR3[03]; assign VAR13[122] = VAR3[63] ^ VAR1[63] ^ VAR8[63] ^ VAR3[04]; assign VAR13[123] = VAR3[64] ^ VAR1[64] ^ VAR8[64] ^ VAR3[05]; assign VAR13[124] = VAR3[65] ^ VAR1[65] ^ VAR8[65] ^ VAR3[06]; assign VAR13[125] = VAR3[66] ^ VAR1[66] ^ VAR8[66] ^ VAR3[07]; assign VAR13[126] = VAR3[67] ^ VAR1[67] ^ VAR8[67] ^ VAR3[08]; assign VAR13[127] = VAR3[68] ^ VAR1[68] ^ VAR8[68] ^ VAR3[09]; assign VAR13[128] = VAR3[69] ^ VAR1[69] ^ VAR8[69] ^ VAR3[10]; assign VAR13[129] = VAR3[70] ^ VAR1[70] ^ VAR8[70] ^ VAR3[11]; assign VAR13[130] = VAR3[71] ^ VAR1[71] ^ VAR8[71] ^ VAR3[12]; assign VAR13[131] = VAR3[72] ^ VAR1[72] ^ VAR8[72] ^ VAR3[13]; assign VAR13[132] = VAR3[73] ^ VAR1[73] ^ VAR8[73] ^ VAR3[14]; assign VAR13[133] = VAR3[74] ^ VAR1[74] ^ VAR8[74] ^ VAR3[15]; assign VAR13[134] = VAR3[75] ^ VAR1[75] ^ VAR8[75] ^ VAR3[16]; assign VAR13[135] = VAR3[76] ^ VAR1[76] ^ VAR8[76] ^ VAR3[17]; assign VAR13[136] = VAR3[77] ^ VAR1[77] ^ VAR8[77] ^ VAR3[18]; assign VAR13[137] = VAR3[78] ^ VAR1[78] ^ VAR8[78] ^ VAR3[19]; assign VAR13[138] = VAR3[79] ^ VAR1[79] ^ VAR8[79] ^ VAR3[20]; assign VAR13[139] = VAR3[80] ^ VAR1[80] ^ VAR8[80] ^ VAR3[21]; assign VAR13[140] = VAR3[81] ^ VAR1[81] ^ VAR8[81] ^ VAR3[22]; assign VAR13[141] = VAR3[82] ^ VAR1[82] ^ VAR8[82] ^ VAR3[23]; assign VAR13[142] = VAR3[83] ^ VAR1[83] ^ VAR8[83] ^ VAR3[24]; assign VAR13[143] = VAR3[84] ^ VAR1[84] ^ VAR8[84] ^ VAR3[25]; assign VAR13[144] = VAR3[85] ^ VAR1[85] ^ VAR8[85] ^ VAR3[26]; assign VAR13[145] = VAR3[86] ^ VAR1[86] ^ VAR8[86] ^ VAR3[27]; assign VAR13[146] = VAR3[87] ^ VAR1[87] ^ VAR8[87] ^ VAR3[28]; assign VAR13[147] = VAR3[88] ^ VAR1[88] ^ VAR8[88] ^ VAR3[29]; assign VAR13[148] = VAR3[89] ^ VAR1[89] ^ VAR8[89] ^ VAR3[30]; assign VAR13[149] = VAR3[90] ^ VAR1[90] ^ VAR8[90] ^ VAR3[31]; assign VAR13[150] = VAR3[91] ^ VAR1[91] ^ VAR8[91] ^ VAR3[32]; assign VAR13[151] = VAR3[92] ^ VAR1[92] ^ VAR8[92] ^ VAR3[33]; assign VAR13[152] = VAR3[93] ^ VAR1[93] ^ VAR8[93] ^ VAR3[34]; assign VAR13[153] = VAR3[94] ^ VAR1[94] ^ VAR8[94] ^ VAR3[35]; assign VAR13[154] = VAR3[95] ^ VAR1[95] ^ VAR8[95] ^ VAR3[36]; assign VAR13[155] = VAR3[96] ^ VAR1[96] ^ VAR8[96] ^ VAR3[37]; assign VAR13[156] = VAR3[97] ^ VAR1[97] ^ VAR8[97] ^ VAR3[38]; assign VAR13[157] = VAR3[98] ^ VAR1[98] ^ VAR8[98] ^ VAR3[39]; assign VAR13[158] = VAR3[99] ^ VAR1[99] ^ VAR8[99] ^ VAR3[40]; assign VAR13[159] = VAR3[100] ^ VAR1[100] ^ VAR8[100] ^ VAR3[41]; assign VAR13[160] = VAR3[101] ^ VAR1[101] ^ VAR8[101] ^ VAR3[42]; assign VAR13[161] = VAR3[102] ^ VAR1[102] ^ VAR8[102] ^ VAR3[43]; assign VAR13[162] = VAR3[103] ^ VAR1[103] ^ VAR8[103] ^ VAR3[44]; assign VAR13[163] = VAR3[104] ^ VAR1[104] ^ VAR8[104] ^ VAR3[45]; assign VAR13[164] = VAR3[105] ^ VAR1[105] ^ VAR8[105] ^ VAR3[46]; assign VAR13[165] = VAR3[106] ^ VAR1[106] ^ VAR8[106] ^ VAR3[47]; assign VAR13[166] = VAR3[107] ^ VAR1[107] ^ VAR8[107] ^ VAR3[48]; assign VAR13[167] = VAR3[108] ^ VAR1[108] ^ VAR8[108] ^ VAR3[49]; assign VAR13[168] = VAR3[109] ^ VAR1[109] ^ VAR8[109] ^ VAR3[50]; assign VAR13[169] = VAR3[110] ^ VAR1[110] ^ VAR8[110] ^ VAR3[51]; assign VAR13[170] = VAR3[111] ^ VAR1[111] ^ VAR8[111] ^ VAR3[52]; assign VAR13[171] = VAR3[112] ^ VAR1[112] ^ VAR8[112] ^ VAR3[53]; assign VAR13[172] = VAR3[113] ^ VAR1[113] ^ VAR8[113] ^ VAR3[54]; assign VAR13[173] = VAR3[114] ^ VAR1[114] ^ VAR8[114] ^ VAR3[55]; assign VAR13[174] = VAR1[115] ^ VAR8[115] ^ VAR3[56]; assign VAR13[175] = VAR1[116] ^ VAR8[116] ^ VAR3[57]; assign VAR13[176] = VAR3[58]; assign VAR13[177] = VAR3[59]; assign VAR13[178] = VAR3[60]; assign VAR13[179] = VAR3[61]; assign VAR13[180] = VAR3[62]; assign VAR13[181] = VAR3[63]; assign VAR13[182] = VAR3[64]; assign VAR13[183] = VAR3[65]; assign VAR13[184] = VAR3[66]; assign VAR13[185] = VAR3[67]; assign VAR13[186] = VAR3[68]; assign VAR13[187] = VAR3[69]; assign VAR13[188] = VAR3[70]; assign VAR13[189] = VAR3[71]; assign VAR13[190] = VAR3[72]; assign VAR13[191] = VAR3[73]; assign VAR13[192] = VAR3[74]; assign VAR13[193] = VAR3[75]; assign VAR13[194] = VAR3[76]; assign VAR13[195] = VAR3[77]; assign VAR13[196] = VAR3[78]; assign VAR13[197] = VAR3[79]; assign VAR13[198] = VAR3[80]; assign VAR13[199] = VAR3[81]; assign VAR13[200] = VAR3[82]; assign VAR13[201] = VAR3[83]; assign VAR13[202] = VAR3[84]; assign VAR13[203] = VAR3[85]; assign VAR13[204] = VAR3[86]; assign VAR13[205] = VAR3[87]; assign VAR13[206] = VAR3[88]; assign VAR13[207] = VAR3[89]; assign VAR13[208] = VAR3[90]; assign VAR13[209] = VAR3[91]; assign VAR13[210] = VAR3[92]; assign VAR13[211] = VAR3[93]; assign VAR13[212] = VAR3[94]; assign VAR13[213] = VAR3[95]; assign VAR13[214] = VAR3[96]; assign VAR13[215] = VAR3[97]; assign VAR13[216] = VAR3[98]; assign VAR13[217] = VAR3[99]; assign VAR13[218] = VAR3[100]; assign VAR13[219] = VAR3[101]; assign VAR13[220] = VAR3[102]; assign VAR13[221] = VAR3[103]; assign VAR13[222] = VAR3[104]; assign VAR13[223] = VAR3[105]; assign VAR13[224] = VAR3[106]; assign VAR13[225] = VAR3[107]; assign VAR13[226] = VAR3[108]; assign VAR13[227] = VAR3[109]; assign VAR13[228] = VAR3[110]; assign VAR13[229] = VAR3[111]; assign VAR13[230] = VAR3[112]; assign VAR13[231] = VAR3[113]; assign VAR13[232] = VAR3[114]; endmodule
gpl-3.0
tsujamin/tsu0
rtl/control_unit.v
4,261
module MODULE1(); parameter VAR2 = 12; parameter VAR1 = 16; reg VAR3; VAR4 begin VAR3 <= 1'b1; forever VAR3 = ~VAR3; end
mit
google/skywater-pdk-libs-sky130_fd_sc_hd
cells/or4b/sky130_fd_sc_hd__or4b.pp.symbol.v
1,318
module MODULE1 ( input VAR2 , input VAR5 , input VAR4 , input VAR3 , output VAR6 , input VAR7 , input VAR1, input VAR8, input VAR9 ); endmodule
apache-2.0
martinmiranda14/Digitales
Lab_6/new/PS2_top.v
1,907
module MODULE1( input VAR29, input VAR15, input VAR16 , input VAR18 , output VAR12,VAR24,VAR10,VAR14,VAR4,VAR11, output wire VAR22 , output wire VAR28 , output wire VAR9 , output reg VAR1 , output reg VAR19 , output reg VAR6 ) ; localparam VAR21 = 3'd1; localparam VAR13 = 3'd2; localparam VAR20 = 3'd3; localparam VAR25 = 3'd4; wire reset; wire VAR26; wire [2:0] VAR3; assign reset= ~VAR15; assign VAR12=VAR22; assign VAR24=VAR28; assign VAR10=VAR9; assign VAR14=VAR1; assign VAR4=VAR19; assign VAR11=VAR6; VAR5 VAR17( .clk(VAR29), .rst(reset), .VAR27(VAR26) ); VAR7 VAR23( .clk(VAR26), .rst(reset), .VAR28(VAR28), .VAR22(VAR22), .VAR2(), .VAR3(VAR3), .VAR8(), .VAR9() ); always @(*) begin case(VAR3) VAR21: begin end VAR13: begin end VAR20: begin end VAR25:begin end default: begin end endcase end endmodule
apache-2.0
MiddleMan5/233
Experiments/Experiment7-Its_Alive/IPI-BD/RAT/ip/RAT_RegisterFile_0_0/RAT_RegisterFile_0_0_stub.v
1,427
module MODULE1(VAR4, VAR3, VAR7, VAR2, VAR6, VAR1, VAR5) ; input [7:0]VAR4; output [7:0]VAR3; output [7:0]VAR7; input [4:0]VAR2; input [4:0]VAR6; input VAR1; input VAR5; endmodule
mit
timtian090/Playground
UVM/UVMPlayground/Lab2/Lab2-Project/TF_EECS301_Lab2_TopLevel.v
1,960
module MODULE1(); reg [3:0] VAR1; reg [1:0] VAR2; wire [9:0] VAR7; wire [6:0] VAR5; wire [6:0] VAR3; wire [6:0] VAR4; wire [6:0] VAR6; wire [6:0] VAR8; wire [6:0] VAR12; localparam VAR9 = 50000000; localparam VAR10 = ((1.0 / VAR9) * 1000000000.0) / 2.0; reg VAR11; begin begin
mit
Cosmos-OpenSSD/Cosmos-plus-OpenSSD
project/Predefined/2Ch8Way-1.0.0/OpenSSD2_2Ch8Way-1.0.0/OpenSSD2.srcs/sources_1/bd/OpenSSD2/ip/OpenSSD2_Tiger4NSC_0_0/synth/OpenSSD2_Tiger4NSC_0_0.v
14,564
module MODULE1 ( VAR8, VAR65, VAR11, VAR34, VAR51, VAR88, VAR86, VAR84, VAR69, VAR42, VAR76, VAR57, VAR74, VAR2, VAR60, VAR29, VAR91, VAR62, VAR36, VAR22, VAR17, VAR56, VAR47, VAR18, VAR82, VAR83, VAR28, VAR64, VAR63, VAR46, VAR53, VAR44, VAR66, VAR25, VAR23, VAR50, VAR33, VAR14, VAR79, VAR32, VAR75, VAR21, VAR40, VAR73, VAR13, VAR90, VAR41, VAR70, VAR58, VAR94, VAR45, VAR54, VAR67, VAR37, VAR16, VAR68, VAR77, VAR92, VAR9, VAR89, VAR24, VAR35, VAR78, VAR31, VAR93, VAR39, VAR49, VAR10, VAR59, VAR72, VAR61, VAR19, VAR80, VAR81, VAR20, VAR27, VAR1, VAR38, VAR5, VAR85, VAR48, VAR12, VAR55, VAR4 ); input wire VAR8; input wire VAR65; input wire VAR11; output wire VAR34; input wire [31 : 0] VAR51; input wire [2 : 0] VAR88; input wire VAR86; output wire VAR84; input wire [31 : 0] VAR69; input wire [3 : 0] VAR42; output wire VAR76; input wire VAR57; output wire [1 : 0] VAR74; input wire VAR2; output wire VAR60; input wire [31 : 0] VAR29; input wire [2 : 0] VAR91; output wire VAR62; input wire VAR36; output wire [31 : 0] VAR22; output wire [1 : 0] VAR17; output wire [31 : 0] VAR56; output wire [7 : 0] VAR47; output wire [2 : 0] VAR18; output wire [1 : 0] VAR82; output wire [3 : 0] VAR83; output wire [2 : 0] VAR28; output wire VAR64; input wire VAR63; output wire [31 : 0] VAR46; output wire [3 : 0] VAR53; output wire VAR44; output wire VAR66; input wire VAR25; input wire [1 : 0] VAR23; input wire VAR50; output wire VAR33; output wire [31 : 0] VAR14; output wire [7 : 0] VAR79; output wire [2 : 0] VAR32; output wire [1 : 0] VAR75; output wire [3 : 0] VAR21; output wire [2 : 0] VAR40; output wire VAR73; input wire VAR13; input wire [31 : 0] VAR90; input wire [1 : 0] VAR41; input wire VAR70; input wire VAR58; output wire VAR94; output wire [5 : 0] VAR45; output wire [4 : 0] VAR54; output wire [4 : 0] VAR67; output wire [31 : 0] VAR37; output wire [15 : 0] VAR16; output wire VAR68; input wire VAR77; output wire [31 : 0] VAR92; output wire VAR9; output wire VAR89; input wire VAR24; input wire [31 : 0] VAR35; input wire VAR78; input wire VAR31; output wire VAR93; input wire [7 : 0] VAR39; output wire VAR49; output wire VAR10; output wire [255 : 0] VAR59; output wire VAR72; output wire VAR61; output wire [63 : 0] VAR19; input wire [63 : 0] VAR80; input wire VAR81; output wire [1 : 0] VAR20; output wire [1 : 0] VAR27; output wire [647 : 0] VAR1; input wire VAR38; input wire [1 : 0] VAR5; input wire [1 : 0] VAR85; input wire [17 : 0] VAR48; input wire [359 : 0] VAR12; output wire VAR55; output wire [31 : 0] VAR4; VAR6 #( .VAR43(8), .VAR71(64), .VAR87(256), .VAR52(2), .VAR30(12), .VAR7(9), .VAR3(27), .VAR15(15) ) VAR26 ( .VAR8(VAR8), .VAR65(VAR65), .VAR11(VAR11), .VAR34(VAR34), .VAR51(VAR51), .VAR88(VAR88), .VAR86(VAR86), .VAR84(VAR84), .VAR69(VAR69), .VAR42(VAR42), .VAR76(VAR76), .VAR57(VAR57), .VAR74(VAR74), .VAR2(VAR2), .VAR60(VAR60), .VAR29(VAR29), .VAR91(VAR91), .VAR62(VAR62), .VAR36(VAR36), .VAR22(VAR22), .VAR17(VAR17), .VAR56(VAR56), .VAR47(VAR47), .VAR18(VAR18), .VAR82(VAR82), .VAR83(VAR83), .VAR28(VAR28), .VAR64(VAR64), .VAR63(VAR63), .VAR46(VAR46), .VAR53(VAR53), .VAR44(VAR44), .VAR66(VAR66), .VAR25(VAR25), .VAR23(VAR23), .VAR50(VAR50), .VAR33(VAR33), .VAR14(VAR14), .VAR79(VAR79), .VAR32(VAR32), .VAR75(VAR75), .VAR21(VAR21), .VAR40(VAR40), .VAR73(VAR73), .VAR13(VAR13), .VAR90(VAR90), .VAR41(VAR41), .VAR70(VAR70), .VAR58(VAR58), .VAR94(VAR94), .VAR45(VAR45), .VAR54(VAR54), .VAR67(VAR67), .VAR37(VAR37), .VAR16(VAR16), .VAR68(VAR68), .VAR77(VAR77), .VAR92(VAR92), .VAR9(VAR9), .VAR89(VAR89), .VAR24(VAR24), .VAR35(VAR35), .VAR78(VAR78), .VAR31(VAR31), .VAR93(VAR93), .VAR39(VAR39), .VAR49(VAR49), .VAR10(VAR10), .VAR59(VAR59), .VAR72(VAR72), .VAR61(VAR61), .VAR19(VAR19), .VAR80(VAR80), .VAR81(VAR81), .VAR20(VAR20), .VAR27(VAR27), .VAR1(VAR1), .VAR38(VAR38), .VAR5(VAR5), .VAR85(VAR85), .VAR48(VAR48), .VAR12(VAR12), .VAR55(VAR55), .VAR4(VAR4) ); endmodule
gpl-3.0
lowRISC/flexpret
Gateway.v
8,433
module MODULE1( VAR9, VAR37, VAR39, VAR11, VAR1, VAR33, VAR31, VAR21, VAR6, VAR35, VAR8, VAR5, VAR30 ); parameter VAR13 = 8, VAR18 = 32, VAR4 = VAR18; localparam VAR29 = 32'hffff0000, VAR36 = 32'hffff0004, VAR20 = 32'hffff0008, VAR15 = 32'hffff000C; input wire VAR9, VAR37; input [VAR13-1:0] VAR39; input VAR11; output VAR1; output [VAR13-1:0] VAR33; output VAR31; input VAR21; output wire [VAR18-1:0] VAR6; input wire [VAR18-1:0] VAR35, VAR8; input wire VAR5, VAR30; wire [VAR13-1:0] VAR27; wire VAR28, VAR24, VAR22, VAR10; assign VAR1 = ~VAR28; assign VAR6 = (VAR24) ? {{VAR18-1{1'b0}}, VAR28} : (VAR22) ? {{VAR18-1{1'b0}}, VAR31} : {{VAR18-VAR13-1{1'b0}}, VAR27}; assign VAR14 = VAR1 & VAR11; assign VAR25 = VAR21 & VAR31; assign VAR24 = VAR8 == VAR29; assign VAR22 = VAR8 == VAR20; assign VAR32 = VAR5 & VAR8 == VAR36; assign VAR10 = VAR30 & VAR8 == VAR15; VAR38 #( .VAR3( 1)) VAR7 (.VAR9(VAR9), .VAR37(VAR37 | VAR32), .VAR19(VAR14), .VAR2(1'b0), .VAR16(1'VAR17), .VAR12(VAR28)), VAR34 (.VAR9(VAR9), .VAR37(VAR37 | VAR25), .VAR19(VAR10), .VAR2(1'b0), .VAR16(1'VAR17), .VAR12(VAR31)); VAR38 #( .VAR3( VAR13)) VAR23 (.VAR9(VAR9), .VAR37(VAR37), .VAR19(1'b0), .VAR2(VAR14), .VAR16(VAR39), .VAR12(VAR27)), VAR26 (.VAR9(VAR9), .VAR37(VAR37), .VAR19(1'b0), .VAR2(VAR10), .VAR16(VAR35[7:0]), .VAR12(VAR33)); endmodule
bsd-3-clause
twlostow/dsi-shield
hdl/rtl/dsi_core/dsi_core.v
15,392
module MODULE1 ( VAR98, VAR161, VAR123, VAR84, VAR45, VAR66, VAR120, VAR68, VAR153, VAR28, VAR69, VAR20, VAR103, VAR86, VAR112, VAR158, VAR191, VAR172, VAR118, VAR47, VAR14, VAR26, VAR88, VAR95, VAR114, VAR43, VAR30, VAR31, VAR85, VAR156, VAR34, VAR175, VAR2 ); parameter VAR142 = 1; parameter VAR3 = 3; parameter VAR4 = 1024; parameter VAR32 = 0; parameter VAR23 = 0; parameter VAR192 = 0; parameter VAR185 = 3600; parameter VAR93 = 50; localparam VAR116 = (VAR185 / 2) / VAR93; localparam VAR136 = 24 * VAR142; input [31:0] VAR114; input [31:0] VAR43; output [31:0] VAR30; input [3:0] VAR31; input VAR85, VAR156, VAR34; output VAR175, VAR2; input VAR98, VAR123, VAR161, VAR66; input VAR45, VAR84; input VAR120; output VAR68; input VAR153; output VAR28; input [VAR136 - 1 : 0 ] VAR69; input VAR20; output VAR172, VAR118; output [VAR3-1:0] VAR103, VAR86; output [VAR3-1:0] VAR112, VAR158; output [VAR3-1:0] VAR191; output VAR47, VAR14; output VAR26; output reg VAR88; output reg [2:0] VAR95; wire [5:0] VAR171; wire [31:0] VAR46; wire [31:0] VAR155; wire VAR181; reg [7:0] VAR13; reg [3:0] VAR189; reg VAR122; VAR182 #( .VAR80(6) ) VAR126 ( .VAR176 (VAR98), .VAR140 (VAR161), .VAR66(VAR66), .VAR114(VAR114), .VAR43(VAR43), .VAR31(VAR31), .VAR85(VAR85), .VAR156(VAR156), .VAR34(VAR34), .VAR175(VAR175), .VAR2(VAR2), .VAR30(VAR30), .VAR106(VAR171), .VAR44(VAR46), .VAR165(VAR181), .VAR167(VAR155) ); reg VAR133 = 0; wire [VAR3-1:0] VAR174, VAR152, VAR147; wire [VAR3:0] VAR101; wire [VAR3-1:0] VAR73, VAR150, VAR21; wire VAR27; wire VAR179; assign VAR27 = VAR152[0]; assign VAR179 = VAR174[0]; wire VAR78; wire [VAR3 * 8 -1 :0] VAR129; wire [VAR3-1:0] VAR17; wire [(VAR3 + 1) * 8 - 1: 0] VAR138; reg VAR75 = 0; reg VAR16 = 0; reg VAR139 = 0; reg [7:0] VAR100 = 0; reg [2:0] VAR56; VAR12 #(2) VAR61 (VAR161, 1'b0, VAR66, VAR109); generate genvar VAR52; for(VAR52=0;VAR52<VAR3;VAR52=VAR52+1) begin VAR62 VAR168 ( .VAR41(VAR161), .VAR66(VAR109), .VAR105(VAR133), .VAR8 (VAR78), .VAR74 (VAR129), .VAR162 (VAR174[VAR52]), .VAR38(VAR17), .VAR22 (VAR16), .VAR131 (VAR100), .VAR169 (VAR13[ VAR52*2 +: 2] == 0 ? VAR139 : 1'b0), .VAR79 (VAR152[VAR52]), .VAR54(VAR138[ VAR52*8 +: 8]), .VAR71( VAR13[ VAR52*2 +: 2] ), .VAR145( VAR189[VAR52] ), .VAR55(VAR73[VAR52]), .VAR164(VAR150[VAR52]), .VAR15(VAR21[VAR52]) ); assign VAR112[VAR52] = VAR73[VAR52]; assign VAR158[VAR52] = VAR150[VAR52]; assign VAR191[VAR52] = VAR21[0]; assign VAR101[VAR52] = VAR21[0]; end endgenerate wire VAR163; wire VAR151; VAR62 VAR10 ( .VAR41(VAR161), .VAR66(VAR109), .VAR105(VAR133), .VAR8 (VAR75), .VAR74 ({24'h000000, VAR163 ? 8'haa : 8'h00}), .VAR162 (VAR163), .VAR38(1'b1), .VAR22 (1'b0), .VAR131(8'h00), .VAR169(1'b0), .VAR79(), .VAR54(VAR138[VAR3*8 +: 8]), .VAR71(2'b00), .VAR145( VAR122 ), .VAR55(VAR47), .VAR164(VAR14), .VAR15(VAR151) ); assign VAR101 [VAR3] = VAR151; assign VAR26 = VAR151; wire VAR64, VAR107; wire VAR166, VAR83; VAR178 VAR127 ( .VAR123(VAR123), .VAR161(VAR161), .VAR37(VAR66), .VAR87 (VAR120), .VAR40(VAR64), .VAR1(VAR107) ); VAR130 VAR137 ( .VAR123(VAR45), .VAR161(VAR161), .VAR37(VAR66), .VAR87 (VAR120), .VAR40(VAR166), .VAR1(VAR83) ); wire [VAR3:0] VAR146, VAR108; generate for(VAR52=0;VAR52<VAR3;VAR52=VAR52+1) begin VAR119 VAR149 ( .VAR90(VAR64), .VAR193(VAR161), .VAR37(VAR66), .VAR9(VAR107), .VAR67(VAR101[VAR52]), .VAR177(VAR138[VAR52*8 +: 8]), .VAR6(VAR146[VAR52]), .VAR97(VAR108[VAR52]) ); if( VAR52 < VAR3 ) begin assign VAR103[VAR52] = VAR146[VAR52]; assign VAR86[VAR52] = VAR108[VAR52]; end end endgenerate VAR119 VAR157 ( .VAR90(VAR166), .VAR193(VAR161), .VAR37(VAR66), .VAR9(VAR83), .VAR67(VAR101[VAR3]), .VAR177(VAR138[VAR3*8 +: 8]), .VAR6(VAR146[VAR3]), .VAR97(VAR108[VAR3]) ); assign VAR172 = VAR146[VAR3]; assign VAR118 = VAR108[VAR3]; wire VAR104, VAR115, VAR99, VAR60; wire [5:0] VAR53; wire [15:0] VAR154, VAR49; wire [VAR136-1:0] VAR160; VAR143 .VAR35(VAR3), .VAR142(VAR142) ) VAR121 ( .VAR41(VAR161), .VAR66(VAR109), .VAR91(VAR104), .VAR57(VAR115), .VAR48(VAR53), .VAR125(VAR49), .VAR134(VAR154), .VAR124(VAR99), .VAR187(VAR180), .VAR72(VAR160), .VAR33(VAR60), .VAR144(VAR129), .VAR24(VAR78), .VAR186(VAR174[0]), .VAR42(VAR17), .VAR77(VAR56) ); wire VAR113, VAR39; wire [VAR136-1:0] VAR173; wire VAR94, VAR70; VAR12 #(2) VAR65 (VAR161, VAR109, VAR153, VAR94); VAR12 #(2) VAR58 (VAR98, VAR66, VAR70, VAR68); VAR82 VAR96 ( .VAR41(VAR161), .VAR66(VAR109), .VAR148(VAR113), .VAR92(VAR39), .VAR25(VAR173), .VAR153(VAR94), .VAR68(VAR70), .VAR5(VAR104), .VAR110(VAR115), .VAR63(VAR53), .VAR170(VAR49), .VAR36(VAR154), .VAR159(VAR160), .VAR29(VAR99), .VAR183(VAR60), .VAR50(VAR171), .VAR190(VAR46), .VAR76(VAR181) ); VAR19 .VAR132(VAR136), .VAR141(VAR4), .VAR111(VAR4-20), .VAR128(10), .VAR7(1) ) VAR89 ( .VAR66(VAR66), .VAR81(VAR98), .VAR177(VAR69), .VAR188(VAR28), .VAR117(VAR20), .VAR11(VAR161), .VAR59(VAR39), .VAR102(VAR113), .VAR51(VAR173) ); reg [11:0] VAR184, VAR18; always@(posedge VAR161) begin if (!VAR109) VAR18 <= 0; end else begin if(VAR18 == VAR184) begin VAR133 <= 1; VAR18 <= 0; end else begin VAR133 <= 0; VAR18 <= VAR18 + 1; end end end reg [31:0] VAR135; always@(posedge VAR161) if(!VAR109) begin VAR184 <= 0; VAR75 <= 0; VAR16 <= 0; VAR135 <= 0; VAR88 <= 0; VAR95 <= 0; VAR13 <= 0; VAR189 <= 0; VAR122 <= 0; end else if(VAR181) begin case(VAR171) VAR75 <= VAR46[0]; VAR16 <= VAR46[1]; VAR56 <= VAR46[10:8]; end if(VAR27) begin VAR139 <= VAR46[8]; VAR100 <= VAR46[7:0]; end VAR88 <= VAR46[0]; VAR95 <= VAR46[3:1]; end VAR13 <= VAR46[7:0]; VAR189 <= VAR46[11:8]; VAR122 <= VAR46[12]; end endcase end else begin VAR139 <= 0; case(VAR171) VAR135[7:2] <= 0; VAR135[31:11] <= 0; VAR135[0] <= VAR75; VAR135[1] <= VAR27; VAR135[10:8] <= VAR56; end VAR135 <= 'hdeadbeef; end default: VAR135 <= 0; endcase end assign VAR155 = VAR135; endmodule
lgpl-3.0
EPiCS/soundgates
hardware/design/reference/cf_lib/edk/pcores/axi_hdmi_tx_16b_v1_00_a/hdl/verilog/cf_mul.v
6,867
module MODULE1 ( clk, VAR19, VAR18, VAR2, VAR23, VAR17); parameter VAR4 = 16; parameter VAR15 = VAR4 - 1; input clk; input [16:0] VAR19; input [ 7:0] VAR18; output [24:0] VAR2; input [VAR15:0] VAR23; output [VAR15:0] VAR17; reg VAR3 = 'd0; reg [VAR15:0] VAR7 = 'd0; reg [23:0] VAR8 = 'd0; reg [23:0] VAR9 = 'd0; reg [23:0] VAR11 = 'd0; reg [23:0] VAR13 = 'd0; reg [23:0] VAR26 = 'd0; reg VAR10 = 'd0; reg [VAR15:0] VAR25 = 'd0; reg [23:0] VAR14 = 'd0; reg [23:0] VAR5 = 'd0; reg VAR12 = 'd0; reg [VAR15:0] VAR24 = 'd0; reg [23:0] VAR6 = 'd0; reg [VAR15:0] VAR17 = 'd0; reg [24:0] VAR2 = 'd0; wire [16:0] VAR22; wire [16:0] VAR21; wire [23:0] VAR20; wire [23:0] VAR16; wire [23:0] VAR27; wire [23:0] VAR1; assign VAR22 = {1'b0, VAR19[15:0]}; assign VAR21 = ~VAR22 + 1'b1; assign VAR20 = {{7{VAR22[16]}}, VAR22}; assign VAR16 = {{7{VAR21[16]}}, VAR21}; assign VAR27 = {{6{VAR22[16]}}, VAR22, 1'b0}; assign VAR1 = {{6{VAR21[16]}}, VAR21, 1'b0}; always @(posedge clk) begin VAR3 <= VAR19[16]; VAR7 <= VAR23; case (VAR18[1:0]) 2'b11: VAR8 <= VAR16; 2'b10: VAR8 <= VAR1; 2'b01: VAR8 <= VAR20; default: VAR8 <= 24'd0; endcase case (VAR18[3:1]) 3'b011: VAR9 <= {VAR27[21:0], 2'd0}; 3'b100: VAR9 <= {VAR1[21:0], 2'd0}; 3'b001: VAR9 <= {VAR20[21:0], 2'd0}; 3'b010: VAR9 <= {VAR20[21:0], 2'd0}; 3'b101: VAR9 <= {VAR16[21:0], 2'd0}; 3'b110: VAR9 <= {VAR16[21:0], 2'd0}; default: VAR9 <= 24'd0; endcase case (VAR18[5:3]) 3'b011: VAR11 <= {VAR27[19:0], 4'd0}; 3'b100: VAR11 <= {VAR1[19:0], 4'd0}; 3'b001: VAR11 <= {VAR20[19:0], 4'd0}; 3'b010: VAR11 <= {VAR20[19:0], 4'd0}; 3'b101: VAR11 <= {VAR16[19:0], 4'd0}; 3'b110: VAR11 <= {VAR16[19:0], 4'd0}; default: VAR11 <= 24'd0; endcase case (VAR18[7:5]) 3'b011: VAR13 <= {VAR27[17:0], 6'd0}; 3'b100: VAR13 <= {VAR1[17:0], 6'd0}; 3'b001: VAR13 <= {VAR20[17:0], 6'd0}; 3'b010: VAR13 <= {VAR20[17:0], 6'd0}; 3'b101: VAR13 <= {VAR16[17:0], 6'd0}; 3'b110: VAR13 <= {VAR16[17:0], 6'd0}; default: VAR13 <= 24'd0; endcase case (VAR18[7]) 1'b1: VAR26 <= {VAR20[15:0], 8'd0}; default: VAR26 <= 24'd0; endcase end always @(posedge clk) begin VAR10 <= VAR3; VAR25 <= VAR7; VAR14 <= VAR8 + VAR9 + VAR26; VAR5 <= VAR11 + VAR13; end always @(posedge clk) begin VAR12 <= VAR10; VAR24 <= VAR25; VAR6 <= VAR14 + VAR5; end always @(posedge clk) begin VAR17 <= VAR24; VAR2 <= {VAR12, VAR6}; end endmodule
mit
impedimentToProgress/ProbableCause
ddr2/cores/or1200/or1200_spram_32x24.v
8,265
module MODULE1( VAR7, VAR23, VAR30, clk, rst, VAR20, VAR28, VAR24, addr, VAR8, VAR19 ); parameter VAR27 = 5; parameter VAR26 = 24; input VAR7; input [VAR15 - 1:0] VAR30; output VAR23; input clk; input rst; input VAR20; input VAR28; input VAR24; input [VAR27-1:0] addr; input [VAR26-1:0] VAR8; output [VAR26-1:0] VAR19; wire [31:24] VAR25; wire [31:24] VAR25; VAR22 VAR14( .VAR31(clk), .VAR21(1'b0), .VAR16({3'h0, addr}), .VAR6(VAR8[15:0]), .VAR2(VAR20), .VAR18(VAR28), .VAR1(VAR19[15:0]) ); VAR22 VAR13( .VAR31(clk), .VAR21(1'b0), .VAR16({3'h0, addr}), .VAR6({8'h00, VAR8[23:16]}), .VAR2(VAR20), .VAR18(VAR28), .VAR1({VAR25, VAR19[23:16]}) ); VAR11 VAR5( .VAR31(clk), .VAR4(1'b0), .VAR16({4'b0000, addr}), .VAR6({8'h00, VAR8}), .VAR3(4'h0), .VAR2(VAR20), .VAR18(VAR28), .VAR1({VAR25, VAR19}), .VAR17() ); reg [VAR26-1:0] VAR9 [(1<<VAR27)-1:0]; reg [VAR27-1:0] VAR12; assign VAR19 = (VAR24) ? VAR9[VAR12] : {VAR26{1'b0}}; always @(posedge clk or VAR29 rst) if (rst == VAR10) VAR12 <= {VAR27{1'b0}}; else if (VAR20) VAR12 <= addr; always @(posedge clk) if (VAR20 && VAR28) VAR9[addr] <= VAR8; endmodule
mit
google/skywater-pdk-libs-sky130_fd_sc_ls
cells/dlxtp/sky130_fd_sc_ls__dlxtp.pp.symbol.v
1,333
module MODULE1 ( input VAR1 , output VAR6 , input VAR2, input VAR4 , input VAR7, input VAR5, input VAR3 ); endmodule
apache-2.0
google/skywater-pdk-libs-sky130_fd_sc_hd
cells/xnor3/sky130_fd_sc_hd__xnor3.pp.blackbox.v
1,302
module MODULE1 ( VAR3 , VAR8 , VAR6 , VAR7 , VAR2, VAR1, VAR4 , VAR5 ); output VAR3 ; input VAR8 ; input VAR6 ; input VAR7 ; input VAR2; input VAR1; input VAR4 ; input VAR5 ; endmodule
apache-2.0
mrehkopf/sd2snes
verilog/sd2snes_sgb/cheat.v
9,350
module MODULE1( input clk, input [7:0] VAR53, input [23:0] VAR38, input [7:0] VAR19, input VAR34, input VAR56, input VAR11, input VAR12, input VAR22, input VAR59, input VAR8, input VAR31, input VAR10, input VAR48, input VAR57, input VAR24, output VAR60, output [8:0] VAR44, output [7:0] VAR35, output VAR2, output VAR32, input [11:0] VAR17, output [7:0] VAR18, input VAR42, input VAR3, input VAR15, input [2:0] VAR51, input VAR36, input [31:0] VAR23, output [7:0] VAR25, output VAR46, output VAR58 ); wire VAR28 = VAR12 & VAR34; reg VAR9 = 0; reg VAR52 = 0; reg VAR50 = 0; reg VAR21 = 0; reg VAR37 = 0; reg VAR29 = 0; wire [1:0] VAR33 = {VAR38 == 24'h00FFFC, VAR38 == 24'h00FFFD}; reg [29:0] VAR14 = 0; reg [1:0] VAR61 = 2'b10; wire VAR54 = |VAR61; wire VAR40 = |VAR33; wire VAR49 = ~|VAR14; reg VAR41 = 0; assign VAR25 = VAR33[1] ? 8'h7d : 8'h2a; assign VAR46 = (VAR54 & VAR40); assign VAR58 = VAR41; always @(posedge clk) begin if(VAR11) begin VAR61 <= 2'b11; end else if(VAR15) begin if(VAR40 & |VAR61) begin VAR61 <= VAR61 - 1; end end end reg VAR26 = 1'b0; reg [6:0] VAR7 = 0; reg VAR16 = 0; always @(posedge clk) begin if(VAR11) begin VAR41 <= 0; VAR16 <= 0; end else begin if(VAR56) begin if(VAR33[1] & |VAR61) begin VAR41 <= 1; end end if(VAR15) begin if(VAR16) begin if(|VAR7) begin VAR7 <= VAR7 - 1; end else if(VAR7 == 0) begin VAR41 <= 0; VAR16 <= 0; end end end if(VAR26) begin VAR7 <= 7'd6; VAR16 <= 1; end end end always @(posedge clk) begin if((VAR58 & VAR28 & ~|VAR38[8:0] & (VAR19 == 8'h85)) | (VAR21 & VAR11)) begin VAR14 <= 30'd840000000; end else if (VAR60 | VAR2) begin VAR14 <= 30'd42000000; end else if (|VAR14) begin VAR14 <= VAR14 - 1; end end always @(posedge clk) begin if(VAR11) begin VAR26 <= 1'b0; end else begin VAR26 <= 1'b0; if(VAR58 & VAR28) begin if(~|VAR38[8:0]) begin case(VAR19) 8'h82: VAR9 <= 1; 8'h83: VAR9 <= 0; 8'h84: {VAR52, VAR50} <= 2'b00; endcase end else if(VAR38[8:0] == 9'h1fd) begin VAR26 <= 1'b1; end end else if(VAR36) begin if(VAR51 == 7) begin {VAR29, VAR37, VAR21, VAR50, VAR52, VAR9} <= ({VAR29, VAR37, VAR21, VAR50, VAR52, VAR9} & ~VAR23[13:8]) | VAR23[5:0]; end end end end reg VAR13 = 0; reg [15:0] VAR4 = 0; reg VAR1; reg [15:0] VAR6; wire VAR5 = (VAR6 == 16'h3030); wire VAR55 = (VAR6 == 16'h2070); wire VAR45 = (VAR6 == 16'h5030); wire VAR27 = (VAR6 == 16'h1070); wire VAR30 = VAR5 | VAR55 | VAR45 | VAR27; wire VAR39 = ({2'b00,VAR6[13:12],1'b0,VAR6[6:4]} == 8'h05); wire VAR20 = ({2'b00,VAR6[13:12],1'b0,VAR6[6:4]} == 8'h06); wire VAR47 = VAR39 | VAR20; always @(posedge clk) begin VAR13 <= 0; if(VAR34 & VAR48) begin end if (~VAR57) VAR4[7:0] <= VAR19; else VAR4[15:8] <= VAR19; if (~VAR57) VAR13 <= 1; end end always @(posedge clk) begin if (VAR11) begin VAR1 <= 0; end else begin if (VAR1 & (VAR60 | ~VAR30)) begin VAR1 <= 0; end else if (~VAR41 & VAR13 & VAR49 & (VAR52 | VAR50) & VAR37) begin VAR1 <= 1; VAR6 <= VAR4; end end end assign VAR60 = VAR1 & VAR30 & VAR24; assign VAR44 = 9'h000; assign VAR35 = ( VAR5 ? 8'h80 : VAR55 ? 8'h81 : VAR45 ? 8'h84 : VAR27 ? 8'h85 : 8'h00 ); assign VAR2 = VAR9 & VAR1 & VAR47; assign VAR32 = VAR20; reg [7:0] VAR43; assign VAR18 = VAR43; always @(posedge clk) begin casez(VAR17[3:0]) 4'h0: VAR43 <= VAR13; 4'h1: VAR43 <= VAR1; 4'h2: VAR43 <= VAR4[7:0]; 4'h3: VAR43 <= VAR4[15:8]; 4'h4: VAR43 <= VAR6[7:0]; 4'h5: VAR43 <= VAR6[15:8]; 4'h6: VAR43 <= VAR41; 4'h7: VAR43 <= VAR49; 4'h8: VAR43 <= VAR52; 4'h9: VAR43 <= VAR50; 4'hA: VAR43 <= VAR37; 4'hB: VAR43 <= VAR9; 4'hC: VAR43 <= VAR60; 4'hD: VAR43 <= VAR35; 4'hE: VAR43 <= VAR39; 4'hF: VAR43 <= VAR20; default: VAR43 <= 0; endcase end endmodule
gpl-2.0
google/skywater-pdk-libs-sky130_fd_sc_ms
cells/or2/sky130_fd_sc_ms__or2.pp.symbol.v
1,257
module MODULE1 ( input VAR6 , input VAR7 , output VAR5 , input VAR3 , input VAR4, input VAR1, input VAR2 ); endmodule
apache-2.0
cybero/Verilog
src/PicoBlaze (kcpsm6)/Utilities/KCPSM6_Release9_30Sept14/UART_and_PicoTerm/uart_tx6.v
11,248
module MODULE1 ( input [7:0] VAR13, input VAR83, input VAR16, input VAR30, output VAR27, output VAR75, output VAR77, output VAR20, input clk ); wire [7:0] VAR35; wire [7:0] VAR24; wire [3:0] VAR66; wire [3:0] VAR45; wire VAR26; wire VAR39; wire VAR38; wire VAR11; wire VAR21; wire [3:0] VAR84; wire [3:0] VAR82; wire [3:0] VAR4; wire [3:0] VAR29; wire VAR37; wire VAR89; wire VAR60; wire VAR55; wire VAR73; wire VAR53; wire VAR64; wire VAR34; genvar VAR85; generate for (VAR85 = 0 ; VAR85 <= 7 ; VAR85 = VAR85+1) begin : VAR47 VAR56 #( .VAR23 (16'h0000)) VAR33 ( .VAR78 (VAR13[VAR85]), .VAR68 (VAR83), .VAR80 (clk), .VAR10 (VAR45[0]), .VAR49 (VAR45[1]), .VAR5 (VAR45[2]), .VAR57 (VAR45[3]), .VAR2 (VAR35[VAR85])); VAR31 VAR54( .VAR78 (VAR35[VAR85]), .VAR2 (VAR24[VAR85]), .VAR87 (clk)); end endgenerate VAR32 #( .VAR23 (64'hFF00FE00FF80FF00)) VAR59( .VAR36 (VAR45[0]), .VAR46 (VAR45[1]), .VAR74 (VAR45[2]), .VAR19 (VAR45[3]), .VAR88 (VAR83), .VAR63 (VAR34), .VAR43 (VAR66[3])); VAR22 VAR65( .VAR78 (VAR66[3]), .VAR2 (VAR45[3]), .VAR6 (VAR16), .VAR87 (clk)); VAR32 #( .VAR23 (64'hF0F0E1E0F878F0F0)) VAR58( .VAR36 (VAR45[0]), .VAR46 (VAR45[1]), .VAR74 (VAR45[2]), .VAR19 (VAR45[3]), .VAR88 (VAR83), .VAR63 (VAR34), .VAR43 (VAR66[2])); VAR22 VAR41( .VAR78 (VAR66[2]), .VAR2 (VAR45[2]), .VAR6 (VAR16), .VAR87 (clk)); VAR67 #( .VAR23 (64'hCC9060CCAA5050AA)) VAR50( .VAR36 (VAR45[0]), .VAR46 (VAR45[1]), .VAR74 (VAR26), .VAR19 (VAR83), .VAR88 (VAR34), .VAR63 (1'b1), .VAR15 (VAR66[0]), .VAR79 (VAR66[1])); VAR22 VAR72( .VAR78 (VAR66[1]), .VAR2 (VAR45[1]), .VAR6 (VAR16), .VAR87 (clk)); VAR22 VAR70( .VAR78 (VAR66[0]), .VAR2 (VAR45[0]), .VAR6 (VAR16), .VAR87 (clk)); VAR67 #( .VAR23 (64'hF4FCF4FC040004C0)) VAR17( .VAR36 (VAR39), .VAR46 (VAR21), .VAR74 (VAR83), .VAR19 (VAR34), .VAR88 (VAR38), .VAR63 (1'b1), .VAR15 (VAR26), .VAR79 (VAR11)); VAR22 VAR8( .VAR78 (VAR11), .VAR2 (VAR21), .VAR6 (VAR16), .VAR87 (clk)); VAR67 #( .VAR23 (64'h0001000080000000)) VAR52( .VAR36 (VAR45[0]), .VAR46 (VAR45[1]), .VAR74 (VAR45[2]), .VAR19 (VAR45[3]), .VAR88 (1'b1), .VAR63 (1'b1), .VAR15 (VAR38), .VAR79 (VAR39)); VAR32 #( .VAR23 (64'hFF00F0F0CCCCAAAA)) VAR61( .VAR36 (VAR24[0]), .VAR46 (VAR24[1]), .VAR74 (VAR24[2]), .VAR19 (VAR24[3]), .VAR88 (VAR82[0]), .VAR63 (VAR82[1]), .VAR43 (VAR37)); VAR32 #( .VAR23 (64'hFF00F0F0CCCCAAAA)) VAR71( .VAR36 (VAR24[4]), .VAR46 (VAR24[5]), .VAR74 (VAR24[6]), .VAR19 (VAR24[7]), .VAR88 (VAR82[0]), .VAR63 (VAR82[1]), .VAR43 (VAR89)); VAR67 #( .VAR23 (64'hCFAACC0F0FFFFFFF)) VAR14( .VAR36 (VAR37), .VAR46 (VAR89), .VAR74 (VAR82[1]), .VAR19 (VAR82[2]), .VAR88 (VAR82[3]), .VAR63 (1'b1), .VAR15 (VAR60), .VAR79 (VAR55)); VAR31 VAR48( .VAR78 (VAR55), .VAR2 (VAR27), .VAR87 (clk)); VAR32 #( .VAR23 (64'h85500000AAAAAAAA)) VAR28( .VAR36 (VAR82[0]), .VAR46 (VAR82[1]), .VAR74 (VAR82[2]), .VAR19 (VAR82[3]), .VAR88 (VAR21), .VAR63 (VAR53), .VAR43 (VAR84[0])); VAR31 VAR25( .VAR78 (VAR84[0]), .VAR2 (VAR82[0]), .VAR87 (clk)); VAR32 #( .VAR23 (64'h26610000CCCCCCCC)) VAR18( .VAR36 (VAR82[0]), .VAR46 (VAR82[1]), .VAR74 (VAR82[2]), .VAR19 (VAR82[3]), .VAR88 (VAR21), .VAR63 (VAR53), .VAR43 (VAR84[1])); VAR31 VAR12( .VAR78 (VAR84[1]), .VAR2 (VAR82[1]), .VAR87 (clk)); VAR32 #( .VAR23 (64'h88700000F0F0F0F0)) VAR40( .VAR36 (VAR82[0]), .VAR46 (VAR82[1]), .VAR74 (VAR82[2]), .VAR19 (VAR82[3]), .VAR88 (VAR21), .VAR63 (VAR53), .VAR43 (VAR84[2])); VAR31 VAR44( .VAR78 (VAR84[2]), .VAR2 (VAR82[2]), .VAR87 (clk)); VAR32 #( .VAR23 (64'h87440000FF00FF00)) VAR62( .VAR36 (VAR82[0]), .VAR46 (VAR82[1]), .VAR74 (VAR82[2]), .VAR19 (VAR82[3]), .VAR88 (VAR21), .VAR63 (VAR53), .VAR43 (VAR84[3])); VAR31 VAR7( .VAR78 (VAR84[3]), .VAR2 (VAR82[3]), .VAR87 (clk)); VAR67 #( .VAR23 (64'h6C0000005A000000)) VAR86( .VAR36 (VAR29[0]), .VAR46 (VAR29[1]), .VAR74 (VAR30), .VAR19 (1'b1), .VAR88 (1'b1), .VAR63 (1'b1), .VAR15 (VAR4[0]), .VAR79 (VAR4[1])); VAR31 VAR81( .VAR78 (VAR4[0]), .VAR2 (VAR29[0]), .VAR87 (clk)); VAR31 VAR3( .VAR78 (VAR4[1]), .VAR2 (VAR29[1]), .VAR87 (clk)); VAR67 #( .VAR23 (64'h7F80FF007878F0F0)) VAR69( .VAR36 (VAR29[0]), .VAR46 (VAR29[1]), .VAR74 (VAR29[2]), .VAR19 (VAR29[3]), .VAR88 (VAR30), .VAR63 (1'b1), .VAR15 (VAR4[2]), .VAR79 (VAR4[3])); VAR31 VAR9( .VAR78 (VAR4[2]), .VAR2 (VAR29[2]), .VAR87 (clk)); VAR31 VAR76( .VAR78 (VAR4[3]), .VAR2 (VAR29[3]), .VAR87 (clk)); VAR67 #( .VAR23 (64'h0000000080000000)) VAR51( .VAR36 (VAR29[0]), .VAR46 (VAR29[1]), .VAR74 (VAR29[2]), .VAR19 (VAR29[3]), .VAR88 (VAR30), .VAR63 (VAR60), .VAR15 (VAR73), .VAR79 (VAR64)); VAR31 VAR1( .VAR78 (VAR73), .VAR2 (VAR53), .VAR87 (clk)); VAR31 VAR42( .VAR78 (VAR64), .VAR2 (VAR34), .VAR87 (clk)); assign VAR20 = VAR38; assign VAR77 = VAR45[3]; assign VAR75 = VAR21; endmodule
mit
skarpenko/ultiparc
rtl/src/ibus2ocp.v
2,437
module MODULE1( VAR7, VAR4, VAR1, VAR15, VAR18, VAR11, VAR3, VAR13, VAR19, VAR2, VAR5, VAR9 ); input wire [VAR12-1:0] VAR7; input wire VAR4; output reg [VAR6-1:0] VAR1; output reg VAR15; output reg VAR18; output reg [VAR12-1:0] VAR11; output reg [2:0] VAR3; output reg [VAR6-1:0] VAR13; output reg [VAR8-1:0] VAR19; input wire VAR2; input wire [VAR6-1:0] VAR5; input wire [1:0] VAR9; always @(*) begin VAR11 = VAR7; VAR3 = (VAR4 ? VAR17 : VAR14); VAR13 = {(VAR6){1'b0}}; VAR19 = {(VAR8){1'b1}}; VAR1 = VAR5; VAR15 = (VAR9 != VAR16 ? 1'b1 : 1'b0); VAR18 = (VAR9 == VAR10 || VAR9 == VAR20 ? 1'b1 : 1'b0); end endmodule
bsd-2-clause
google/skywater-pdk-libs-sky130_fd_sc_hdll
cells/sdfrbp/sky130_fd_sc_hdll__sdfrbp.pp.blackbox.v
1,523
module MODULE1 ( VAR9 , VAR1 , VAR7 , VAR8 , VAR10 , VAR4 , VAR11, VAR3 , VAR5 , VAR6 , VAR2 ); output VAR9 ; output VAR1 ; input VAR7 ; input VAR8 ; input VAR10 ; input VAR4 ; input VAR11; input VAR3 ; input VAR5 ; input VAR6 ; input VAR2 ; endmodule
apache-2.0
YingcaiDong/Shunting-Model-Based-Path-Planning-Algorithm-Accelerator-Using-FPGA
System Design Source FIle/bd/system/ip/system_HLS_accel_0_0/hdl/verilog/HLS_accel_CONTROL_BUS_s_axi.v
8,816
module MODULE1 VAR35 = 4, VAR4 = 32 )( input wire VAR40, input wire VAR25, input wire VAR1, input wire [VAR35-1:0] VAR8, input wire VAR6, output wire VAR30, input wire [VAR4-1:0] VAR2, input wire [VAR4/8-1:0] VAR52, input wire VAR46, output wire VAR5, output wire [1:0] VAR21, output wire VAR11, input wire VAR16, input wire [VAR35-1:0] VAR51, input wire VAR20, output wire VAR23, output wire [VAR4-1:0] VAR32, output wire [1:0] VAR10, output wire VAR44, input wire VAR33, output wire interrupt, output wire VAR47, input wire VAR50, input wire VAR41, input wire VAR39 ); localparam VAR9 = 4; localparam VAR28 = 4'h0, VAR22 = 4'h4, VAR27 = 4'h8, VAR19 = 4'hc; localparam VAR29 = 2'd0, VAR36 = 2'd1, VAR15 = 2'd2; localparam VAR38 = 2'd0, VAR14 = 2'd1; reg [1:0] VAR53; reg [1:0] VAR18; reg [VAR9-1:0] VAR37; wire [31:0] VAR54; wire VAR55; wire VAR48; reg [1:0] VAR49; reg [1:0] VAR42; reg [31:0] VAR45; wire VAR7; wire [VAR9-1:0] VAR13; wire VAR17; wire VAR43; reg VAR31; reg VAR24; reg VAR12; reg VAR3; reg [1:0] VAR26; reg [1:0] VAR34; assign VAR30 = (VAR53 == VAR29); assign VAR5 = (VAR53 == VAR36); assign VAR21 = 2'b00; assign VAR11 = (VAR53 == VAR15); assign VAR54 = { {8{VAR52[3]}}, {8{VAR52[2]}}, {8{VAR52[1]}}, {8{VAR52[0]}} }; assign VAR55 = VAR6 & VAR30; assign VAR48 = VAR46 & VAR5; always @(posedge VAR40) begin if (VAR1) begin if (VAR25) VAR53 <= VAR29; end else VAR53 <= VAR18; end end always @ begin case (VAR49) VAR38: if (VAR20) VAR42 = VAR14; end else VAR42 = VAR38; VAR14: if (VAR33 & VAR44) VAR42 = VAR38; else VAR42 = VAR14; default: VAR42 = VAR38; endcase end always @(posedge VAR40) begin if (VAR1) begin if (VAR7) begin VAR45 <= 1'b0; case (VAR13) VAR28: begin VAR45[0] <= VAR24; VAR45[1] <= VAR31; VAR45[2] <= VAR17; VAR45[3] <= VAR43; VAR45[7] <= VAR12; end VAR22: begin VAR45 <= VAR3; end VAR27: begin VAR45 <= VAR26; end VAR19: begin VAR45 <= VAR34; end endcase end end end assign interrupt = VAR3 & (|VAR34); assign VAR47 = VAR24; assign VAR17 = VAR39; assign VAR43 = VAR41; always @(posedge VAR40) begin if (VAR25) VAR24 <= 1'b0; end else if (VAR1) begin if (VAR48 && VAR37 == VAR28 && VAR52[0] && VAR2[0]) VAR24 <= 1'b1; end else if (VAR43) VAR24 <= VAR12; end end always @(posedge VAR40) begin if (VAR25) VAR31 <= 1'b0; end else if (VAR1) begin if (VAR50) VAR31 <= 1'b1; end else if (VAR7 && VAR13 == VAR28) VAR31 <= 1'b0; end end always @(posedge VAR40) begin if (VAR25) VAR12 <= 1'b0; end else if (VAR1) begin if (VAR48 && VAR37 == VAR28 && VAR52[0]) VAR12 <= VAR2[7]; end end always @(posedge VAR40) begin if (VAR25) VAR3 <= 1'b0; end else if (VAR1) begin if (VAR48 && VAR37 == VAR22 && VAR52[0]) VAR3 <= VAR2[0]; end end always @(posedge VAR40) begin if (VAR25) VAR26 <= 1'b0; end else if (VAR1) begin if (VAR48 && VAR37 == VAR27 && VAR52[0]) VAR26 <= VAR2[1:0]; end end always @(posedge VAR40) begin if (VAR25) VAR34[0] <= 1'b0; end else if (VAR1) begin if (VAR26[0] & VAR50) VAR34[0] <= 1'b1; end else if (VAR48 && VAR37 == VAR19 && VAR52[0]) VAR34[0] <= VAR34[0] ^ VAR2[0]; end end always @(posedge VAR40) begin if (VAR25) VAR34[1] <= 1'b0; end else if (VAR1) begin if (VAR26[1] & VAR41) VAR34[1] <= 1'b1; end else if (VAR48 && VAR37 == VAR19 && VAR52[0]) VAR34[1] <= VAR34[1] ^ VAR2[1]; end end endmodule
mit
asicguy/gplgpu
hdl/de/ded_colsel.v
8,399
module MODULE1 ( input VAR6, input VAR10, input VAR22, input VAR13, input [1:0] VAR20, input VAR19, input [31:0] VAR4, input [31:0] VAR14, input [(VAR12<<3)-1:0] VAR16, input [VAR12-1:0] VAR8, input [(VAR12<<3)-1:0] VAR3, input VAR9, output reg [(VAR12<<3)-1:0] VAR15, output [VAR12-1:0] VAR21 ); reg [(VAR12<<3)-1:0] VAR18, VAR2; reg [VAR12-1:0] VAR7; reg [VAR12-1:0] VAR11; reg [(VAR12<<3)-1:0] VAR23; wire [(VAR12<<3)-1:0] VAR5; wire [(VAR12<<3)-1:0] VAR17; wire [(VAR12<<3)-1:0] VAR1; always @(posedge VAR6) VAR23 <= VAR3; always @(posedge VAR6) begin VAR11 <= VAR8; VAR2 <= (VAR19) ? VAR23 : VAR16; VAR18 <= VAR2; end assign VAR17[(VAR12<<3)-1:0] = (VAR19 && |VAR20) ? VAR3 : {(VAR12/4){VAR4}} ; assign VAR1[(VAR12<<3)-1:0] = {(VAR12/4){VAR14}} ; always @(posedge VAR6)begin end if(VAR19) VAR15 <= VAR18; else if(VAR9) VAR15 <= VAR17; else if(VAR20 == 2'b00) VAR15 <= VAR18; else VAR15 <= VAR5; end assign VAR21 = VAR7; always @* begin if(VAR12 == 4) begin case({VAR10,VAR22,VAR13}) 3'b001: VAR7 = { VAR11[0],VAR11[0],VAR11[0],VAR11[0]}; 3'b010: VAR7 = { VAR11[1],VAR11[1],VAR11[0],VAR11[0]}; default: VAR7 = VAR11; endcase end else if(VAR12 == 8) begin case({VAR10,VAR22,VAR13}) 3'b001:VAR7 = { VAR11[1],VAR11[1],VAR11[1],VAR11[1], VAR11[0],VAR11[0],VAR11[0],VAR11[0]}; 3'b010:VAR7 = { VAR11[3],VAR11[3],VAR11[2],VAR11[2], VAR11[1],VAR11[1],VAR11[0],VAR11[0]}; default:VAR7 = VAR11; endcase end else begin case({VAR10,VAR22,VAR13}) 3'b001:VAR7 = {VAR11[3],VAR11[3],VAR11[3],VAR11[3], VAR11[2],VAR11[2],VAR11[2],VAR11[2], VAR11[1],VAR11[1],VAR11[1],VAR11[1], VAR11[0],VAR11[0],VAR11[0],VAR11[0]}; 3'b010:VAR7 = {VAR11[7],VAR11[7],VAR11[6],VAR11[6], VAR11[5],VAR11[5],VAR11[4],VAR11[4], VAR11[3],VAR11[3],VAR11[2],VAR11[2], VAR11[1],VAR11[1],VAR11[0],VAR11[0]}; default:VAR7 = VAR11; endcase end end assign VAR5[007:000] = (VAR7[00]) ? VAR17[007:000] : VAR1[007:000]; assign VAR5[015:008] = (VAR7[01]) ? VAR17[015:008] : VAR1[015:008]; assign VAR5[023:016] = (VAR7[02]) ? VAR17[023:016] : VAR1[023:016]; assign VAR5[031:024] = (VAR7[03]) ? VAR17[031:024] : VAR1[031:024]; assign VAR5[039:032] = (VAR7[04]) ? VAR17[039:032] : VAR1[039:032]; assign VAR5[047:040] = (VAR7[05]) ? VAR17[047:040] : VAR1[047:040]; assign VAR5[055:048] = (VAR7[06]) ? VAR17[055:048] : VAR1[055:048]; assign VAR5[063:056] = (VAR7[07]) ? VAR17[063:056] : VAR1[063:056]; assign VAR5[039:032] = (VAR7[04]) ? VAR17[039:032] : VAR1[039:032]; assign VAR5[047:040] = (VAR7[05]) ? VAR17[047:040] : VAR1[047:040]; assign VAR5[055:048] = (VAR7[06]) ? VAR17[055:048] : VAR1[055:048]; assign VAR5[063:056] = (VAR7[07]) ? VAR17[063:056] : VAR1[063:056]; assign VAR5[071:064] = (VAR7[08]) ? VAR17[071:064] : VAR1[071:064]; assign VAR5[079:072] = (VAR7[09]) ? VAR17[079:072] : VAR1[079:072]; assign VAR5[087:080] = (VAR7[10]) ? VAR17[087:080] : VAR1[087:080]; assign VAR5[095:088] = (VAR7[11]) ? VAR17[095:088] : VAR1[095:088]; assign VAR5[103:096] = (VAR7[12]) ? VAR17[103:096] : VAR1[103:096]; assign VAR5[111:104] = (VAR7[13]) ? VAR17[111:104] : VAR1[111:104]; assign VAR5[119:112] = (VAR7[14]) ? VAR17[119:112] : VAR1[119:112]; assign VAR5[127:120] = (VAR7[15]) ? VAR17[127:120] : VAR1[127:120]; endmodule
gpl-3.0
jefg89/proyecto_final_prototipado
ProyectoFinal/HDLNeuralNetwork/RegistroWithMuxInput.v
3,844
module MODULE1#(parameter VAR24 = 4) (VAR38,VAR36,reset,VAR35,VAR18,VAR10,VAR17,VAR26,VAR21,VAR8,VAR30,VAR41,VAR45,VAR5,VAR14, VAR40,VAR39,VAR33,VAR34,VAR47,VAR42,VAR9,VAR50,VAR19,VAR44,VAR29,VAR32,VAR16,VAR31); input signed [VAR24-1:0] VAR10,VAR17,VAR26,VAR21,VAR8,VAR30,VAR41,VAR45,VAR5, VAR14,VAR40,VAR39,VAR33,VAR34,VAR47,VAR42,VAR9,VAR50,VAR19,VAR44,VAR29; input VAR38,VAR36,reset; input [3:0] VAR35,VAR18; output reg signed [VAR24-1:0] VAR32 = 0; output reg signed [VAR24-1:0] VAR16 = 0; output signed [VAR24-1:0] VAR31; reg signed [VAR24-1:0] VAR1,VAR11,VAR37,VAR49,VAR28,VAR23,VAR2, VAR43,VAR22,VAR20,VAR6,VAR48,VAR4,VAR13,VAR12,VAR7,VAR3, VAR27,VAR25,VAR46,VAR15; always @(posedge VAR38) if (reset) begin VAR1 <= 0; VAR11 <= 0; VAR37 <= 0; VAR49 <= 0; VAR28 <= 0; VAR23 <= 0; VAR2 <= 0; VAR43 <= 0; VAR22 <= 0; VAR20 <= 0; VAR6 <= 0; VAR48 <= 0; VAR4 <= 0; VAR13 <= 0; VAR12 <= 0; VAR7 <= 0; VAR3 <= 0; VAR27 <= 0; VAR25 <= 0; VAR46 <= 0; VAR15 <= 0; end else if (VAR36) begin VAR1 <= VAR10; VAR11 <= VAR17; VAR37 <= VAR26; VAR49 <= VAR21; VAR28 <= VAR8; VAR23 <= VAR30; VAR2 <= VAR41; VAR43 <= VAR45; VAR22 <= VAR5; VAR20 <= VAR14; VAR6 <= VAR40; VAR48 <= VAR39; VAR4 <= VAR33; VAR13 <= VAR34; VAR12 <= VAR47; VAR7 <= VAR42; VAR3 <= VAR9; VAR27 <= VAR50; VAR25 <= VAR19; VAR46 <= VAR44; VAR15 <= VAR29; end assign VAR31 = VAR15; always @(VAR35, VAR1,VAR11,VAR37,VAR49,VAR28,VAR23,VAR2, VAR43,VAR22,VAR20) case (VAR35) 5'd00: VAR32 <= VAR1; 5'd01: VAR32 <= VAR11; 5'd02: VAR32 <= VAR37; 5'd03: VAR32 <= VAR49; 5'd04: VAR32 <= VAR28; 5'd05: VAR32 <= VAR23; 5'd06: VAR32 <= VAR2; 5'd07: VAR32 <= VAR43; 5'd08: VAR32 <= VAR22; 5'd09: VAR32 <= VAR20; default : VAR32 <= 0; endcase always @(VAR18,VAR6,VAR48,VAR4,VAR13,VAR12,VAR7,VAR3, VAR27,VAR25,VAR46) case (VAR18) 5'd00: VAR16 <= VAR6; 5'd01: VAR16 <= VAR48; 5'd02: VAR16 <= VAR4; 5'd03: VAR16 <= VAR13; 5'd04: VAR16 <= VAR12; 5'd05: VAR16 <= VAR7; 5'd06: VAR16 <= VAR3; 5'd07: VAR16 <= VAR27; 5'd08: VAR16 <= VAR25; 5'd09: VAR16 <= VAR46; default : VAR16 <= 0; endcase endmodule
gpl-2.0
ipburbank/Raster-Laser-Projector
src/Raster_Laser_Projector/synthesis/submodules/altera_up_video_decoder_add_endofpacket.v
5,718
module MODULE1 ( clk, reset, VAR14, VAR8, VAR3, VAR10, VAR16, VAR9, VAR11, VAR5, VAR15, VAR7 ); parameter VAR2 = 15; input clk; input reset; input [VAR2: 0] VAR14; input VAR8; input VAR3; input VAR10; input VAR16; output VAR9; output reg [VAR2: 0] VAR11; output reg VAR5; output reg VAR15; output reg VAR7; wire VAR4; reg [VAR2: 0] VAR12; reg VAR1; reg VAR13; reg VAR6; always @(posedge clk) begin if (reset) begin VAR11 <= 'h0; VAR5 <= 1'b0; VAR15 <= 1'b0; VAR7 <= 1'b0; end else if (VAR9 & VAR10) begin VAR11 <= VAR12; VAR5 <= VAR1; VAR15 <= VAR13 | VAR8; VAR7 <= VAR6; end else if (VAR16) VAR7 <= 1'b0; end always @(posedge clk) begin if (reset) begin VAR12 <= 'h0; VAR1 <= 1'b0; VAR13 <= 1'b0; VAR6 <= 1'b0; end else if (VAR9 & VAR10) begin VAR12 <= VAR14; VAR1 <= VAR8; VAR13 <= VAR3; VAR6 <= VAR10; end end assign VAR9 = VAR16 | ~VAR7; endmodule
gpl-3.0
skalldri/mips-verilog
memory/memory2.v
3,137
module MODULE1 (clk, addr, din, dout, VAR5, VAR9, VAR14, VAR7, enable); parameter VAR3 = "VAR15.VAR4"; input clk; input [31:0] addr; input [31:0] din; input [2:0] VAR9; input VAR14; input enable; output reg VAR7; output reg [31:0] dout; output reg [31:0] VAR5; reg [7:0] VAR10[0:VAR11]; reg [31:0] VAR13 = 'hffff; reg [5:0] VAR8 = 0; reg VAR2 = 0; reg [31:0] VAR6 = 'hffff; wire VAR1; wire VAR12; assign VAR1 = (VAR8 > 1); assign VAR12 = (VAR8 != 0); begin begin begin end begin begin begin begin begin end begin begin begin begin begin end begin begin
gpl-2.0
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu7t5v0
cells/nand2/gf180mcu_fd_sc_mcu7t5v0__nand2_2.behavioral.v
1,193
module MODULE1( VAR6, VAR1, VAR3 ); input VAR6, VAR1; output VAR3; VAR2 VAR4(.VAR6(VAR6),.VAR1(VAR1),.VAR3(VAR3)); VAR2 VAR5(.VAR6(VAR6),.VAR1(VAR1),.VAR3(VAR3));
apache-2.0
C-L-G/azpr_soc
azpr_soc/trunk/ic/digital/azpr_soc/cpu/rtl/bus_if.v
5,676
module MODULE1 ( input wire clk, input wire reset, input wire VAR19, input wire VAR39, output reg VAR4, input wire [VAR23] addr, input wire VAR5, input wire VAR14, input wire [VAR6] VAR35, output reg [VAR6] VAR17, input wire [VAR6] VAR37, output wire [VAR23] VAR1, output reg VAR24, output wire VAR26, output wire [VAR6] VAR2, input wire [VAR6] VAR36, input wire VAR8, input wire VAR28, output reg VAR29, output reg [VAR23] VAR31, output reg VAR12, output reg VAR22, output reg [VAR6] VAR38 ); reg [VAR15] state; reg [VAR6] VAR27; wire [VAR25] VAR34; assign VAR34 = addr[VAR32]; assign VAR1 = addr; assign VAR26 = VAR14; assign VAR2 = VAR35; always @(*) begin VAR17 = VAR9'h0; VAR24 = VAR30; VAR4 = VAR30; case (state) if ((VAR39 == VAR30) && (VAR5 == VAR10)) begin if (VAR34 == VAR11) begin if (VAR19 == VAR30) begin VAR24 = VAR10; if (VAR14 == VAR20) begin VAR17 = VAR37; end end end else begin VAR4 = VAR10; end end end end if (VAR8 == VAR10) begin if (VAR14 == VAR20) begin VAR17 = VAR36; end end else begin VAR4 = VAR10; end end end end endcase end always @(posedge clk or VAR16 reset) begin if (reset == VAR33) begin state <= VAR7; VAR29 <= VAR30; VAR31 <= VAR3'h0; VAR12 <= VAR30; VAR22 <= VAR20; VAR38 <= VAR9'h0; VAR27 <= VAR9'h0; end else begin case (state) if ((VAR39 == VAR30) && (VAR5 == VAR10)) begin if (VAR34 != VAR11) begin state <= VAR13; VAR29 <= VAR10; VAR31 <= addr; VAR22 <= VAR14; VAR38 <= VAR35; end end end if (VAR28 == VAR10) begin state <= VAR18; VAR12 <= VAR10; end end VAR12 <= VAR30; if (VAR8 == VAR10) begin VAR29 <= VAR30; VAR31 <= VAR3'h0; VAR22 <= VAR20; VAR38 <= VAR9'h0; if (VAR22 == VAR20) begin VAR27 <= VAR36; end if (VAR19 == VAR10) begin state <= VAR21; end else begin state <= VAR7; end end end if (VAR19 == VAR30) begin state <= VAR7; end end endcase end end endmodule
apache-2.0
eda-globetrotter/MarcheProcessor
processor/syn/src/regfileww.v
5,172
module MODULE1 (VAR1,VAR2,VAR6,VAR7,VAR3,VAR4, VAR13,VAR8,VAR14,VAR9,clk); output [127:0] VAR1,VAR2; input [0:127] VAR6; input clk; input VAR14; input VAR13, VAR8; input [4:0] VAR4, VAR7, VAR3; input [15:0] VAR9; reg [127:0] VAR1,VAR2; reg [127:0] VAR5 [31:0]; reg [127:0] VAR10; reg [127:0] VAR11; reg [7:0] VAR12; always @(posedge clk) begin VAR10=128'd0; VAR10=VAR10-1'd1; if(VAR14) begin if(VAR9==16'h1) begin VAR12=VAR6[0:7]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h3) begin VAR12=VAR6[8:15]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h7) begin VAR12=VAR6[16:23]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'hf) begin VAR12=VAR6[24:31]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h1f) begin VAR12=VAR6[32:39]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h3f) begin VAR12=VAR6[40:47]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h7f) begin VAR12=VAR6[48:55]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'hff) begin VAR12=VAR6[56:63]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h1ff) begin VAR12=VAR6[64:71]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h3ff) begin VAR12=VAR6[72:79]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h7ff) begin VAR12=VAR6[80:87]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'hfff) begin VAR12=VAR6[88:95]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h1fff) begin VAR12=VAR6[96:103]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h3fff) begin VAR12=VAR6[104:111]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'h7fff) begin VAR12=VAR6[112:119]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end else if(VAR9==16'hffff) begin VAR12=VAR6[120:127]; VAR11 = VAR10 & VAR12; VAR5[VAR4] <= VAR11; end end if(VAR13) begin VAR1<=VAR5[VAR7]; end else begin VAR1<=128'b0; end if(VAR8) begin VAR2<=VAR5[VAR3]; end else begin VAR2<=128'b0; end end endmodule
mit
trivoldus28/pulsarch-verilog
design/sys/iop/ccx/rtl/pcx_dp4.v
15,875
module MODULE1( VAR41, VAR13, VAR4, VAR3, VAR23, VAR38, VAR20, VAR11, VAR32, VAR8, VAR33, VAR14, VAR39, VAR48, VAR15, VAR28, VAR7, VAR22 ); output [7:0] VAR41; output [VAR50-1:0] VAR13; input [7:0] VAR8; input [7:0] VAR32; input [7:0] VAR11; input [7:0] VAR20; input [7:0] VAR38; input VAR23; input [7:0] VAR3; input VAR4; input [VAR50-1:0] VAR33; input [VAR50-1:0] VAR14; input [VAR50-1:0] VAR39; input [VAR50-1:0] VAR48; input [VAR50-1:0] VAR15; input [VAR50-1:0] VAR28; input [VAR50-1:0] VAR7; input [VAR50-1:0] VAR22; wire [129:0] VAR5; wire [129:0] VAR30; wire [129:0] VAR16; wire [129:0] VAR49; wire [129:0] VAR44; wire [129:0] VAR46; wire [129:0] VAR19; wire [7:1] VAR26; wire [5:0] VAR27; VAR25 VAR2( .VAR37 (VAR5[129:0]), .VAR41 (VAR41[0]), .VAR26 (), .VAR31(VAR20[0]), .VAR42(VAR11[0]), .VAR12(VAR8[0]), .VAR51(VAR38[0]), .VAR35(VAR32[0]), .VAR43 ({6'b000000,VAR33[VAR50-1:0]}), .VAR23 (VAR23), .VAR3 (VAR3[0]), .VAR4 (VAR26[1])); VAR36 VAR24( .VAR37 (VAR30[129:0]), .VAR41 (VAR41[1]), .VAR26 (VAR26[1]), .VAR31(VAR20[1]), .VAR42(VAR11[1]), .VAR12(VAR8[1]), .VAR51(VAR38[1]), .VAR35(VAR32[1]), .VAR43 ({6'b000000,VAR14[VAR50-1:0]}), .VAR34 (VAR5[129:0]), .VAR23 (VAR23), .VAR3 (VAR3[1]), .VAR4 (VAR26[2])); VAR36 VAR17( .VAR37 (VAR16[129:0]), .VAR41 (VAR41[2]), .VAR26 (VAR26[2]), .VAR31(VAR20[2]), .VAR42(VAR11[2]), .VAR12(VAR8[2]), .VAR51(VAR38[2]), .VAR35(VAR32[2]), .VAR43 ({6'b000000,VAR39[VAR50-1:0]}), .VAR34 (VAR30[129:0]), .VAR23 (VAR23), .VAR3 (VAR3[2]), .VAR4 (VAR26[3])); VAR36 VAR29( .VAR37 (VAR49[129:0]), .VAR41 (VAR41[3]), .VAR26 (VAR26[3]), .VAR31(VAR20[3]), .VAR42(VAR11[3]), .VAR12(VAR8[3]), .VAR51(VAR38[3]), .VAR35(VAR32[3]), .VAR43 ({6'b000000,VAR48[VAR50-1:0]}), .VAR34 (VAR16[129:0]), .VAR23 (VAR23), .VAR3 (VAR3[3]), .VAR4 (VAR26[4])); VAR1 VAR47( .VAR37 ({VAR27[5:0],VAR13[VAR50-1:0]}), .VAR41 (VAR41[4]), .VAR26 (VAR26[4]), .VAR31(VAR20[4]), .VAR42(VAR11[4]), .VAR12(VAR8[4]), .VAR51(VAR38[4]), .VAR35(VAR32[4]), .VAR43 ({6'b000000,VAR15[VAR50-1:0]}), .VAR40 (VAR49[129:0]), .VAR9 (VAR44[129:0]), .VAR23 (VAR23), .VAR3 (VAR3[4]), .VAR4 (VAR26[5])); VAR45 VAR21( .VAR37 (VAR44[129:0]), .VAR41 (VAR41[5]), .VAR26 (VAR26[5]), .VAR31(VAR20[5]), .VAR42(VAR11[5]), .VAR12(VAR8[5]), .VAR51(VAR38[5]), .VAR35(VAR32[5]), .VAR43 ({6'b000000,VAR28[VAR50-1:0]}), .VAR34 (VAR46[129:0]), .VAR23 (VAR23), .VAR3 (VAR3[5]), .VAR4 (VAR26[6])); VAR45 VAR6( .VAR37 (VAR46[129:0]), .VAR41 (VAR41[6]), .VAR26 (VAR26[6]), .VAR31(VAR20[6]), .VAR42(VAR11[6]), .VAR12(VAR8[6]), .VAR51(VAR38[6]), .VAR35(VAR32[6]), .VAR43 ({6'b000000,VAR7[VAR50-1:0]}), .VAR34 (VAR19[129:0]), .VAR23 (VAR23), .VAR3 (VAR3[6]), .VAR4 (VAR26[7])); VAR18 VAR10( .VAR37 (VAR19[129:0]), .VAR41 (VAR41[7]), .VAR26 (VAR26[7]), .VAR31(VAR20[7]), .VAR42(VAR11[7]), .VAR12(VAR8[7]), .VAR51(VAR38[7]), .VAR35(VAR32[7]), .VAR43 ({6'b000000,VAR22[VAR50-1:0]}), .VAR23 (VAR23), .VAR3 (VAR3[7]), .VAR4 (VAR4)); endmodule
gpl-2.0
google/skywater-pdk-libs-sky130_fd_sc_hd
cells/dfstp/sky130_fd_sc_hd__dfstp.blackbox.v
1,319
module MODULE1 ( VAR5 , VAR7 , VAR3 , VAR2 ); output VAR5 ; input VAR7 ; input VAR3 ; input VAR2; supply1 VAR4; supply0 VAR8; supply1 VAR6 ; supply0 VAR1 ; endmodule
apache-2.0
sehugg/8bitworkshop
presets/verilog/7segment.v
2,338
module MODULE2(VAR9, VAR11); input [3:0] VAR9; output reg [6:0] VAR11; always @ case (VAR16) 0:VAR14 = (VAR11[6]?5'b11111:0) ^ (VAR11[5]?5'b00001:0) ^ (VAR11[1]?5'b10000:0); 1:VAR14 = (VAR11[1]?5'b10000:0) ^ (VAR11[5]?5'b00001:0); 2:VAR14 = (VAR11[0]?5'b11111:0) ^ (|VAR11[5:4]?5'b00001:0) ^ (|VAR11[2:1]?5'b10000:0); 3:VAR14 = (VAR11[2]?5'b10000:0) ^ (VAR11[4]?5'b00001:0); 4:VAR14 = (VAR11[3]?5'b11111:0) ^ (VAR11[4]?5'b00001:0) ^ (VAR11[2]?5'b10000:0); default:VAR14 = 0; endcase endmodule module MODULE1(clk, reset, VAR17, VAR19, VAR8); input clk, reset; output VAR17, VAR19; output [2:0] VAR8; wire VAR6; wire [8:0] VAR4; wire [8:0] VAR10; VAR2 VAR18( .clk(clk), .reset(reset), .VAR17(VAR17), .VAR19(VAR19), .VAR6(VAR6), .VAR4(VAR4), .VAR10(VAR10) ); wire [3:0] VAR9 = VAR4[7:4]; wire [2:0] VAR7 = VAR4[3:1]; wire [2:0] VAR12 = VAR10[3:1]; wire [4:0] VAR14; wire [6:0] VAR11; MODULE2 MODULE1( .VAR9(VAR9), .VAR11(VAR11) ); VAR5 VAR3( .VAR11(VAR11), .VAR16(VAR12), .VAR14(VAR14) ); wire VAR13 = VAR6 && 0; wire VAR1 = VAR6 && VAR14[~VAR7]; wire VAR15 = VAR6 && 0; assign VAR8 = {VAR15,VAR1,VAR13}; endmodule
gpl-3.0
GustavoOS/ARMAria
src/ControlUnit/instructiondecoder.v
14,458
module MODULE1 #( parameter VAR5 = 16, parameter VAR6 = 7, parameter VAR15 = 4, parameter VAR8 = 12, parameter VAR2 = 4, parameter VAR19 = 2048, parameter VAR14 = 4'hc, parameter VAR3 = 4'he, parameter VAR9 = 4'hf )( input [(VAR5 - 1) : 0] VAR16, output reg [(VAR6 - 1) : 0] VAR12, output reg [(VAR15 - 1) : 0] VAR4, VAR17, VAR20, output reg [(VAR8 - 1) : 0] VAR18, output reg [(VAR2 - 1) : 0] VAR11 ); reg VAR7; reg [1 : 0] VAR10; reg [2 : 0] VAR1; reg [3 : 0] VAR21; wire [3 : 0] VAR13; assign VAR13 = VAR16[15:12]; always @ ( * ) begin VAR18 = 0; VAR4 = 0; VAR17 = 0; VAR20 = 0; VAR11 = 4'hf; VAR12 = 0; VAR10 = 0; VAR21 = VAR16[11:8]; VAR7 = 0; VAR1 = 0; case(VAR13) 0:begin VAR7 = VAR16[11]; VAR12 = (VAR7)? 7'h2: 7'h1; VAR18 = {6'h0, VAR16[10:6]}; VAR4[2:0] = VAR16[2:0]; VAR17[2:0] = VAR16[5:3]; end 1:begin VAR7 = VAR16[11]; if(VAR7)begin VAR10 = VAR16[10:9]; case(VAR10) 0:begin VAR12 = 7'h4; VAR4[2:0] = VAR16[2:0]; VAR17[2:0] = VAR16[5:3]; VAR20[2:0] = VAR16[8:6]; end 1:begin VAR12 = 7'h5; VAR4[2:0] = VAR16[2:0]; VAR17[2:0] = VAR16[5:3]; VAR20[2:0] = VAR16[8:6]; end 2:begin VAR12 = 7'h6; VAR4[2:0] = VAR16[2:0]; VAR17[2:0] = VAR16[5:3]; VAR18 = {9'h0,VAR16[8:6]}; end 3:begin VAR12 = 7'h7; VAR17[2:0] = VAR16[5:3]; VAR4[2:0] = VAR16[2:0]; VAR18 = {9'h0,VAR16[8:6]}; end default:begin VAR12 = 7'h7e; end endcase end else begin VAR12 = 7'h3; VAR18 = {6'h0, VAR16[10:6]}; VAR4[2:0] = VAR16[2:0]; VAR17[2:0] = VAR16[5:3]; end end 2:begin VAR7 = VAR16[11]; VAR12 = (VAR7)? 7'h9 : 7'h8; VAR18 = {4'h0, VAR16[7:0]}; VAR4[2:0] = VAR16[10:8]; VAR17[2:0] = VAR16[10:8]; end 3:begin VAR7 = VAR16[11]; VAR12 = (VAR7)? 7'hb : 7'ha; VAR18 = {4'h0, VAR16[7:0]}; VAR4[2:0] = VAR16[10:8]; VAR17[2:0] = VAR16[10:8]; end 4:begin VAR7 = VAR16[11]; VAR21 = VAR16[11:8]; VAR10 = VAR16[7:6]; if(VAR7)begin VAR12 = 7'h27; VAR18 = {4'h0, VAR16[7:0]}; VAR4[2:0] = VAR16[10:8]; VAR17 = VAR9; VAR20 = VAR16[10:8]; end else begin VAR4[2:0] = VAR16[2:0]; VAR17[2:0] = VAR16[2:0]; VAR20[2:0] = VAR16[5:3]; case(VAR21) 0:begin VAR12 = 7'hc+VAR10; end 1:begin VAR12 = 7'h10+VAR10; end 2:begin VAR12 = 7'h14+VAR10; end 3:begin VAR12 = 7'h18+VAR10; end 4:begin case(VAR10) 1:begin VAR12 = 7'h1c; VAR20[3] = 1; end 2:begin VAR12 = 7'h1d; VAR4[3] = 1; VAR17[3] = 1; end 3:begin VAR12 = 7'h1e; VAR4[3] = 1; VAR17[3] = 1; VAR20[3] = 1; end default:begin VAR12 = 7'hc; end endcase end 5:begin case(VAR10) 1:begin VAR12 = 7'h1f; VAR20[3] = 1; end 2:begin VAR12 = 7'h20; VAR4[3] = 1; VAR17[3] = 1; end 3:begin VAR12 = 7'h21; VAR4[3] = 1; VAR17[3] = 1; end default:begin VAR12 = 7'hc; end endcase end 6:begin case(VAR10) 0:begin VAR12 = 7'h22; end 1:begin VAR12 = 7'h23; VAR20[3] = 1; end 2:begin VAR12 = 7'h24; VAR4[3] = 1; VAR17[3] = 1; end 3:begin VAR12 = 7'h25; VAR4[3] = 1; VAR17[3] = 1; VAR20[3] = 1; end default:begin VAR12 = 7'hc; end endcase end 7:begin VAR11 = VAR16[7:4]; VAR12 = 7'h26; VAR17 = VAR9; VAR20[2:0] = VAR16[2:0]; end default:begin VAR12 = 7'h7d; end endcase end end 5:begin VAR1 = VAR16[11:9]; VAR12 = 7'h28+VAR1; VAR4 = VAR16[2:0]; VAR17 = VAR16[5:3]; VAR20 = VAR16[8:6]; end 6:begin VAR7 = VAR16[11]; VAR12 = (VAR7)? 7'h31: 7'h30; VAR4[2:0] = VAR16[2:0]; VAR17[2:0] = VAR16[5:3]; VAR18 = {7'h0, VAR16[10:6]}; end 7:begin VAR7 = VAR16[11]; VAR12 = (VAR7)? 7'h33: 7'h32; VAR4[2:0] = VAR16[2:0]; VAR17[2:0] = VAR16[5:3]; VAR18 = {7'h0, VAR16[10:6]}; end 8:begin VAR7 = VAR16[11]; VAR12 = (VAR7)? 7'h35: 7'h34; VAR4[2:0] = VAR16[2:0]; VAR17[2:0] = VAR16[5:3]; VAR18 = {7'h0, VAR16[10:6]}; end 9:begin VAR18 = {4'h0, VAR16[7:0]}; VAR4[2:0] = VAR16[10:8]; VAR17 = VAR3; VAR7 = VAR16[11]; VAR12 = (VAR7)?7'h37:7'h36; end 10:begin VAR18 = {4'h0, VAR16[7:0]}; VAR4 = {1'b0, VAR16[10:8]}; VAR7 = VAR16[11]; VAR17 = (VAR7) ? VAR3 : VAR9; VAR12 = (VAR7)?7'h39:7'h38; end 11:begin VAR21 = VAR16[11:8]; VAR7 = VAR16[7]; VAR10 = VAR16[7:6]; case(VAR21) 0:begin if (VAR10 == 1) begin VAR12 = 7'h4c; VAR17[3:0] = VAR16[3:0]; end else begin VAR12 = 7'h3a; VAR4[3:0] = VAR16[3:0]; end end 1:begin VAR12 = VAR7 ? 7'h50 : 7'h4f; VAR11 = 4'he; VAR17 = VAR9; VAR20 = VAR16[3 : 0]; VAR4 = VAR14; end 2:begin VAR4[2:0] = VAR16[2:0]; VAR20[2:0] = VAR16[5:3]; VAR12 = 7'h3b+VAR10; end 4:begin if(VAR16[7]) begin VAR12 = 7'h4d; VAR18[6:0] = VAR16[6:0]; VAR17 = VAR3; end else begin VAR12 = 7'h43; VAR4 = VAR16[2:0]; end end 10:begin VAR4[2:0] = VAR16[2:0]; VAR17[2:0] = VAR16[2:0]; VAR20[2:0] = VAR16[5:3]; VAR12 = 7'h3f+VAR10; end 13:begin if (VAR16[7]) begin VAR12 = 7'h4e; VAR18[6:0] = VAR16[6:0]; VAR17 = VAR3; end else begin VAR12 = 7'h44; VAR4 = VAR16[2:0]; end end 14:begin case (VAR10) 0:begin VAR12 = 7'h45; VAR4 = VAR16[2:0]; end 1:begin VAR12 = 7'h46; VAR17 = 0; VAR20 = 0; VAR4 = 0; end 2:begin VAR12 = 7'h47; VAR4 = VAR16[2:0]; end default: VAR12 = 7'h7a; endcase end default:begin VAR12 = 7'h7a; end endcase end 12:begin VAR12 = 7'h48; VAR18[7:0] = VAR16[7 : 0]; end 13:begin VAR11 = VAR16[11:8]; VAR12 = 7'h49; VAR18 = VAR16[7:0]; VAR17 = VAR9; end 14:begin VAR7 = VAR16[11]; VAR12 = VAR7? 7'h4b : 7'h4a; end 15: begin VAR12 = VAR16[15:0] == 16'hffff ? 7'h64 : 7'h7f; end default:begin VAR12 = 7'h7f; end endcase end endmodule
mit
peteasa/parallella-fpga
AdaptevaLib/elink-gold/ewrapper_link_txo.v
12,046
module MODULE1( VAR23, VAR25, reset, VAR37, VAR49, VAR16, VAR28, VAR60, VAR13, VAR48, VAR4, VAR35 ); input reset; input VAR37; input VAR49; input VAR16; input [1:0] VAR28; input [3:0] VAR60; input [31:0] VAR13; input [31:0] VAR48; input [31:0] VAR4; input VAR35; output VAR23; output [71:0] VAR25; reg VAR53; reg VAR58; reg [1:0] VAR29; reg [3:0] VAR12; reg [31:0] VAR42; reg [31:0] VAR33; reg [31:0] VAR47; reg VAR44; reg VAR57; reg [1:0] VAR32; reg [3:0] VAR31; reg [31:0] VAR7; reg [31:0] VAR39; reg [31:0] VAR8; reg VAR59; reg [31:0] VAR45; reg [31:0] VAR64; reg [31:0] VAR2; reg VAR26; reg [31:0] VAR65; reg VAR50; reg VAR23; reg [71:0] VAR25; reg VAR20; reg VAR63; wire VAR27; wire VAR5; wire [1:0] VAR10; wire [3:0] VAR62; wire [31:0] VAR55; wire [31:0] VAR14; wire [31:0] VAR51; wire VAR38; wire [31:0] VAR17; wire VAR54; wire VAR40; wire VAR21; wire VAR41; wire VAR11; wire VAR46; wire [7:0] VAR24; wire [7:0] VAR43; wire [7:0] VAR52; wire [7:0] VAR18; wire [63:0] VAR30; wire [63:0] VAR9; wire [63:0] VAR15; wire [7:0] VAR34; wire [7:0] VAR6; wire [7:0] VAR56; wire [7:0] VAR22; wire [7:0] VAR19; wire [7:0] VAR3; wire [7:0] VAR1; wire [7:0] VAR36; wire [71:0] VAR61; always @ (posedge VAR37 or posedge reset) if (reset) VAR53 <= 1'b0; else if(~VAR23) VAR53 <= VAR49; always @ (posedge VAR37) if (~VAR23) begin VAR58 <= VAR16; VAR29[1:0] <= VAR28[1:0]; VAR12[3:0] <= VAR60[3:0]; VAR42[31:0] <= VAR13[31:0]; VAR33[31:0] <= VAR48[31:0]; VAR47[31:0] <= VAR4[31:0]; end assign VAR27 = VAR23 ? VAR53 : VAR49; assign VAR5 = VAR23 ? VAR58 : VAR16; assign VAR10[1:0] = VAR23 ? VAR29[1:0] : VAR28[1:0]; assign VAR62[3:0] = VAR23 ? VAR12[3:0] : VAR60[3:0]; assign VAR55[31:0] = VAR23 ? VAR42[31:0] : VAR13[31:0]; assign VAR14[31:0] = VAR23 ? VAR33[31:0] : VAR48[31:0]; assign VAR51[31:0] = VAR23 ? VAR47[31:0] : VAR4[31:0]; assign VAR41 = VAR44 & VAR59 & ~VAR21; always @ (posedge VAR37 or posedge reset) if (reset) VAR23 <= 1'b0; else VAR23 <= VAR41; always @ (posedge VAR37 or posedge reset) if (reset) VAR44 <= 1'b0; else if(~VAR41) VAR44 <= VAR27; always @ (posedge VAR37) if (~VAR41) begin VAR57 <= VAR5; VAR32[1:0] <= VAR10[1:0]; VAR31[3:0] <= VAR62[3:0]; VAR7[31:0] <= VAR55[31:0]; VAR39[31:0] <= VAR14[31:0]; VAR8[31:0] <= VAR51[31:0]; end always @ (posedge VAR37 or posedge reset) if (reset) VAR59 <= 1'b0; else if(VAR41) VAR59 <= 1'b0; else VAR59 <= VAR44; always @ (posedge VAR37) begin VAR45[31:0] <= VAR7[31:0]; VAR64[31:0] <= VAR39[31:0]; VAR2[31:0] <= VAR8[31:0]; VAR26 <= VAR38; VAR65[31:0] <= VAR17[31:0]; end always @ (posedge VAR37 or posedge reset) if(reset) begin VAR20 <= 1'b0; VAR63 <= 1'b0; end else begin VAR20 <= VAR11; VAR63 <= VAR40; end always @ (posedge VAR37 or posedge reset) if(reset) VAR50 <= 1'b0; else if(VAR20) VAR50 <= VAR63; assign VAR38 = VAR44 & VAR57 & (&(VAR32[1:0])) & ~(|(VAR31[3:0])); assign VAR17[31:0] = VAR7[31:0] + {{(28){1'b0}},4'b1000}; assign VAR54 = VAR38 & VAR26 & (VAR7[31:0] == VAR65[31:0]); assign VAR40 = VAR38 & VAR26 & (VAR7[31:0] == VAR45[31:0]); assign VAR21 = VAR35 & VAR38 & VAR26 & ((VAR54 & ~VAR50) | (VAR40 & VAR50)); assign VAR18[7:0] = {~VAR57,4'b0000,VAR50,2'b00}; assign VAR11 = VAR44 & ~VAR59; assign VAR46 = VAR59; assign VAR24[7:0] = {2'b00,{(6){VAR11}}}; assign VAR43[7:0] = {(8){VAR46}}; assign VAR52[7:0] = VAR24[7:0] | VAR43[7:0]; assign VAR30[63:0] = {{(8){1'b0}}, {(8){1'b0}}, VAR18[7:0], VAR31[3:0],VAR7[31:28], VAR7[27:20], VAR7[19:12], VAR7[11:4], VAR7[3:0],VAR32[1:0],VAR57,VAR44}; assign VAR9[63:0] = {VAR2[31:0],VAR64[31:0]}; assign VAR15[63:0] = VAR59 ? VAR9[63:0] : VAR30[63:0]; assign VAR34[7:0] = {VAR15[56],VAR15[48], VAR15[40],VAR15[32], VAR15[24],VAR15[16], VAR15[8], VAR15[0] }; assign VAR6[7:0] = {VAR15[57],VAR15[49], VAR15[41],VAR15[33], VAR15[25],VAR15[17], VAR15[9], VAR15[1] }; assign VAR56[7:0] = {VAR15[58],VAR15[50], VAR15[42],VAR15[34], VAR15[26],VAR15[18], VAR15[10],VAR15[2] }; assign VAR22[7:0] = {VAR15[59],VAR15[51], VAR15[43],VAR15[35], VAR15[27],VAR15[19], VAR15[11],VAR15[3] }; assign VAR19[7:0] = {VAR15[60],VAR15[52], VAR15[44],VAR15[36], VAR15[28],VAR15[20], VAR15[12],VAR15[4] }; assign VAR3[7:0] = {VAR15[61],VAR15[53], VAR15[45],VAR15[37], VAR15[29],VAR15[21], VAR15[13],VAR15[5] }; assign VAR1[7:0] = {VAR15[62],VAR15[54], VAR15[46],VAR15[38], VAR15[30],VAR15[22], VAR15[14],VAR15[6] }; assign VAR36[7:0] = {VAR15[63],VAR15[55], VAR15[47],VAR15[39], VAR15[31],VAR15[23], VAR15[15],VAR15[7] }; assign VAR61[71:0] = {VAR52[7:0], VAR36[7:0],VAR1[7:0],VAR3[7:0],VAR19[7:0], VAR22[7:0],VAR56[7:0],VAR6[7:0],VAR34[7:0]}; always @ (posedge VAR37 or posedge reset) if (reset) VAR25[71:0] <= {(72){1'b0}}; else VAR25[71:0] <= VAR61[71:0]; endmodule
lgpl-3.0
VerticalResearchGroup/miaow
src/verilog/rtl/lsu/lsu.v
8,014
module MODULE1 ( VAR50, VAR53, VAR4, VAR47, VAR55, VAR11, VAR56, VAR46, VAR61, VAR59, VAR70, VAR84, VAR32, VAR96, VAR66, VAR23, VAR30, VAR37, VAR40, VAR86, VAR104, VAR28, VAR101, VAR75, VAR68, VAR39, VAR95, VAR45, VAR38, VAR49, VAR14, VAR97, VAR13, VAR73, VAR63, clk, rst, VAR62, VAR44, VAR52, VAR98, VAR18, VAR36, VAR6, VAR10, VAR57, VAR58, VAR33, VAR17, VAR91, VAR2, VAR100, VAR80, VAR21, VAR102, VAR26, VAR51, VAR71, VAR43 ); parameter VAR60 = 32; parameter VAR82 = 1; input clk; input rst; input VAR62, VAR44; input [5:0] VAR52; input [6:0] VAR98; input [11:0] VAR18, VAR36, VAR6, VAR10, VAR57; input [15:0] VAR58, VAR33; input [31:0] VAR17, VAR91, VAR2, VAR100, VAR80; input [63:0] VAR21; input [127:0] VAR102; input [2047:0] VAR51; input [2047:0] VAR26; input [VAR60-1:0] VAR71; input VAR43; output VAR50, VAR53, VAR4, VAR47, VAR55, VAR11, VAR56; output VAR46, VAR61, VAR59; output [3:0] VAR70; output [5:0] VAR84; output [6:0] VAR32; output [8:0] VAR96, VAR66, VAR23; output [9:0] VAR30, VAR37, VAR40; output [63:0] VAR86, VAR104; output [127:0] VAR28; output [31:0] VAR101; output [2047:0] VAR75; output [VAR60-1:0] VAR68; output VAR39; output VAR95; output VAR38; output VAR14; output [5:0] VAR45; output [5:0] VAR49; output [5:0] VAR97; output [31:0] VAR13; output [2047:0] VAR73; output VAR63; assign VAR84 = VAR52; reg [31:0] VAR99; reg [15:0] VAR74; reg [15:0] VAR76; wire [2047:0] VAR31; wire VAR42; wire VAR88; wire VAR78; wire [8:0] VAR79; wire [8:0] VAR27; wire VAR83; wire [9:0] VAR16; wire [9:0] VAR87; wire [5:0] VAR81; wire VAR9; wire VAR54; wire VAR65; wire [3:0] VAR29; wire [1:0] VAR5; always@(posedge clk) begin if(rst) begin VAR99 <= 32'd0; VAR74 <= 16'd0; VAR76 <= 16'd0; end else begin VAR99 <= VAR91; VAR74 <= VAR33; VAR76 <= VAR58; end end VAR69 VAR20( .VAR15(VAR62), .VAR35(VAR91), .VAR18(VAR18), .VAR36(VAR36), .VAR6(VAR6), .VAR57(VAR57), .VAR47(VAR88), .VAR55(VAR78), .VAR96(VAR79), .VAR66(VAR27), .VAR4(VAR83), .VAR30(VAR16), .VAR37(VAR87), .VAR81(VAR81), .VAR9(VAR9), .VAR54(VAR54), .VAR65(VAR65), .VAR29(VAR29), .VAR5(VAR5) ); VAR72 VAR103( .VAR92(VAR52), .VAR93(VAR80), .VAR81(VAR81), .VAR9(VAR9), .VAR54(VAR54), .VAR65(VAR65), .VAR42(VAR42), .VAR29(VAR29), .VAR5(VAR5), .VAR41(VAR21), .VAR34(VAR31), .VAR44(VAR44), .VAR71(VAR71), .VAR51(VAR51), .VAR48(1'b0), .VAR88(VAR88), .VAR78(VAR78), .VAR79(VAR79), .VAR27(VAR27), .VAR83(VAR83), .VAR16(VAR16), .VAR87(VAR87), .VAR12(VAR10), .VAR28(VAR28), .VAR70(VAR70), .VAR23(VAR23), .VAR75(VAR75), .VAR46(VAR46), .VAR22(VAR86), .VAR40(VAR40), .VAR24(VAR50), .VAR95(VAR95), .VAR38(VAR38), .VAR14(VAR14), .VAR45(VAR45), .VAR49(VAR49), .VAR97(VAR97), .VAR89(VAR13), .VAR3(VAR56), .VAR73(VAR73), .VAR61(VAR61), .VAR59(VAR59), .VAR64(VAR101), .VAR68(VAR68), .VAR32(VAR32), .VAR11(VAR11), .VAR47(VAR47), .VAR55(VAR55), .VAR96(VAR96), .VAR66(VAR66), .VAR53(VAR53), .VAR4(VAR4), .VAR30(VAR30), .VAR37(VAR37), .clk(clk), .rst(rst) ); VAR67 VAR85( .VAR19(VAR26), .VAR7(VAR102), .VAR94(VAR2), .VAR1(VAR99), .VAR25(VAR74), .VAR77(VAR76), .VAR8(VAR31), .VAR90(VAR42) ); assign VAR39 = (|VAR70) | VAR46; assign VAR104 = VAR86; assign VAR63 = VAR50; endmodule
bsd-3-clause
google/skywater-pdk-libs-sky130_fd_sc_hs
cells/and4bb/sky130_fd_sc_hs__and4bb.blackbox.v
1,294
module MODULE1 ( VAR7 , VAR1, VAR6, VAR3 , VAR5 ); output VAR7 ; input VAR1; input VAR6; input VAR3 ; input VAR5 ; supply1 VAR2; supply0 VAR4; endmodule
apache-2.0
ShepardSiegel/ocpi
libsrc/hdl/bsv/BypassCrossingWire.v
1,381
module MODULE1(VAR3, VAR2); parameter VAR1 = 1; input [VAR1 - 1 : 0] VAR2; output [VAR1 - 1 : 0] VAR3; assign VAR3 = VAR2; endmodule
lgpl-3.0
GLADICOS/SPACEWIRESYSTEMC
altera_work/spw_jaxa/jaxa/synthesis/submodules/hps_sdram_p0_acv_ldc.v
3,402
module MODULE1 ( VAR20, VAR23, VAR43, VAR5, VAR25, VAR32, VAR3, VAR4, VAR22 ); parameter VAR13 = ""; parameter VAR45 = 0; parameter VAR10 = "false"; parameter VAR21 = "false"; input VAR20; input VAR23; input VAR43; input [VAR13-1:0] VAR5; output VAR25; output VAR32; output VAR3; output VAR4; output VAR22; wire VAR9; wire VAR27; wire VAR35; wire VAR19; wire VAR11; wire VAR42; generate if (VAR21 == "true") begin assign VAR35 = VAR20; assign VAR27 = VAR23; assign VAR9 = VAR43; assign VAR19 = 1'b0; end else begin VAR44 VAR7 ( .VAR14 ({VAR20, VAR23, VAR43, 1'b0}), .VAR17 ({VAR35, VAR27, VAR9, VAR19}) ); end endgenerate wire [3:0] VAR37; wire [3:0] VAR30; wire VAR34; VAR8 VAR28 ( .VAR31 (VAR9), .VAR1 (VAR5), .VAR39(VAR37) ); assign VAR25 = VAR37[0]; VAR8 VAR40 ( .VAR31 (VAR35), .VAR1 (), .VAR39(VAR30) ); assign VAR32 = VAR30[0]; VAR26 VAR12 ( .VAR31(VAR37), .VAR39(VAR4) ); VAR26 VAR36 ( .VAR38(), .VAR33(), .VAR6(), .VAR31 (VAR30[0]), .VAR31 (VAR30), .VAR39 (VAR34) ); assign VAR22 = VAR34; generate if (VAR10 == "true") begin assign VAR3 = ~VAR37[VAR45]; end else begin assign VAR3 = VAR37[VAR45]; end endgenerate endmodule
gpl-3.0
fallen/milkymist-mmu
cores/tmu2/rtl/tmu2_qpram.v
2,978
module MODULE1 #( parameter VAR22 = 11 ) ( input VAR31, input [VAR22-1:0] VAR24, output reg [15:0] VAR21, input [VAR22-1:0] VAR15, output reg [15:0] VAR26, input [VAR22-1:0] VAR27, output reg [15:0] VAR6, input [VAR22-1:0] VAR16, output reg [15:0] VAR29, input VAR11, input [VAR22-1:0] VAR10, input [255:0] VAR18 ); wire [127:0] VAR23; wire [127:0] VAR20; wire [127:0] VAR12; wire [127:0] VAR14; reg [2:0] VAR2; reg [2:0] VAR9; reg [2:0] VAR1; reg [2:0] VAR4; always @(posedge VAR31) begin VAR2 <= VAR24[3:1]; VAR9 <= VAR15[3:1]; VAR1 <= VAR27[3:1]; VAR4 <= VAR16[3:1]; end always @(*) begin case(VAR2) 3'd0: VAR21 = VAR23[127:112]; 3'd1: VAR21 = VAR23[111:96]; 3'd2: VAR21 = VAR23[95:80]; 3'd3: VAR21 = VAR23[79:64]; 3'd4: VAR21 = VAR23[63:48]; 3'd5: VAR21 = VAR23[47:32]; 3'd6: VAR21 = VAR23[31:16]; default: VAR21 = VAR23[15:0]; endcase case(VAR9) 3'd0: VAR26 = VAR20[127:112]; 3'd1: VAR26 = VAR20[111:96]; 3'd2: VAR26 = VAR20[95:80]; 3'd3: VAR26 = VAR20[79:64]; 3'd4: VAR26 = VAR20[63:48]; 3'd5: VAR26 = VAR20[47:32]; 3'd6: VAR26 = VAR20[31:16]; default: VAR26 = VAR20[15:0]; endcase case(VAR1) 3'd0: VAR6 = VAR12[127:112]; 3'd1: VAR6 = VAR12[111:96]; 3'd2: VAR6 = VAR12[95:80]; 3'd3: VAR6 = VAR12[79:64]; 3'd4: VAR6 = VAR12[63:48]; 3'd5: VAR6 = VAR12[47:32]; 3'd6: VAR6 = VAR12[31:16]; default: VAR6 = VAR12[15:0]; endcase case(VAR4) 3'd0: VAR29 = VAR14[127:112]; 3'd1: VAR29 = VAR14[111:96]; 3'd2: VAR29 = VAR14[95:80]; 3'd3: VAR29 = VAR14[79:64]; 3'd4: VAR29 = VAR14[63:48]; 3'd5: VAR29 = VAR14[47:32]; 3'd6: VAR29 = VAR14[31:16]; default: VAR29 = VAR14[15:0]; endcase end VAR8 #( .VAR22(VAR22-4), .VAR25(128) ) VAR28 ( .VAR31(VAR31), .VAR7(VAR11 ? {VAR10[VAR22-1:5], 1'b0} : VAR24[VAR22-1:4]), .VAR11(VAR11), .VAR3(VAR18[255:128]), .do(VAR23), .VAR19(VAR11 ? {VAR10[VAR22-1:5], 1'b1} : VAR15[VAR22-1:4]), .VAR13(VAR11), .VAR17(VAR18[127:0]), .VAR30(VAR20) ); VAR8 #( .VAR22(VAR22-4), .VAR25(128) ) VAR5 ( .VAR31(VAR31), .VAR7(VAR11 ? {VAR10[VAR22-1:5], 1'b0} : VAR27[VAR22-1:4]), .VAR11(VAR11), .VAR3(VAR18[255:128]), .do(VAR12), .VAR19(VAR11 ? {VAR10[VAR22-1:5], 1'b1} : VAR16[VAR22-1:4]), .VAR13(VAR11), .VAR17(VAR18[127:0]), .VAR30(VAR14) ); endmodule
lgpl-3.0
kyzhai/NUNY
src/hardware/lab3/synthesis/submodules/lab3_master_0_timing_adt.v
1,769
module MODULE1 ( input clk, input VAR5, input VAR8, input [ 7: 0] VAR6, output reg VAR1, output reg [ 7: 0] VAR3, input VAR4 ); reg [ 7: 0] VAR2; reg [ 7: 0] VAR9; reg [ 0: 0] ready; reg VAR7; always @(negedge VAR7) begin end always @* begin VAR2 = {VAR6}; {VAR3} = VAR9; end always @* begin ready[0] = VAR4; VAR1 = VAR8; VAR9 = VAR2; VAR7 = ready[0]; end endmodule
gpl-2.0
amontefusco/gnuradio-amontefusco
gr-gpio/src/fpga/lib/integrator.v
2,214
module MODULE1 ( VAR12,reset,enable,VAR16,VAR14,VAR2,VAR11,VAR9); parameter VAR7 = 16; parameter VAR3 = 8; input VAR12; input reset; input enable; input [7:0] VAR16; input VAR14; input VAR2; input [VAR7-1:0] VAR11; wire [VAR7-1:0] VAR10; output [VAR7-1:0] VAR9; reg [VAR7-1:0] VAR9; wire [VAR7+VAR3-1:0] VAR1; reg [VAR7+VAR3-1:0] VAR5; reg [VAR7+VAR3-1:0] VAR13; VAR6 #(VAR7,VAR7+VAR3) VAR4 (.in(VAR11),.out(VAR1)); always @(posedge VAR12) if (reset | ~enable) begin VAR5 <= 0; VAR13 <= 0; end else if (enable && VAR14) if (~VAR2) VAR5 <= VAR5 + VAR1; else begin VAR13 <= VAR5; VAR5 <= VAR1; end VAR8 #(VAR7) VAR15(VAR16,VAR13,VAR10); always @(posedge VAR12) VAR9 <= VAR10; endmodule
gpl-3.0
P3Stor/P3Stor
ftl/Dynamic_Controller/code/SynchronizeClkDomains.v
3,133
module MODULE1( VAR12,VAR14,VAR20, VAR16,VAR15, VAR4 ,VAR6, VAR2, VAR13, VAR19,VAR5, VAR1,VAR11,VAR22,VAR17 ); input VAR12; input VAR14; input VAR20; input VAR16; input VAR4; output reg VAR15; output reg VAR6; input [2:0] VAR2; input [VAR3-4:0] VAR13; input VAR19; input [2:0] VAR5; output reg [2:0] VAR1; output reg [VAR3-4:0] VAR11; output reg VAR22; output reg [2:0] VAR17; reg VAR8; reg VAR18; always@(posedge VAR12 or negedge VAR20) begin if(!VAR20) begin VAR8<=1'b0; VAR18<=1'b0; VAR15<=1'b0; VAR6<=1'b0; end else begin VAR8<=VAR16; VAR15<=VAR8; VAR18<=VAR4; VAR6<=VAR18; end end reg [2:0] VAR7; reg [VAR3-4:0] VAR9; reg VAR10; reg [2:0] VAR21; always@(posedge VAR14 or negedge VAR20) begin if(!VAR20) begin VAR7<=3'b0; VAR9<='b0; VAR21<=3'b0; VAR10<=1'b0; VAR1<=3'b0; VAR11<='b0; VAR22<=1'b0; VAR17<=3'b0; end else begin VAR7<=VAR2; VAR9<=VAR13; VAR10<=VAR19; VAR21<=VAR5; VAR1<=VAR7; VAR11<=VAR9; VAR22<=VAR10; VAR17<=VAR21; end end endmodule
gpl-2.0
aanunez/KeypadScanner
Source/PulseCounter.v
1,110
module MODULE1( input VAR6, input VAR1, input VAR2, output [3:0] VAR3 ); reg [3:0] VAR4; reg VAR5; always @(posedge VAR1, negedge VAR6) begin if ( VAR6 == 0 ) VAR4 <= 4'b0000; end else begin if ((VAR2==1) & (VAR5==0)) begin VAR4 <= VAR4 + 1'b1; VAR5 <= 1; end else if (VAR2==0) begin VAR5 <= 0; end end end assign VAR3 = VAR4; endmodule
gpl-2.0
BilkentCompGen/GateKeeper
FPGA_Application_v2/VC709_Gen3x4If128/GateKeeper.srcs/riffa/mux.v
5,122
module MODULE1 parameter VAR13 = 4, parameter VAR4 = 2, parameter VAR2 = 32, parameter VAR8 = "VAR7" ) ( input [(VAR13)*VAR2-1:0] VAR11, input [VAR4-1:0] VAR6, output [VAR2-1:0] VAR9 ); generate if(VAR8 == "VAR7") begin MODULE3 .VAR13 (VAR13), .VAR4 (VAR4), .VAR2 (VAR2)) VAR14 ( .VAR9 (VAR9[VAR2-1:0]), .VAR11 (VAR11[(VAR13)*VAR2-1:0]), .VAR6 (VAR6[VAR4-1:0])); end else if (VAR8 == "VAR5") begin MODULE2 .VAR13 (VAR13), .VAR4 (VAR4), .VAR2 (VAR2)) VAR3 ( .VAR9 (VAR9[VAR2-1:0]), .VAR11 (VAR11[(VAR13)*VAR2-1:0]), .VAR6 (VAR6[VAR4-1:0])); end endgenerate endmodule module MODULE3 parameter VAR13 = 4, parameter VAR4 = 2, parameter VAR2 = 32 ) ( input [(VAR13)*VAR2-1:0] VAR11, input [VAR4-1:0] VAR6, output [VAR2-1:0] VAR9 ); genvar VAR10; wire [VAR2-1:0] VAR1[VAR13-1:0]; assign VAR9 = VAR1[VAR6]; generate for (VAR10 = 0; VAR10 < VAR13 ; VAR10 = VAR10 + 1) begin : VAR12 assign VAR1[VAR10] = VAR11[VAR10*VAR2 +: VAR2]; end endgenerate endmodule module MODULE2 parameter VAR13 = 4, parameter VAR4 = 2, parameter VAR2 = 32 ) ( input [(VAR13)*VAR2-1:0] VAR11, input [VAR4-1:0] VAR6, output [VAR2-1:0] VAR9 ); genvar VAR10; wire [VAR2*VAR13-1:0] VAR1; assign VAR1 = VAR11 >> VAR6; assign VAR9 = VAR1[VAR2-1:0]; endmodule
gpl-3.0
aj-michael/Digital-Systems
hw1problem1/encoder43table.v
1,073
module MODULE1(VAR4, VAR7, VAR2, VAR5, VAR6, VAR1, VAR3); input VAR4, VAR7, VAR2, VAR5; output reg VAR6, VAR1, VAR3; always@(VAR4, VAR7, VAR2, VAR5) case({VAR4, VAR7, VAR2, VAR5}) 4'b0000: {VAR6, VAR1, VAR3} = 3'b000; 4'b0001: {VAR6, VAR1, VAR3} = 3'b001; 4'b0010: {VAR6, VAR1, VAR3} = 3'b001; 4'b0011: {VAR6, VAR1, VAR3} = 3'b010; 4'b0100: {VAR6, VAR1, VAR3} = 3'b001; 4'b0101: {VAR6, VAR1, VAR3} = 3'b010; 4'b0110: {VAR6, VAR1, VAR3} = 3'b010; 4'b0111: {VAR6, VAR1, VAR3} = 3'b011; 4'b1000: {VAR6, VAR1, VAR3} = 3'b001; 4'b1001: {VAR6, VAR1, VAR3} = 3'b010; 4'b1010: {VAR6, VAR1, VAR3} = 3'b010; 4'b1011: {VAR6, VAR1, VAR3} = 3'b011; 4'b1100: {VAR6, VAR1, VAR3} = 3'b010; 4'b1101: {VAR6, VAR1, VAR3} = 3'b011; 4'b1110: {VAR6, VAR1, VAR3} = 3'b011; 4'b1111: {VAR6, VAR1, VAR3} = 3'b100; endcase endmodule
mit
HighlandersFRC/fpga
led_string/led_string.srcs/sources_1/new/main.v
2,513
module MODULE1 ( input VAR26, output reset, output VAR22, output VAR2, output VAR21, output VAR4, output VAR3, output VAR33, output VAR6, output VAR7, output VAR14, output reg VAR13, output reg VAR23 ); wire [7 : 0] VAR17; wire [10 : 0] VAR24; wire [7 : 0] VAR11; wire VAR5; wire VAR18; wire [31 : 0] VAR12; wire VAR20; wire VAR27; wire VAR9; wire VAR32; VAR1 VAR28( .VAR12(VAR12), .VAR15(VAR18), .VAR29(VAR24), .VAR8(VAR17), .VAR31(VAR11), .VAR10(VAR5), .VAR30(VAR18) ); VAR25 VAR19( .clk(VAR18), .VAR24(VAR24), .VAR17(VAR17), .VAR11(VAR11), .VAR5(VAR5), .VAR32(VAR32), .VAR9(VAR9) ); assign VAR3 = VAR12[0]; assign VAR4 = VAR12[1]; assign reset = VAR12[2]; assign VAR22 = VAR12[3]; assign VAR2 = VAR12[4]; assign VAR21 = VAR12[5]; assign VAR16 = VAR12[8]; always begin if (VAR16) begin VAR13 = VAR9; VAR23 = VAR32; end else begin VAR13 = VAR12[6]; VAR23 = VAR12[7]; end end assign VAR33 = 1; assign VAR6 = 1; assign VAR7 = 1; assign VAR14 = 1; endmodule
mit
google/bbcpu
mul4x4.v
1,634
module MODULE1( input [3 : 0] VAR6, input [3 : 0] VAR8, output [7 : 0] VAR11); wire [2 : 0] VAR9, VAR7; wire [7 : 0] VAR24, VAR21, VAR23, VAR1, VAR18, VAR20; assign VAR24 = {4'b0, VAR8[0] ? VAR6 : {3'b0}}; VAR12 VAR25( .VAR6({4'b0, VAR8[1] ? VAR6 : {3'b0}}), .VAR22(3'b001), .VAR11(VAR21), .VAR15(VAR9[0])); VAR12 VAR10( .VAR6({4'b0, VAR8[2] ? VAR6 : {3'b0}}), .VAR22(3'b010), .VAR11(VAR23), .VAR15(VAR9[1])); VAR12 VAR19( .VAR6({4'b0, VAR8[3] ? VAR6 : {3'b0}}), .VAR22(3'b011), .VAR11(VAR1), .VAR15(VAR9[2])); VAR13 #(.VAR4(8)) VAR14( .VAR6(VAR24), .VAR8(VAR21), .VAR3(1'b0), .VAR16(1'b0), .VAR11(VAR18), .VAR2(VAR7[0])); VAR13 #(.VAR4(8)) VAR5( .VAR6(VAR18), .VAR8(VAR23), .VAR3(1'b0), .VAR16(1'b0), .VAR11(VAR20), .VAR2(VAR7[1])); VAR13 #(.VAR4(8)) VAR17( .VAR6(VAR20), .VAR8(VAR1), .VAR3(1'b0), .VAR16(1'b0), .VAR11(VAR11), .VAR2(VAR7[2])); endmodule
apache-2.0
takeshineshiro/fpga_fibre_scan
HUCB2P0_150701/adc_pll/adc_pll_0002.v
2,236
module MODULE1( input wire VAR30, input wire rst, output wire VAR2, output wire VAR56, output wire VAR44 ); VAR6 #( .VAR51("false"), .VAR36("240.0 VAR59"), .VAR33("VAR35"), .VAR24(2), .VAR32("60.000000 VAR59"), .VAR47("2315 VAR23"), .VAR3(50), .VAR45("60.000000 VAR59"), .VAR70("2315 VAR23"), .VAR25(50), .VAR18("0 VAR59"), .VAR31("0 VAR23"), .VAR65(50), .VAR61("0 VAR59"), .VAR71("0 VAR23"), .VAR9(50), .VAR39("0 VAR59"), .VAR41("0 VAR23"), .VAR64(50), .VAR62("0 VAR59"), .VAR16("0 VAR23"), .VAR21(50), .VAR37("0 VAR59"), .VAR42("0 VAR23"), .VAR48(50), .VAR46("0 VAR59"), .VAR11("0 VAR23"), .VAR10(50), .VAR63("0 VAR59"), .VAR58("0 VAR23"), .VAR68(50), .VAR38("0 VAR59"), .VAR14("0 VAR23"), .VAR26(50), .VAR12("0 VAR59"), .VAR20("0 VAR23"), .VAR66(50), .VAR52("0 VAR59"), .VAR50("0 VAR23"), .VAR22(50), .VAR17("0 VAR59"), .VAR54("0 VAR23"), .VAR40(50), .VAR53("0 VAR59"), .VAR73("0 VAR23"), .VAR8(50), .VAR43("0 VAR59"), .VAR34("0 VAR23"), .VAR1(50), .VAR5("0 VAR59"), .VAR29("0 VAR23"), .VAR27(50), .VAR28("0 VAR59"), .VAR4("0 VAR23"), .VAR49(50), .VAR13("0 VAR59"), .VAR7("0 VAR23"), .VAR67(50), .VAR55("VAR60"), .VAR19("VAR60") ) VAR72 ( .rst (rst), .VAR69 ({VAR56, VAR2}), .VAR44 (VAR44), .VAR15 ( ), .VAR57 (1'b0), .VAR30 (VAR30) ); endmodule
apache-2.0
google/skywater-pdk-libs-sky130_fd_sc_hdll
cells/muxb8to1/sky130_fd_sc_hdll__muxb8to1_1.v
2,219
module MODULE1 ( VAR4 , VAR8 , VAR7 , VAR1, VAR9, VAR5 , VAR2 ); output VAR4 ; input [7:0] VAR8 ; input [7:0] VAR7 ; input VAR1; input VAR9; input VAR5 ; input VAR2 ; VAR3 VAR6 ( .VAR4(VAR4), .VAR8(VAR8), .VAR7(VAR7), .VAR1(VAR1), .VAR9(VAR9), .VAR5(VAR5), .VAR2(VAR2) ); endmodule module MODULE1 ( VAR4, VAR8, VAR7 ); output VAR4; input [7:0] VAR8; input [7:0] VAR7; supply1 VAR1; supply0 VAR9; supply1 VAR5 ; supply0 VAR2 ; VAR3 VAR6 ( .VAR4(VAR4), .VAR8(VAR8), .VAR7(VAR7) ); endmodule
apache-2.0
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu7t5v0
cells/clkbuf/gf180mcu_fd_sc_mcu7t5v0__clkbuf_1.behavioral.v
1,108
module MODULE1( VAR5, VAR1 ); input VAR5; output VAR1; VAR2 VAR4(.VAR5(VAR5),.VAR1(VAR1)); VAR2 VAR3(.VAR5(VAR5),.VAR1(VAR1));
apache-2.0
YuxuanLing/trunk
trunk/references/h265enc_v1.0/rtl/tq/mux_32.v
3,166
module MODULE1( VAR19, VAR15 , VAR6 , VAR24 , VAR34 , VAR10 , VAR28 , VAR11 , VAR5 , VAR8 , VAR14 , VAR21, VAR32, VAR25, VAR2, VAR22, VAR18, VAR12, VAR9, VAR20, VAR23, VAR17, VAR27, VAR29, VAR7, VAR26, VAR16, VAR13, VAR3, VAR30, VAR33, VAR1, VAR31, VAR4 ); input [4:0] VAR19; input signed [15:0] VAR15 ; input signed [15:0] VAR6 ; input signed [15:0] VAR24 ; input signed [15:0] VAR34 ; input signed [15:0] VAR10 ; input signed [15:0] VAR28 ; input signed [15:0] VAR11 ; input signed [15:0] VAR5 ; input signed [15:0] VAR8 ; input signed [15:0] VAR14 ; input signed [15:0] VAR21; input signed [15:0] VAR32; input signed [15:0] VAR25; input signed [15:0] VAR2; input signed [15:0] VAR22; input signed [15:0] VAR18; input signed [15:0] VAR12; input signed [15:0] VAR9; input signed [15:0] VAR20; input signed [15:0] VAR23; input signed [15:0] VAR17; input signed [15:0] VAR27; input signed [15:0] VAR29; input signed [15:0] VAR7; input signed [15:0] VAR26; input signed [15:0] VAR16; input signed [15:0] VAR13; input signed [15:0] VAR3; input signed [15:0] VAR30; input signed [15:0] VAR33; input signed [15:0] VAR1; input signed [15:0] VAR31; output reg signed [15:0] VAR4; always@(*) case(VAR19) 5'd0 :VAR4=VAR15 ; 5'd1 :VAR4=VAR6 ; 5'd2 :VAR4=VAR24 ; 5'd3 :VAR4=VAR34 ; 5'd4 :VAR4=VAR10 ; 5'd5 :VAR4=VAR28 ; 5'd6 :VAR4=VAR11 ; 5'd7 :VAR4=VAR5 ; 5'd8 :VAR4=VAR8 ; 5'd9 :VAR4=VAR14 ; 5'd10:VAR4=VAR21; 5'd11:VAR4=VAR32; 5'd12:VAR4=VAR25; 5'd13:VAR4=VAR2; 5'd14:VAR4=VAR22; 5'd15:VAR4=VAR18; 5'd16:VAR4=VAR12; 5'd17:VAR4=VAR9; 5'd18:VAR4=VAR20; 5'd19:VAR4=VAR23; 5'd20:VAR4=VAR17; 5'd21:VAR4=VAR27; 5'd22:VAR4=VAR29; 5'd23:VAR4=VAR7; 5'd24:VAR4=VAR26; 5'd25:VAR4=VAR16; 5'd26:VAR4=VAR13; 5'd27:VAR4=VAR3; 5'd28:VAR4=VAR30; 5'd29:VAR4=VAR33; 5'd30:VAR4=VAR1; 5'd31:VAR4=VAR31; endcase endmodule
gpl-3.0
google/skywater-pdk-libs-sky130_fd_sc_ms
cells/maj3/sky130_fd_sc_ms__maj3.blackbox.v
1,264
module MODULE1 ( VAR8, VAR4, VAR1, VAR5 ); output VAR8; input VAR4; input VAR1; input VAR5; supply1 VAR7; supply0 VAR2; supply1 VAR6 ; supply0 VAR3 ; endmodule
apache-2.0
google/skywater-pdk-libs-sky130_fd_sc_lp
cells/o2111ai/sky130_fd_sc_lp__o2111ai_lp.v
2,469
module MODULE1 ( VAR2 , VAR4 , VAR1 , VAR12 , VAR5 , VAR8 , VAR7, VAR10, VAR11 , VAR3 ); output VAR2 ; input VAR4 ; input VAR1 ; input VAR12 ; input VAR5 ; input VAR8 ; input VAR7; input VAR10; input VAR11 ; input VAR3 ; VAR6 VAR9 ( .VAR2(VAR2), .VAR4(VAR4), .VAR1(VAR1), .VAR12(VAR12), .VAR5(VAR5), .VAR8(VAR8), .VAR7(VAR7), .VAR10(VAR10), .VAR11(VAR11), .VAR3(VAR3) ); endmodule module MODULE1 ( VAR2 , VAR4, VAR1, VAR12, VAR5, VAR8 ); output VAR2 ; input VAR4; input VAR1; input VAR12; input VAR5; input VAR8; supply1 VAR7; supply0 VAR10; supply1 VAR11 ; supply0 VAR3 ; VAR6 VAR9 ( .VAR2(VAR2), .VAR4(VAR4), .VAR1(VAR1), .VAR12(VAR12), .VAR5(VAR5), .VAR8(VAR8) ); endmodule
apache-2.0
vad-rulezz/megabot
fusesoc/orpsoc-cores/systems/atlys/rtl/verilog/rom.v
4,900
module MODULE1 parameter VAR12 = 0) ( input VAR8, input VAR19, input [(VAR3+2)-1:2] VAR9, input VAR1, input VAR7, input [2:0] VAR4, input [1:0] VAR18, output reg [31:0] VAR11, output reg VAR16); reg [VAR3-1:0] VAR14; always @ (posedge VAR8 or posedge VAR19) if (VAR19) VAR11 <= 32'h15000000; else case (VAR14) 0 : VAR11 <= 32'h18000000; 1 : VAR11 <= 32'hA8200000; 2 : VAR11 <= 32'hA8C00100; 3 : VAR11 <= 32'h00000000; 4 : VAR11 <= 32'h15000000; default: VAR11 <= 32'h00000000; endcase generate if(VAR12) begin : VAR5 reg VAR6; reg VAR15; reg VAR13; wire VAR17 = VAR7 & (!(VAR4 == 3'b000)) & (!(VAR4 == 3'b111)); wire VAR2 = (VAR1 & !VAR6); wire VAR10 = (VAR17 & !VAR13); always @(posedge VAR8) begin VAR15 <= VAR2; VAR13 <= VAR17; VAR6 <= VAR1; end always @(posedge VAR8) if (VAR19) VAR14 <= 0; end else if (VAR2) VAR14 <= VAR9[(VAR3+2)-1:2]; else if (VAR17) begin if (VAR4 == 3'b010) case (VAR18) 2'b00: VAR14 <= VAR14 + 1; 2'b01: VAR14[1:0] <= VAR14[1:0] + 1; 2'b10: VAR14[2:0] <= VAR14[2:0] + 1; 2'b11: VAR14[3:0] <= VAR14[3:0] + 1; end endcase else VAR14 <= VAR9[(VAR3+2)-1:2]; end always @(posedge VAR8) if (VAR19) VAR16 <= 0; else if (VAR16 & (!VAR17 | (VAR4 == 3'b111))) VAR16 <= 0; else if (VAR1 & ((!VAR17 & !VAR2 & VAR15) | (VAR17 & VAR13))) VAR16 <= 1; else VAR16 <= 0; end else begin always @(VAR9) VAR14 <= VAR9; always @ (posedge VAR8 or posedge VAR19) if (VAR19) VAR16 <= 1'b0; end else VAR16 <= VAR1 & VAR7 & !VAR16; end endgenerate endmodule
gpl-2.0
trun/fpgaboy
src/gb/joypad.v
1,066
module MODULE1( input wire VAR8, input wire reset, input wire VAR3, output reg VAR7, input wire [15:0] VAR5, input wire [7:0] VAR1, output wire [7:0] VAR11, input wire VAR9, input wire VAR6, input wire VAR2, output reg [1:0] VAR10, input wire [3:0] VAR4 ); always @(posedge VAR8) begin if (reset) VAR7 <= 0; end else begin if (!VAR6) begin if (VAR5 == 16'hFF00) VAR10 <= VAR1[5:4]; end end end assign VAR11 = (VAR2) ? { 2'b11, VAR10[1:0], VAR4[3:0] } : 8'hFF; endmodule
mit
SiLab-Bonn/basil
basil/firmware/modules/i2c/i2c_core.v
8,727
module MODULE1 #( parameter VAR10 = 16, parameter VAR16 = 1, parameter VAR37 = 0 ) ( input wire VAR66, input wire VAR35, input wire [VAR10-1:0] VAR6, input wire [7:0] VAR54, input wire VAR46, input wire VAR22, output reg [7:0] VAR60, input wire VAR42, inout wire VAR2, inout wire VAR12 ); localparam VAR29 = 1; reg [7:0] VAR27 [7:0]; wire VAR52; wire VAR36; assign VAR36 = (VAR6==0 && VAR22); assign VAR52 = VAR35 || VAR36; wire VAR62; assign VAR36 = (VAR6==0 && VAR22); assign VAR62 = (VAR6==1 && VAR22); always @(posedge VAR66) begin if(VAR52) begin VAR27[0] <= 0; VAR27[1] <= 0; VAR27[2] <= 0; VAR27[3] <= VAR16[7:0]; VAR27[4] <= VAR16[15:8]; VAR27[5] <= 0; VAR27[6] <= 0; VAR27[7] <= 0; end else if(VAR22 && VAR6 < 8) VAR27[VAR6[2:0]] <= VAR54; end wire [7:0] VAR48; assign VAR48 = VAR27[2]; reg VAR34; wire [15:0] VAR67; assign VAR67 = {VAR27[4], VAR27[3]}; wire [7:0] VAR20; assign VAR20 = VAR27[VAR6[3:0]]; reg VAR33; reg VAR63; reg [7:0] VAR21; always @(posedge VAR66) begin if(VAR46) begin if(VAR6 == 0) VAR21 <= VAR29; end else if(VAR6 == 1) VAR21 <= {6'b0, VAR63, VAR33}; end else if(VAR6 == 6) VAR21 <= VAR16[7:0]; else if(VAR6 == 7) VAR21 <= VAR16[15:8]; else if(VAR6 < 8) VAR21 <= VAR20; end end reg [VAR10-1:0] VAR1; always @(posedge VAR66) begin if(VAR46) begin VAR1 <= VAR6; end end reg [7:0] VAR15; always @ reg [7:0] VAR44 [VAR16-1:0]; always @(posedge VAR66) if (VAR57) begin if (VAR22) VAR44[VAR41] <= VAR54; VAR15 <= VAR44[VAR41]; end wire VAR23; wire VAR11; reg [2:0] VAR8; reg [15:0] VAR51; wire [15:0] VAR19; reg [1:0] VAR70; reg [7:0] VAR5; reg [7:0] VAR64; assign VAR19 = VAR11 ? VAR51-1: VAR51; always @(posedge VAR42) if (VAR23) begin if (VAR11) VAR44[VAR19] <= VAR64; VAR5 <= VAR44[VAR19]; end wire VAR58; wire VAR56; VAR68 VAR32 (.VAR9(VAR66), .VAR72(VAR52), .VAR74(VAR42), .VAR71(VAR56)); assign VAR58 = VAR56 || VAR35; wire VAR69; VAR68 VAR31 (.VAR9(VAR66), .VAR72(VAR62), .VAR74(VAR42), .VAR71(VAR69)); reg VAR45; localparam VAR47 = 0, VAR38 = 1, VAR40 = 2, VAR49 = 3, VAR4 = 4, VAR59 = 5, VAR43 = 6, VAR50 = 7, VAR65 = 8, VAR13 = 9, VAR73 = 10; always @(posedge VAR42) begin if (VAR58) VAR45 <= 0; end else if(VAR69) VAR45 <= 1; else if(VAR70 == 3 && VAR45) VAR45 <= 0; end reg [3:0] state, VAR39; always @(posedge VAR42) begin if (VAR58) state <= VAR47; end else if(VAR70==3) state <= VAR39; end wire VAR17; assign VAR17 = VAR48[0]; always @ begin VAR18 = 1; VAR14 = 1; case(state) VAR38: begin VAR18 = 0; VAR14 = 0; end VAR40: begin VAR14 = 0; VAR18 = VAR48[7-VAR8]; end VAR4: VAR14 = 0; VAR43: VAR14 = 0; VAR59: begin VAR14 = 0; VAR18 = VAR5[7-VAR8]; end VAR50: VAR14 = 0; VAR65: begin VAR14 = 0; if(VAR51 != VAR67) VAR18 = 0; end VAR73: begin VAR18 = 0; end endcase end wire VAR53; wire VAR25; assign VAR25 = ((state == VAR4 & VAR34) | (state == VAR50 & VAR34)) & VAR70 == 3; reg VAR61; always @(posedge VAR42) if(VAR70 == 0) VAR61 <= VAR18; assign VAR2 = VAR61 ? 1'VAR7 : 1'b0; reg VAR30; always @(posedge VAR42) if(VAR70 == 3) VAR30 <= VAR14; else if(VAR70 == 1) VAR30 <= 1; assign VAR12 = VAR30 ? 1'VAR7 : 1'b0; always @(posedge VAR42) if(VAR70 == 1) VAR34 <= VAR37 ? 0 : VAR2; always @(posedge VAR42) if(VAR70 == 3) VAR64[7-VAR8] <= VAR2; wire VAR26; assign VAR26 = (state == VAR73); wire VAR28; VAR68 VAR24 (.VAR9(VAR42), .VAR72(VAR26), .VAR74(VAR66), .VAR71(VAR28)); always @(posedge VAR66) if(VAR52) VAR33 <= 1; else if(VAR62) VAR33 <= 0; else if(VAR28) VAR33 <= 1; wire VAR55; VAR68 VAR3 (.VAR9(VAR42), .VAR72(VAR25), .VAR74(VAR66), .VAR71(VAR55)); always @(posedge VAR66) if(VAR52) VAR63 <= 0; else if(VAR62) VAR63 <= 0; else if(VAR55) VAR63 <= 1; endmodule
bsd-3-clause
parallella/oh
common/hdl/oh_mem_dp.v
3,266
module MODULE1 ( input VAR10, input VAR11, input [VAR20-1:0] VAR16, input [VAR28-1:0] VAR33, input [VAR20-1:0] VAR19, input VAR6, input VAR7, input [VAR28-1:0] VAR34, output [VAR20-1:0] VAR8, input VAR3, input VAR26, input [VAR20-1:0] VAR31, input [VAR28-1:0] VAR9, input [VAR20-1:0] VAR4, input VAR22, input VAR35, input VAR14, input VAR13, input [7:0] VAR21, input [7:0] VAR5 ); generate if(VAR12=="VAR1") begin: VAR1 VAR32 reg [VAR20-1:0] VAR27 [0:VAR18-1]; wire [VAR20-1:0] VAR15; integer VAR23; always @(posedge VAR10) for (VAR23=0;VAR23<VAR20;VAR23=VAR23+1) if (VAR11 & VAR16[VAR23]) VAR27[VAR33[VAR28-1:0]][VAR23] <= VAR19[VAR23]; assign VAR15[VAR20-1:0] = VAR27[VAR34[VAR28-1:0]]; reg [VAR20-1:0] VAR24; always @ (posedge VAR6) if(VAR7) VAR24[VAR20-1:0] <= VAR15[VAR20-1:0]; assign VAR8[VAR20-1:0] = (VAR17==1) ? VAR24[VAR20-1:0] : VAR15[VAR20-1:0]; end else begin: VAR2 VAR30 #(.VAR20(VAR20), .VAR18(VAR18), .VAR25(VAR25) .VAR17(VAR17)) VAR29 ( .VAR8 (VAR8[VAR20-1:0]), .VAR6 (VAR6), .VAR7 (VAR7), .VAR34 (VAR34[VAR28-1:0]), .VAR11 (VAR11), .VAR10 (VAR10), .VAR33 (VAR33[VAR28-1:0]), .VAR16 (VAR16[VAR20-1:0]), .VAR19 (VAR19[VAR20-1:0])); end else begin endmodule
mit
google/skywater-pdk-libs-sky130_fd_sc_hs
cells/clkdlyinv3sd3/sky130_fd_sc_hs__clkdlyinv3sd3.blackbox.v
1,287
module MODULE1 ( VAR4, VAR2 ); output VAR4; input VAR2; supply1 VAR1; supply0 VAR3; endmodule
apache-2.0
mfkiwl/parallella-platform
hdl/ewrapper_link_top.v
9,072
module MODULE1 ( VAR65, VAR27, VAR80, VAR102, VAR110, VAR69, VAR92, VAR3, VAR13, VAR19, VAR73, VAR114, VAR56, VAR1, VAR20, VAR21, VAR59, VAR112, VAR85, VAR35, VAR28, VAR48, reset, VAR106, VAR46, VAR17, VAR81, VAR57, VAR18, VAR14, VAR66, VAR5, VAR63, VAR47, VAR75, VAR53, VAR38, VAR97, VAR22, VAR25, VAR68, VAR31, VAR51, VAR88 ); input reset; input VAR106; input VAR46; input VAR17; input [1:0] VAR81; input [3:0] VAR57; input [31:0] VAR18; input [31:0] VAR14; input [31:0] VAR66; input VAR5; input VAR63; input [7:0] VAR47; input [7:0] VAR75; input VAR53; input VAR38; input VAR97; input VAR22; input VAR25; input VAR68; input VAR31; input VAR51; input VAR88; output VAR65; output VAR27; output VAR80; output [1:0] VAR102; output [3:0] VAR110; output [31:0] VAR69; output [31:0] VAR92; output [31:0] VAR3; output VAR13; output VAR19; output [7:0] VAR73; output [7:0] VAR114; output VAR56; output VAR1; output VAR20; output VAR21; output VAR59; output VAR112; output VAR85; output VAR35; output VAR28; output VAR48; wire [71:0] VAR111; wire [63:0] VAR34; wire [7:0] VAR82; wire [8:0] VAR94; wire [8:0] VAR26; wire [71:0] VAR30; wire VAR61; wire [8:0] VAR8; wire [8:0] VAR74; wire VAR32; wire VAR40; wire VAR33; wire VAR86; wire VAR43; wire VAR16; wire VAR24; wire VAR100; wire VAR45; wire VAR64; wire VAR89; wire VAR93; assign VAR24 = ~VAR89; assign VAR100 = ~VAR93; assign VAR43 = ~VAR45; assign VAR16 = ~VAR64; assign VAR24 = VAR89; assign VAR100 = VAR93; assign VAR43 = VAR45; assign VAR16 = VAR64; assign VAR34[63:0] = VAR30[63:0]; assign VAR82[7:0] = VAR30[71:64]; assign VAR94[8:0] = {VAR53,VAR47[7:0]}; assign VAR26[8:0] = {VAR38,VAR75[7:0]}; VAR90 VAR67(.VAR84 (VAR34[63:0]), .VAR83 (VAR82[7:0]), .VAR2 (VAR61), .VAR43 (VAR45), .VAR16 (VAR64), .VAR65 (VAR65), .VAR27 (VAR27), .VAR80 (VAR80), .VAR102 (VAR102[1:0]), .VAR110 (VAR110[3:0]), .VAR69 (VAR69[31:0]), .VAR92 (VAR92[31:0]), .VAR3 (VAR3[31:0]), .reset (reset), .VAR5 (VAR5), .VAR63 (VAR63)); VAR15 VAR60( .VAR42 (VAR61), .VAR87 (VAR30[71:0]), .VAR7 (VAR97), .VAR76 (VAR22), .VAR95 (reset), .VAR70 (reset), .VAR11(VAR94[8:0]), .VAR116(VAR26[8:0]), .VAR6 (1'b0)); assign VAR56 = VAR8[8]; assign VAR1 = VAR74[8]; assign VAR73[7:0] = VAR8[7:0]; assign VAR114[7:0] = VAR74[7:0]; VAR115 VAR96(.VAR113 (VAR33), .VAR13 (VAR13), .VAR19 (VAR19), .VAR111 (VAR111[71:0]), .reset (reset), .VAR65 (VAR65), .VAR46 (VAR46), .VAR17 (VAR17), .VAR81(VAR81[1:0]), .VAR57(VAR57[3:0]), .VAR18(VAR18[31:0]), .VAR14(VAR14[31:0]), .VAR66 (VAR66[31:0]), .VAR24 (VAR24), .VAR100 (VAR100), .VAR88 (VAR88)); VAR23 VAR23( .VAR71 (VAR106), .VAR79 (reset), .VAR4 (VAR32), .VAR54 (VAR40), .VAR29 (VAR33), .VAR52 (VAR86), .VAR99 ()); VAR109 VAR41( .VAR105(VAR8[8:0]), .VAR77(VAR74[8:0]), .VAR12(VAR20), .VAR58(VAR21), .VAR103 (VAR40), .VAR50 (VAR86), .VAR91 (VAR33), .VAR95 (reset), .VAR70 (reset), .VAR36(VAR111[71:0])); VAR49 #(.VAR107 (VAR72)) VAR44 (.VAR108 (VAR28), .VAR10 (VAR48), .VAR78 (VAR32)); VAR49 #(.VAR107 (VAR72)) VAR39 (.VAR108 (VAR59), .VAR10 (VAR112), .VAR78 (VAR43)); VAR49 #(.VAR107 (VAR72)) VAR98 (.VAR108 (VAR85), .VAR10 (VAR35), .VAR78 (VAR16)); VAR62 #(.VAR9 ("VAR55"), .VAR107 (VAR72)) VAR37 (.VAR78 (VAR25), .VAR104 (VAR68), .VAR108 (VAR89)); VAR62 #(.VAR9 ("VAR55"), .VAR107 (VAR72)) VAR101 (.VAR78 (VAR31), .VAR104 (VAR51), .VAR108 (VAR93)); endmodule
gpl-3.0
google/skywater-pdk-libs-sky130_fd_sc_hvl
cells/xnor2/sky130_fd_sc_hvl__xnor2.functional.v
1,309
module MODULE1 ( VAR1, VAR5, VAR3 ); output VAR1; input VAR5; input VAR3; wire VAR4; xnor VAR6 (VAR4, VAR5, VAR3 ); buf VAR2 (VAR1 , VAR4 ); endmodule
apache-2.0
ptracton/vscale_soc
rtl/uart16550-1.5.4/rtl/verilog/uart_transmitter.v
12,335
module MODULE1 (clk, VAR27, VAR12, VAR5, VAR39, enable, VAR44, VAR41, VAR13, VAR31, VAR36); input clk; input VAR27; input [7:0] VAR12; input VAR5; input [7:0] VAR39; input enable; input VAR31; input VAR36; output VAR44; output [2:0] VAR41; output [VAR29-1:0] VAR13; reg [2:0] VAR41; reg [4:0] counter; reg [2:0] VAR14; reg [6:0] VAR32; reg VAR34; reg VAR45; reg VAR8; reg VAR11; wire [VAR16-1:0] VAR4; wire [VAR16-1:0] VAR30; wire VAR5; wire VAR22; wire [VAR29-1:0] VAR13; assign VAR4 = VAR39; VAR23 VAR38( .clk( clk ), .VAR27( VAR27 ), .VAR24( VAR4 ), .VAR17( VAR30 ), .VAR10( VAR5 ), .VAR40( VAR8 ), .VAR6( VAR22 ), .VAR1( VAR13 ), .VAR42( VAR31 ), .VAR2(VAR36) ); parameter VAR7 = 3'd0; parameter VAR28 = 3'd1; parameter VAR21 = 3'd2; parameter VAR19 = 3'd3; parameter VAR37 = 3'd4; parameter VAR35 = 3'd5; always @(posedge clk or posedge VAR27) begin if (VAR27) begin VAR41 <= VAR7; VAR34 <= 1'b1; counter <= 5'b0; VAR32 <= 7'b0; VAR11 <= 1'b0; VAR45 <= 1'b0; VAR8 <= 1'b0; VAR14 <= 3'b0; end else if (enable | VAR20) begin case (VAR41) VAR7 : if (~|VAR13) begin VAR41 <= VAR7; VAR34 <= 1'b1; end else begin VAR8 <= 1'b0; VAR34 <= 1'b1; VAR41 <= VAR35; end VAR35 : begin VAR8 <= 1'b1; case (VAR12[1:0]) 2'b00 : begin VAR14 <= 3'b100; VAR45 <= ^VAR30[4:0]; end 2'b01 : begin VAR14 <= 3'b101; VAR45 <= ^VAR30[5:0]; end 2'b10 : begin VAR14 <= 3'b110; VAR45 <= ^VAR30[6:0]; end 2'b11 : begin VAR14 <= 3'b111; VAR45 <= ^VAR30[7:0]; end endcase {VAR32[6:0], VAR11} <= VAR30; VAR41 <= VAR28; end VAR28 : begin VAR8 <= 1'b0; if (~|counter) counter <= 5'b01111; end else if (counter == 5'b00001) begin counter <= 0; VAR41 <= VAR21; end else counter <= counter - 5'd1; VAR34 <= 1'b0; if (VAR20) begin VAR41 <= VAR7; ("%VAR26", VAR30); VAR25(32'h80000001); end end VAR21 : begin if (~|counter) counter <= 5'b01111; end else if (counter == 5'b00001) begin if (VAR14 > 3'b0) begin VAR14 <= VAR14 - 3'd1; {VAR32[5:0],VAR11 } <= {VAR32[6:1], VAR32[0]}; VAR41 <= VAR21; end else if (~VAR12[VAR15]) begin VAR41 <= VAR37; end else begin case ({VAR12[VAR43],VAR12[VAR33]}) 2'b00: VAR11 <= ~VAR45; 2'b01: VAR11 <= 1'b1; 2'b10: VAR11 <= VAR45; 2'b11: VAR11 <= 1'b0; endcase VAR41 <= VAR19; end counter <= 0; end else counter <= counter - 5'd1; VAR34 <= VAR11; end VAR19 : begin if (~|counter) counter <= 5'b01111; end else if (counter == 5'b00001) begin counter <= 5'd0; VAR41 <= VAR37; end else counter <= counter - 5'd1; VAR34 <= VAR11; end VAR37 : begin if (~|counter) begin casez ({VAR12[VAR3],VAR12[VAR9]}) 3'b0??: counter <= 5'b01101; 3'b100: counter <= 5'b10101; default: counter <= 5'b11101; endcase end else if (counter == 5'b00001) begin counter <= 0; VAR41 <= VAR7; end else counter <= counter - 5'd1; VAR34 <= 1'b1; end default : VAR41 <= VAR7; endcase end else VAR8 <= 1'b0; end assign VAR44 = VAR12[VAR18] ? 1'b0 : VAR34; endmodule
mit
google/skywater-pdk-libs-sky130_fd_sc_hdll
cells/or3b/sky130_fd_sc_hdll__or3b.behavioral.v
1,475
module MODULE1 ( VAR8 , VAR5 , VAR10 , VAR7 ); output VAR8 ; input VAR5 ; input VAR10 ; input VAR7; supply1 VAR9; supply0 VAR13; supply1 VAR4 ; supply0 VAR6 ; wire VAR11 ; wire VAR2; not VAR12 (VAR11 , VAR7 ); or VAR3 (VAR2, VAR10, VAR5, VAR11 ); buf VAR1 (VAR8 , VAR2 ); endmodule
apache-2.0
google/skywater-pdk-libs-sky130_fd_sc_hvl
cells/lsbuflv2hv_isosrchvaon/sky130_fd_sc_hvl__lsbuflv2hv_isosrchvaon.pp.blackbox.v
1,625
module MODULE1 ( VAR4 , VAR5 , VAR3, VAR2 , VAR7 , VAR1 , VAR6 , VAR8 ); output VAR4 ; input VAR5 ; input VAR3; input VAR2 ; input VAR7 ; input VAR1 ; input VAR6 ; input VAR8 ; endmodule
apache-2.0
cthulhuology/avm
rom.v
3,889
module MODULE1 ( input VAR13, input VAR8, input [VAR12-1:0] VAR5, output [VAR12-1:0] VAR6); reg [10:0] VAR7; always @* begin VAR7 <= VAR5[10:0]; end VAR15 #( ) VAR14 ( .VAR1(VAR6[1:0]), .VAR19(VAR7), .VAR25(VAR13), .VAR24(1'b1), .VAR22(VAR8), .VAR3(2'VAR18), .VAR21(11'b0), .VAR16(VAR13), .VAR9(1'b0), .VAR17(1'b0), .VAR27(16'h0000)); VAR15 #( ) VAR26 ( .VAR1(VAR6[3:2]), .VAR19(VAR7), .VAR25(VAR13), .VAR24(1'b1), .VAR22(VAR8), .VAR3(2'VAR18), .VAR21(11'b0), .VAR16(VAR13), .VAR9(1'b0), .VAR17(1'b0), .VAR27(16'h0000)); VAR15 #( ) VAR23 ( .VAR1(VAR6[5:4]), .VAR19(VAR7), .VAR25(VAR13), .VAR24(1'b1), .VAR22(VAR8), .VAR3(2'VAR18), .VAR21(11'b0), .VAR16(VAR13), .VAR9(1'b0), .VAR17(1'b0), .VAR27(16'h0000)); VAR15 #( ) VAR10 ( .VAR1(VAR6[7:6]), .VAR19(VAR7), .VAR25(VAR13), .VAR24(1'b1), .VAR22(VAR8), .VAR3(2'VAR18), .VAR21(11'b0), .VAR16(VAR13), .VAR9(1'b0), .VAR17(1'b0), .VAR27(16'h0000)); VAR15 #( ) VAR2 ( .VAR1(VAR6[9:8]), .VAR19(VAR7), .VAR25(VAR13), .VAR24(1'b1), .VAR22(VAR8), .VAR3(2'VAR18), .VAR21(11'b0), .VAR16(VAR13), .VAR9(1'b0), .VAR17(1'b0), .VAR27(16'h0000)); VAR15 #( ) VAR11 ( .VAR1(VAR6[11:10]), .VAR19(VAR7), .VAR25(VAR13), .VAR24(1'b1), .VAR22(VAR8), .VAR3(2'VAR18), .VAR21(11'b0), .VAR16(VAR13), .VAR9(1'b0), .VAR17(1'b0), .VAR27(16'h0000)); VAR15 #( ) VAR20 ( .VAR1(VAR6[13:12]), .VAR19(VAR7), .VAR25(VAR13), .VAR24(1'b1), .VAR22(VAR8), .VAR3(2'VAR18), .VAR21(11'b0), .VAR16(VAR13), .VAR9(1'b0), .VAR17(1'b0), .VAR27(16'h0000)); VAR15 #( ) VAR4 ( .VAR1(VAR6[15:14]), .VAR19(VAR7), .VAR25(VAR13), .VAR24(1'b1), .VAR22(VAR8), .VAR3(2'VAR18), .VAR21(11'b0), .VAR16(VAR13), .VAR9(1'b0), .VAR17(1'b0), .VAR27(16'h0000)); endmodule
bsd-3-clause
sittner/lcnc-mdsio
vhdl/source/uart16550/uart_top.v
11,621
module MODULE1 ( VAR36, VAR3, VAR30, VAR37, VAR38, VAR40, VAR22, VAR13, VAR14, VAR49, VAR16, VAR28, VAR1, VAR31, VAR15, VAR43, VAR19, VAR17, VAR7 , VAR33 ); parameter VAR5 = VAR9; parameter VAR25 = VAR2; input VAR36; input VAR3; input [VAR25-1:0] VAR30; input [VAR5-1:0] VAR37; output [VAR5-1:0] VAR38; input VAR40; input VAR22; input VAR13; input [3:0] VAR49; output VAR14; output VAR16; input VAR1; output VAR28; output VAR31; input VAR15; output VAR43; input VAR19; input VAR17; input VAR7; output VAR33; wire VAR28; wire VAR31; wire VAR43; wire [VAR25-1:0] VAR30; wire [VAR5-1:0] VAR37; wire [VAR5-1:0] VAR38; wire [7:0] VAR29; wire [7:0] VAR46; wire [31:0] VAR18; wire [3:0] VAR49; wire [VAR25-1:0] VAR21; wire VAR11; wire VAR8; wire [3:0] VAR47; wire [3:0] VAR48; wire [1:0] VAR44; wire [4:0] VAR6; wire [7:0] VAR45; wire [7:0] VAR32; wire [7:0] VAR51; wire [VAR35-1:0] VAR24; wire [VAR35-1:0] VAR26; wire [2:0] VAR10; wire [3:0] VAR42; VAR50 VAR20( .clk( VAR36 ), .VAR3( VAR3 ), .VAR37(VAR37), .VAR38(VAR38), .VAR29(VAR29), .VAR46(VAR46), .VAR18(32'b0), .VAR49(4'b0), .VAR40( VAR40 ), .VAR22( VAR22 ), .VAR13( VAR13 ), .VAR14( VAR14 ), .VAR30(VAR30), .VAR21(VAR21), .VAR11( VAR11 ), .VAR8(VAR8) ); VAR50 VAR20( .clk( VAR36 ), .VAR3( VAR3 ), .VAR37(VAR37), .VAR38(VAR38), .VAR29(VAR29), .VAR46(VAR46), .VAR49(VAR49), .VAR18(VAR18), .VAR40( VAR40 ), .VAR22( VAR22 ), .VAR13( VAR13 ), .VAR14( VAR14 ), .VAR30(VAR30), .VAR21(VAR21), .VAR11( VAR11 ), .VAR8(VAR8) ); VAR4 VAR39( .clk( VAR36 ), .VAR3( VAR3 ), .VAR34( VAR21 ), .VAR37( VAR29 ), .VAR38( VAR46 ), .VAR40( VAR11 ), .VAR23(VAR8), .VAR12( {VAR15, VAR19, VAR17, VAR7} ), .VAR28( VAR28 ), .VAR1( VAR1 ), .VAR47(VAR47), .VAR48(VAR48), .VAR44(VAR44), .VAR6(VAR6), .VAR45(VAR45), .VAR32(VAR32), .VAR51(VAR51), .VAR24(VAR24), .VAR26(VAR26), .VAR10(VAR10), .VAR42(VAR42), .VAR31( VAR31 ), .VAR43( VAR43 ), .VAR16( VAR16 ) , .VAR33(VAR33) ); VAR27 VAR41( .VAR18 (VAR18[31:0]), .VAR30 (VAR21[VAR2-1:0]), .VAR47 (VAR47[3:0]), .VAR48 (VAR48[3:0]), .VAR44 (VAR44[1:0]), .VAR6 (VAR6[4:0]), .VAR45 (VAR45[7:0]), .VAR32 (VAR32[7:0]), .VAR51 (VAR51[7:0]), .VAR24 (VAR24[VAR35-1:0]), .VAR26 (VAR26[VAR35-1:0]), .VAR10 (VAR10[2:0]), .VAR42 (VAR42[3:0])); begin
gpl-3.0
google/skywater-pdk-libs-sky130_fd_sc_hd
cells/dfrtp/sky130_fd_sc_hd__dfrtp.blackbox.v
1,337
module MODULE1 ( VAR8 , VAR6 , VAR5 , VAR3 ); output VAR8 ; input VAR6 ; input VAR5 ; input VAR3; supply1 VAR7; supply0 VAR1; supply1 VAR4 ; supply0 VAR2 ; endmodule
apache-2.0
timvideos/HDMI2USB-jahanzeb-firmware
hdl/hdmi/serdes_n_to_1.v
5,373
module MODULE1 (VAR40, VAR38, reset, VAR16, VAR15, VAR42) ; parameter integer VAR28 = 8 ; input VAR40 ; input VAR38 ; input reset ; input VAR16 ; input [VAR28-1 : 0] VAR15 ; output VAR42 ; wire VAR34 ; wire VAR14 ; wire VAR2 ; wire VAR7 ; wire [8:0] VAR37 ; genvar VAR18 ; generate for (VAR18 = 0 ; VAR18 <= (VAR28 - 1) ; VAR18 = VAR18 + 1) begin : VAR13 assign VAR37[VAR18] = VAR15[VAR18] ; end endgenerate generate for (VAR18 = (VAR28) ; VAR18 <= 8 ; VAR18 = VAR18 + 1) begin : VAR5 assign VAR37[VAR18] = 1'b0 ; end endgenerate VAR52 #( .VAR4 (VAR28), .VAR27 ("VAR35"), .VAR3 ("VAR35"), .VAR45 ("VAR46"), .VAR19 ("VAR12")) VAR25 ( .VAR48 (VAR42), .VAR22 (1'b1), .VAR8 (VAR40), .VAR9 (1'b0), .VAR50 (VAR38), .VAR23 (reset), .VAR32 (VAR16), .VAR49 (VAR37[7]), .VAR44 (VAR37[6]), .VAR24 (VAR37[5]), .VAR1 (VAR37[4]), .VAR31 (), .VAR30 (1'b0), .VAR29 (1'b0), .VAR21 (1'b0), .VAR39 (1'b0), .VAR36 (1'b0), .VAR6 (1'b1), .VAR47 (1'b1), .VAR20 (1'b1), .VAR51 (VAR14), .VAR17 (VAR7), .VAR33 (VAR34), .VAR11 (VAR2), .VAR41 (), .VAR26 ()) ; VAR52 #( .VAR4 (VAR28), .VAR27 ("VAR35"), .VAR3 ("VAR35"), .VAR45 ("VAR43"), .VAR19 ("VAR12")) VAR10 ( .VAR48 (), .VAR22 (1'b1), .VAR8 (VAR40), .VAR9 (1'b0), .VAR50 (VAR38), .VAR23 (reset), .VAR32 (VAR16), .VAR49 (VAR37[3]), .VAR44 (VAR37[2]), .VAR24 (VAR37[1]), .VAR1 (VAR37[0]), .VAR31 (), .VAR30 (1'b0), .VAR29 (1'b0), .VAR21 (1'b0), .VAR39 (1'b0), .VAR36 (1'b0), .VAR6 (1'b1), .VAR47 (VAR34), .VAR20 (VAR2), .VAR51 (1'b1), .VAR17 (1'b1), .VAR33 (), .VAR11 (), .VAR41 (VAR14), .VAR26 (VAR7)) ; endmodule
bsd-2-clause
google/skywater-pdk-libs-sky130_fd_sc_hdll
cells/or3/sky130_fd_sc_hdll__or3.blackbox.v
1,256
module MODULE1 ( VAR2, VAR3, VAR4, VAR1 ); output VAR2; input VAR3; input VAR4; input VAR1; supply1 VAR5; supply0 VAR8; supply1 VAR6 ; supply0 VAR7 ; endmodule
apache-2.0
ShepardSiegel/ocpi
coregen/ddr3_s4_uniphy/ddr3_s4_uniphy/ddr3_s4_uniphy_p0_new_io_pads.v
12,070
module MODULE1( VAR13, VAR151, VAR35, VAR148, VAR130, VAR10, VAR39, VAR139, VAR60, VAR98, VAR94, VAR113, VAR108, VAR19, VAR122, VAR27, VAR51, VAR74, VAR17, VAR101, VAR7, VAR5, VAR115, VAR26, VAR145, VAR43, VAR69, VAR44, VAR48, VAR126, VAR40, VAR65, VAR2, VAR77, VAR121, VAR93, VAR127, VAR90, VAR49, VAR83, VAR52, VAR64, VAR33, VAR141, VAR15, VAR22, VAR102, VAR34, VAR146, VAR80 ); parameter VAR23 = ""; parameter VAR71 = ""; parameter VAR119 = ""; parameter VAR88 = ""; parameter VAR99 = ""; parameter VAR47 = ""; parameter VAR61 = ""; parameter VAR12 = ""; parameter VAR50 = ""; parameter VAR24 = ""; parameter VAR118 = ""; parameter VAR3 = ""; parameter VAR136 = ""; parameter VAR112 = ""; parameter VAR4 = ""; parameter VAR1 = ""; parameter VAR42 = ""; parameter VAR92 = ""; parameter VAR78 = ""; parameter VAR137 = ""; parameter VAR76 = ""; parameter VAR135 = ""; parameter VAR54 = ""; parameter VAR96 = ""; parameter VAR114 = ""; parameter VAR85 = ""; parameter VAR149 = ""; parameter VAR143 = ""; parameter VAR111 = ""; parameter VAR53 = ""; parameter VAR142 = ""; parameter VAR133 = ""; localparam VAR70 = VAR136 * 2; localparam VAR138 = VAR54 / 2; localparam VAR109 = VAR96 / 2; input VAR151; input VAR13; input [VAR71-1:0] VAR35; input [VAR119-1:0] VAR148; input VAR130; input [VAR1-1:0] VAR10; input [VAR42-1:0] VAR39; input [VAR92-1:0] VAR139; input [VAR78-1:0] VAR60; input [VAR137-1:0] VAR98; input [VAR135-1:0] VAR113; input [VAR135-1:0] VAR108; input [VAR135-1:0] VAR94; input [VAR135-1:0] VAR19; output [VAR88-1:0] VAR122; output [VAR99-1:0] VAR27; output [VAR47-1:0] VAR51; output [VAR61-1:0] VAR74; output [VAR50-1:0] VAR17; output [VAR3-1:0] VAR101; output [VAR3-1:0] VAR7; output [VAR3-1:0] VAR5; output VAR115; input VAR26; input VAR145; input VAR43; input VAR69; input [VAR54-1:0] VAR44; input [VAR96-1:0] VAR48; input [VAR96-1:0] VAR126; input [VAR85-1:0] VAR40; input [VAR96-1:0] VAR65; input [VAR76-1:0] VAR2; inout [VAR136-1:0] VAR77; output [VAR118-1:0] VAR121; output [VAR12-1:0] VAR93; output [VAR12-1:0] VAR127; inout [VAR24-1:0] VAR90; inout [VAR24-1:0] VAR49; input [VAR114-1:0] VAR83; output [VAR70-1:0] VAR52; output [VAR112-1:0] VAR64; input VAR33; input VAR141; input [VAR112 - 1:0] VAR15; input [VAR112 - 1:0] VAR22; input [VAR136 - 1:0] VAR102; input [VAR118 - 1:0] VAR34; input VAR146; output [VAR112 - 1:0] VAR80; wire [VAR136-1:0] VAR116; wire [VAR114-1:0] VAR31; wire [VAR112-1:0] VAR97; wire [VAR136-1:0] VAR103; wire [VAR136-1:0] VAR55; wire VAR41 = VAR26; wire VAR75 = VAR26; wire VAR73 = VAR151; wire [VAR54-1:0] VAR84 = VAR44; wire [VAR96-1:0] VAR110 = VAR65; wire [VAR76-1:0] VAR91 = VAR2; wire [VAR96-1:0] VAR150 = VAR48; wire [VAR96-1:0] VAR11 = VAR126; VAR106 VAR87( .VAR132 (VAR13), .VAR151 (VAR151), .VAR26 (VAR26), .VAR145 (VAR145), .VAR43 (VAR43), .VAR130 (VAR130), .VAR36 (VAR83), .VAR10 (VAR10), .VAR39 (VAR39), .VAR139 (VAR139), .VAR60 (VAR60), .VAR98 (VAR98), .VAR94 (VAR94), .VAR113 (VAR113), .VAR108 (VAR108), .VAR19 (VAR19), .VAR122 (VAR122), .VAR27 (VAR27), .VAR51 (VAR51), .VAR74 (VAR74), .VAR17 (VAR17), .VAR101 (VAR101), .VAR7 (VAR7), .VAR5 (VAR5), .VAR115 (VAR115), .VAR93 (VAR93), .VAR127 (VAR127) ); localparam VAR21 = VAR4; localparam VAR105 = VAR136 / VAR21; localparam VAR68 = VAR118 / VAR4; localparam VAR9 = VAR4; wire [VAR109-1:0] VAR95; wire [VAR109-1:0] VAR63; assign VAR95 = VAR110[VAR109-1:0]; assign VAR63 = VAR110[VAR96-1:VAR109]; generate genvar VAR120; for (VAR120=0; VAR120<VAR21; VAR120=VAR120+1) begin: VAR14 wire VAR28; wire [VAR105-1:0] VAR134 = VAR84 [VAR105*(VAR120+1+0*VAR21)-1 : VAR105*(VAR120+0*VAR21)]; wire [VAR105-1:0] VAR30 = VAR84 [VAR105*(VAR120+1+1*VAR21)-1 : VAR105*(VAR120+1*VAR21)]; wire [VAR105-1:0] VAR66 = VAR84 [VAR105*(VAR120+1+2*VAR21)-1 : VAR105*(VAR120+2*VAR21)]; wire [VAR105-1:0] VAR46 = VAR84 [VAR105*(VAR120+1+3*VAR21)-1 : VAR105*(VAR120+3*VAR21)]; wire [VAR68-1:0] VAR20; wire [VAR68-1:0] VAR100; wire [VAR68-1:0] VAR59; wire [VAR68-1:0] VAR124; assign VAR20 = VAR91 [VAR68*(VAR120+1+0*VAR9)-1 : VAR68*(VAR120+0*VAR9)]; assign VAR100 = VAR91 [VAR68*(VAR120+1+1*VAR9)-1 : VAR68*(VAR120+1*VAR9)]; assign VAR59 = VAR91 [VAR68*(VAR120+1+2*VAR9)-1 : VAR68*(VAR120+2*VAR9)]; assign VAR124 = VAR91 [VAR68*(VAR120+1+3*VAR9)-1 : VAR68*(VAR120+3*VAR9)]; VAR128 VAR29 ( .VAR117 (1'b0), .VAR16 (VAR73), .VAR107 (VAR75), .VAR129 (VAR43), .VAR45 (VAR41), .VAR140(VAR148), .VAR86(VAR35), .VAR131 (VAR41), .VAR37 (VAR69), .VAR67 (VAR77[(VAR105*(VAR120+1)-1) : VAR105*VAR120]), .VAR147 (VAR52 [(2*VAR105*(VAR120+1)-1) : 2*VAR105*VAR120]), .VAR79(VAR28), .VAR6 ({VAR124, VAR59, VAR100, VAR20}), .VAR125 ({VAR46, VAR66, VAR30, VAR134}), .VAR58 ({ {VAR105{VAR63[VAR120]}}, {VAR105{VAR95[VAR120]}} }), .VAR25 (VAR90[VAR120]), .VAR89 (VAR49[VAR120]), .VAR82 ({VAR150[VAR120+VAR21], VAR150[VAR120]}), .VAR104 ({VAR11[VAR120+VAR21], VAR11[VAR120]}), .VAR144 ({VAR40[VAR120+VAR21], VAR40[VAR120]}), .VAR81 (VAR121[VAR120]), .VAR57 (VAR141), .VAR56 (VAR15[VAR120]), .VAR8 (VAR102[(VAR105*(VAR120+1)-1) : VAR105*VAR120]), .VAR32 (VAR22[VAR120]), .VAR123 (VAR146), .VAR38 (VAR33), .VAR18 (VAR34[VAR120]), .VAR36 (VAR83) ); assign VAR64[VAR120] = ~VAR28; end endgenerate endmodule
lgpl-3.0
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu7t5v0
cells/oai32/gf180mcu_fd_sc_mcu7t5v0__oai32_1.functional.pp.v
1,692
module MODULE1( VAR1, VAR5, VAR17, VAR19, VAR11, VAR8, VAR4, VAR15 ); input VAR17, VAR5, VAR1, VAR11, VAR8; inout VAR4, VAR15; output VAR19; wire VAR2; not VAR21( VAR2, VAR17 ); wire VAR16; not VAR13( VAR16, VAR5 ); wire VAR6; not VAR14( VAR6, VAR1 ); wire VAR3; and VAR18( VAR3, VAR2, VAR16, VAR6 ); wire VAR20; not VAR10( VAR20, VAR11 ); wire VAR23; not VAR22( VAR23, VAR8 ); wire VAR12; and VAR7( VAR12, VAR20, VAR23 ); or VAR9( VAR19, VAR3, VAR12 ); endmodule
apache-2.0
google/skywater-pdk-libs-sky130_fd_sc_hdll
cells/clkinvlp/sky130_fd_sc_hdll__clkinvlp.functional.v
1,281
module MODULE1 ( VAR1, VAR4 ); output VAR1; input VAR4; wire VAR3; not VAR2 (VAR3, VAR4 ); buf VAR5 (VAR1 , VAR3 ); endmodule
apache-2.0
osrf/wandrr
firmware/motor_controller/fpga/eth_crc32.v
2,991
module MODULE1 (input VAR16, input VAR1, input VAR4, input [7:0] VAR14, output [31:0] VAR12); wire VAR13; VAR1 #(1) VAR17(.VAR16(VAR16), .VAR14(VAR4), .rst(1'b0), .en(1'b1), .VAR18(VAR13)); wire [7:0] VAR19; VAR1 #(8) VAR2(.VAR16(VAR16), .VAR14(VAR14), .rst(1'b0), .en(1'b1), .VAR18(VAR19)); wire [31:0] VAR3; wire [31:0] VAR9; wire VAR8 = VAR13; VAR1 #(32, 32'hffffffff) VAR10(.VAR16(VAR16), .rst(VAR1), .en(VAR8), .VAR14(VAR9), .VAR18(VAR3)); genvar VAR6, VAR11; generate for (VAR11 = 0; VAR11 < 4; VAR11 = VAR11 + 1) begin: VAR7 for (VAR6 = 0; VAR6 < 8; VAR6 = VAR6 + 1) begin: VAR5 assign VAR12[VAR11*8+VAR6] = ~VAR9[(VAR11+1)*8-1-VAR6]; end end endgenerate wire [31:0] VAR15 = VAR3; assign VAR9[0] = VAR15[24]^VAR15[30]^VAR19[1]^VAR19[7]; assign VAR9[1] = VAR15[25]^VAR15[31]^VAR19[0]^VAR19[6]^VAR15[24]^VAR15[30]^VAR19[1]^VAR19[7]; assign VAR9[2] = VAR15[26]^VAR19[5]^VAR15[25]^VAR15[31]^VAR19[0]^VAR19[6]^VAR15[24]^VAR15[30]^VAR19[1]^VAR19[7]; assign VAR9[3] = VAR15[27]^VAR19[4]^VAR15[26]^VAR19[5]^VAR15[25]^VAR15[31]^VAR19[0]^VAR19[6]; assign VAR9[4] = VAR15[28]^VAR19[3]^VAR15[27]^VAR19[4]^VAR15[26]^VAR19[5]^VAR15[24]^VAR15[30]^VAR19[1]^VAR19[7]; assign VAR9[5] = VAR15[29]^VAR19[2]^VAR15[28]^VAR19[3]^VAR15[27]^VAR19[4]^VAR15[25]^VAR15[31]^VAR19[0]^VAR19[6]^VAR15[24]^VAR15[30]^VAR19[1]^VAR19[7]; assign VAR9[6] = VAR15[30]^VAR19[1]^VAR15[29]^VAR19[2]^VAR15[28]^VAR19[3]^VAR15[26]^VAR19[5]^VAR15[25]^VAR15[31]^VAR19[0]^VAR19[6]; assign VAR9[7] = VAR15[31]^VAR19[0]^VAR15[29]^VAR19[2]^VAR15[27]^VAR19[4]^VAR15[26]^VAR19[5]^VAR15[24]^VAR19[7]; assign VAR9[8] = VAR15[0]^VAR15[28]^VAR19[3]^VAR15[27]^VAR19[4]^VAR15[25]^VAR19[6]^VAR15[24]^VAR19[7]; assign VAR9[9] = VAR15[1]^VAR15[29]^VAR19[2]^VAR15[28]^VAR19[3]^VAR15[26]^VAR19[5]^VAR15[25]^VAR19[6]; assign VAR9[10] = VAR15[2]^VAR15[29]^VAR19[2]^VAR15[27]^VAR19[4]^VAR15[26]^VAR19[5]^VAR15[24]^VAR19[7]; assign VAR9[11] = VAR15[3]^VAR15[28]^VAR19[3]^VAR15[27]^VAR19[4]^VAR15[25]^VAR19[6]^VAR15[24]^VAR19[7]; assign VAR9[12] = VAR15[4]^VAR15[29]^VAR19[2]^VAR15[28]^VAR19[3]^VAR15[26]^VAR19[5]^VAR15[25]^VAR19[6]^VAR15[24]^VAR15[30]^VAR19[1]^VAR19[7]; assign VAR9[13] = VAR15[5]^VAR15[30]^VAR19[1]^VAR15[29]^VAR19[2]^VAR15[27]^VAR19[4]^VAR15[26]^VAR19[5]^VAR15[25]^VAR15[31]^VAR19[0]^VAR19[6]; assign VAR9[14] = VAR15[6]^VAR15[31]^VAR19[0]^VAR15[30]^VAR19[1]^VAR15[28]^VAR19[3]^VAR15[27]^VAR19[4]^VAR15[26]^VAR19[5]; assign VAR9[15] = VAR15[7]^VAR15[31]^VAR19[0]^VAR15[29]^VAR19[2]^VAR15[28]^VAR19[3]^VAR15[27]^VAR19[4]; assign VAR9[16] = VAR15[8]^VAR15[29]^VAR19[2]^VAR15[28]^VAR19[3]^VAR15[24]^VAR19[7]; assign VAR9[17] = VAR15[9]^VAR15[30]^VAR19[1]^VAR15[29]^VAR19[2]^VAR15[25]^VAR19[6]; assign VAR9[18] = VAR15[10]^VAR15[31]^VAR19[0]^VAR15[30]^VAR19[1]^VAR15[26]^VAR19[5]; assign VAR9[19] = VAR15[11]^VAR15[31]^VAR19[0]^VAR15[27]^VAR19[4]; assign VAR9[20] = VAR15[12]^VAR15[28]^VAR19[3]; assign VAR9[21] = VAR15[13]^VAR15[29]^VAR19[2]; assign VAR9[22] = VAR15[14]^VAR15[24]^VAR19[7]; assign VAR9[23] = VAR15[15]^VAR15[25]^VAR19[6]^VAR15[24]^VAR15[30]^VAR19[1]^VAR19[7]; assign VAR9[24] = VAR15[16]^VAR15[26]^VAR19[5]^VAR15[25]^VAR15[31]^VAR19[0]^VAR19[6]; assign VAR9[25] = VAR15[17]^VAR15[27]^VAR19[4]^VAR15[26]^VAR19[5]; assign VAR9[26] = VAR15[18]^VAR15[28]^VAR19[3]^VAR15[27]^VAR19[4]^VAR15[24]^VAR15[30]^VAR19[1]^VAR19[7]; assign VAR9[27] = VAR15[19]^VAR15[29]^VAR19[2]^VAR15[28]^VAR19[3]^VAR15[25]^VAR15[31]^VAR19[0]^VAR19[6]; assign VAR9[28] = VAR15[20]^VAR15[30]^VAR19[1]^VAR15[29]^VAR19[2]^VAR15[26]^VAR19[5]; assign VAR9[29] = VAR15[21]^VAR15[31]^VAR19[0]^VAR15[30]^VAR19[1]^VAR15[27]^VAR19[4]; assign VAR9[30] = VAR15[22]^VAR15[31]^VAR19[0]^VAR15[28]^VAR19[3]; assign VAR9[31] = VAR15[23]^VAR15[29]^VAR19[2]; endmodule
apache-2.0
parallella/oh
common/hdl/oh_standby.v
3,033
module MODULE1 #(parameter VAR19 = 5, parameter VAR6 = 5) ( input VAR11, input VAR15, input VAR4, input VAR18, input VAR12, output VAR1, output VAR8 ); reg [VAR19-1:0] VAR21; wire VAR2; wire VAR5; wire VAR22; wire VAR3; VAR17 #(.VAR9(2)) VAR17 ( .dout(VAR2), .VAR15(VAR15), .din(VAR15), .clk(VAR11) ); VAR20 VAR10 ( .out (VAR5), .clk (VAR11), .VAR15 (VAR15), .in (VAR2)); VAR13 #(.VAR6(VAR6)) VAR13 ( .out (VAR1), .in (VAR5), .clk (VAR11)); assign VAR22 = VAR5 | VAR18; always @ (posedge VAR11 or negedge VAR15) if(!VAR15) VAR21[VAR19-1:0] <= 'b0; else VAR21[VAR19-1:0] <= {VAR21[VAR19-2:0], VAR22}; assign VAR3 = VAR18 | (|VAR21[VAR19-1:0]) | ~VAR12; VAR16 VAR16 (.VAR14(VAR8), .clk(VAR11), .en(VAR3), .VAR7(VAR4)); endmodule
mit
DreamSourceLab/DSLogic-hdl
src/ipcore_dir/in_dcm.v
5,910
module MODULE1 ( input VAR7, output VAR9, output VAR13, input VAR14, output VAR12 ); VAR43 VAR30 (.VAR18 (VAR4), .VAR16 (VAR7)); wire VAR3; wire VAR17; wire [7:0] VAR15; wire VAR45; wire VAR1; wire VAR40; VAR46 .VAR11 (2), .VAR33 (5), .VAR24 ("VAR10"), .VAR37 (20.833), .VAR48 ("VAR22"), .VAR19 ("2X"), .VAR51 ("VAR2"), .VAR36 (0), .VAR35 ("VAR10")) VAR31 (.VAR38 (VAR4), .VAR25 (VAR45), .VAR21 (), .VAR42 (), .VAR23 (), .VAR5 (), .VAR41 (VAR1), .VAR39 (), .VAR47 (VAR40), .VAR49 (), .VAR27 (), .VAR26 (1'b0), .VAR8 (1'b0), .VAR34 (1'b0), .VAR28 (), .VAR12 (VAR17), .VAR44 (VAR15), .VAR32 (VAR14), .VAR50 (1'b0)); assign VAR12 = VAR17; assign VAR45 = VAR9; VAR29 VAR6 (.VAR18 (VAR9), .VAR16 (VAR1)); VAR29 VAR20 (.VAR18 (VAR13), .VAR16 (VAR40)); endmodule
gpl-2.0
google/skywater-pdk-libs-sky130_fd_sc_ls
cells/dlclkp/sky130_fd_sc_ls__dlclkp.functional.v
1,538
module MODULE1 ( VAR1, VAR3, VAR4 ); output VAR1; input VAR3; input VAR4 ; wire VAR2 ; wire VAR9; not VAR7 (VAR9 , VAR4 ); VAR8 VAR6 (VAR2 , VAR3, VAR9 ); and VAR5 (VAR1 , VAR2, VAR4 ); endmodule
apache-2.0
google/skywater-pdk-libs-sky130_fd_sc_ms
cells/a2bb2o/sky130_fd_sc_ms__a2bb2o_4.v
2,463
module MODULE2 ( VAR4 , VAR3, VAR8, VAR5 , VAR9 , VAR6, VAR11, VAR1 , VAR7 ); output VAR4 ; input VAR3; input VAR8; input VAR5 ; input VAR9 ; input VAR6; input VAR11; input VAR1 ; input VAR7 ; VAR10 VAR2 ( .VAR4(VAR4), .VAR3(VAR3), .VAR8(VAR8), .VAR5(VAR5), .VAR9(VAR9), .VAR6(VAR6), .VAR11(VAR11), .VAR1(VAR1), .VAR7(VAR7) ); endmodule module MODULE2 ( VAR4 , VAR3, VAR8, VAR5 , VAR9 ); output VAR4 ; input VAR3; input VAR8; input VAR5 ; input VAR9 ; supply1 VAR6; supply0 VAR11; supply1 VAR1 ; supply0 VAR7 ; VAR10 VAR2 ( .VAR4(VAR4), .VAR3(VAR3), .VAR8(VAR8), .VAR5(VAR5), .VAR9(VAR9) ); endmodule
apache-2.0
m-labs/milkymist
cores/asfifo/rtl/asfifo_graycounter.v
1,307
module MODULE1 #( parameter VAR2 = 2 ) ( output reg [VAR2-1:0] VAR4, input VAR3, input rst, input clk ); reg [VAR2-1:0] VAR1; always @(posedge clk, posedge rst) begin if(rst) begin VAR1 <= {VAR2{1'b0}} + 1; VAR4 <= {VAR2{1'b0}}; end else if(VAR3) begin VAR1 <= VAR1 + 1; VAR4 <= {VAR1[VAR2-1], VAR1[VAR2-2:0] ^ VAR1[VAR2-1:1]}; end end endmodule
lgpl-3.0
rohit91/novena-sd-fpga
novena-sd.srcs/sources_1/imports/common/reg_wo_4burst.v
2,837
module MODULE1( input wire clk, input wire [15:0] VAR8, input wire [18:0] VAR11, input wire [2:0] VAR15, input wire VAR19, input wire VAR18, input wire VAR10, output wire [63:0] VAR9, output reg [15:0] VAR6, output wire VAR13 ); reg [63:0] VAR1; reg [2:0] VAR16; reg VAR4; reg [15:0] VAR12; reg VAR17; reg [2:0] VAR2; reg VAR3; reg VAR14; reg VAR7; always @(posedge clk) begin VAR7 <= VAR4; end assign VAR13 = VAR7 & !VAR4; always @(posedge clk) begin VAR12 <= VAR8; VAR2 <= VAR15; VAR17 <= VAR10; VAR3 <= VAR18; VAR14 <= VAR19; if( VAR17 && VAR14 && ({VAR2, VAR12} == VAR11) ) begin VAR4 <= 1'b1; VAR16 <= 3'b0; end else if( !VAR17 ) begin VAR4 <= 1'b0; VAR16 <= 3'b0; end else begin VAR4 <= VAR4; if( VAR16 <= 3'b111 ) begin VAR16 <= VAR16 + 3'b01; end else begin VAR16 <= VAR16; end end end always @(posedge clk) begin if( VAR4 && !VAR3 ) begin case (VAR16) 3'b00: begin VAR1[15:0] <= VAR12; end 3'b01: begin VAR1[31:16] <= VAR12; end 3'b10: begin VAR1[47:32] <= VAR12; end 3'b11: begin VAR1[63:48] <= VAR12; end default: begin VAR1 <= VAR1; end endcase end else begin VAR1 <= VAR1; end end assign VAR9 = VAR1; always @(VAR4 or VAR16 or VAR3 or VAR1) begin if( VAR4 && VAR3 ) begin case (VAR16) 3'b0001: begin VAR6 = VAR1[15:0]; end 3'b010: begin VAR6 = VAR1[31:16]; end 3'b011: begin VAR6 = VAR1[47:32]; end 3'b100: begin VAR6 = VAR1[63:48]; end default: begin VAR6 = 16'VAR5; end endcase end else begin VAR6 = 16'VAR5; end end endmodule
apache-2.0
Sajid3/orp
hardware/mselSoC/src/systems/geophyte/rtl/verilog/bootrom.v
4,937
module MODULE1 parameter VAR7 = 0) ( input VAR8, input VAR2, input [(VAR6+2)-1:2] VAR16, input VAR19, input VAR11, input [2:0] VAR18, input [1:0] VAR13, output reg [31:0] VAR9, output reg VAR5); reg [VAR6-1:0] VAR12; always @ (posedge VAR8 or posedge VAR2) if (VAR2) VAR9 <= 32'h15000000; else case (VAR12) default: VAR9 <= 32'h00000000; endcase generate if(VAR7) begin : VAR15 reg VAR3; reg VAR17; reg VAR4; wire VAR14 = VAR11 & (!(VAR18 == 3'b000)) & (!(VAR18 == 3'b111)); wire VAR10 = (VAR19 & !VAR3); wire VAR1 = (VAR14 & !VAR4); always @(posedge VAR8) begin VAR17 <= VAR10; VAR4 <= VAR14; VAR3 <= VAR19; end always @(posedge VAR8) if (VAR2) VAR12 <= 0; end else if (VAR10) VAR12 <= VAR16[(VAR6+2)-1:2]; else if (VAR14) begin if (VAR18 == 3'b010) case (VAR13) 2'b00: VAR12 <= VAR12 + 1; 2'b01: VAR12[1:0] <= VAR12[1:0] + 1; 2'b10: VAR12[2:0] <= VAR12[2:0] + 1; 2'b11: VAR12[3:0] <= VAR12[3:0] + 1; end endcase else VAR12 <= VAR16[(VAR6+2)-1:2]; end always @(posedge VAR8) if (VAR2) VAR5 <= 0; else if (VAR5 & (!VAR14 | (VAR18 == 3'b111))) VAR5 <= 0; else if (VAR19 & ((!VAR14 & !VAR10 & VAR17) | (VAR14 & VAR4))) VAR5 <= 1; else VAR5 <= 0; end else begin always @(VAR16) VAR12 <= VAR16; always @ (posedge VAR8 or posedge VAR2) if (VAR2) VAR5 <= 1'b0; end else VAR5 <= VAR19 & VAR11 & !VAR5; end endgenerate endmodule
apache-2.0
kadircet/CENG
232/hw5/lab_5_2_cow/Board232.v
1,918
module MODULE1 ( input VAR4, input [3:0] VAR5, input [7:0] VAR3, output [7:0] VAR10, output reg [6:0] VAR9, output reg [3:0] VAR2, output VAR6, output [2:1] VAR12, output [2:0] VAR8, output [2:0] VAR1, output VAR7, output VAR11 ); assign VAR6 = 1'b1; begin end begin begin begin
gpl-3.0
BilkentCompGen/GateKeeper
FPGA Application/VC709_Gen3x4If128/GateKeeper.srcs/sources_1/ip/pcie3_7x_0/source/pcie3_7x_0_pipe_drp.v
38,970
module MODULE1 # ( parameter VAR28 = "VAR38", parameter VAR11 = "3.0", parameter VAR42 = "VAR171", parameter VAR149 = "VAR129", parameter VAR83 = "VAR90", parameter VAR64 = "VAR171", parameter VAR71 = "VAR90", parameter VAR43 = 0, parameter VAR22 = 0, parameter VAR9 = 2'd1, parameter VAR203 = 5'd21 ) ( input VAR86, input VAR128, input VAR176, input [ 1:0] VAR78, input VAR91, input VAR206, input VAR177, input [15:0] VAR106, input VAR132, output [ 8:0] VAR72, output VAR173, output [15:0] VAR205, output VAR136, output VAR6, output [ 6:0] VAR4 ); reg VAR199; reg [ 1:0] VAR26; reg VAR141; reg VAR31; reg VAR41; reg [15:0] VAR168; reg VAR61; reg VAR184; reg [ 1:0] VAR89; reg VAR174; reg VAR102; reg VAR1; reg [15:0] VAR198; reg VAR79; reg [ 1:0] VAR3 = 2'd0; reg [ 4:0] VAR155 = 5'd0; reg VAR140 = 1'd0; reg [ 8:0] VAR201 = 9'd0; reg [15:0] VAR145 = 16'd0; reg VAR67 = 1'd0; reg [ 6:0] fsm = 7'd1; localparam VAR46 = 9'h06F; localparam VAR8 = 9'h088; localparam VAR85 = 9'h088; localparam VAR152 = 9'h06B; localparam VAR185 = 9'h06B; localparam VAR164 = 9'h011; localparam VAR15 = 9'h011; localparam VAR172 = 9'h01C; localparam VAR196 = 9'h09D; localparam VAR190 = 9'h059; localparam VAR110 = 9'h059; localparam VAR84 = 9'h044; localparam VAR59 = 9'h019; localparam VAR193 = 9'h0A7; localparam VAR204 = 9'h01E; localparam VAR182 = 9'h099; localparam VAR69 = 9'h09A; localparam VAR134 = 9'h0A8; localparam VAR167 = 9'h0A9; localparam VAR118 = 9'h0AA; localparam VAR153 = 9'h0AB; localparam VAR88 = 9'h0AC; localparam VAR56 = 9'h0AD; localparam VAR49 = 16'b1111111111111001; localparam VAR131 = 16'b1111111110001111; localparam VAR101 = 16'b1111111111111000; localparam VAR157 = 16'b1111111111111000; localparam VAR161 = 16'b1111111111101111; localparam VAR146 = 16'b1100011111111111; localparam VAR13 = 16'b1111011111111111; localparam VAR181 = 16'b1011111111111111; localparam VAR44 = 16'b1011111111111111; localparam VAR16 = 16'b1111111111111101; localparam VAR133 = 16'b1111111101111111; localparam VAR81 = 16'b1111111110111111; localparam VAR147 = 16'b1011111111111111; localparam VAR14 = 16'b1111111111100000; localparam VAR52 = 16'b1111011111111111; localparam VAR142 = 16'b1011111111111111; localparam VAR92 = 16'b0000000000000000; localparam VAR143 = 16'b0000000000000000; localparam VAR192 = 16'b0000000000000000; localparam VAR53 = 16'b0000000000000000; localparam VAR35 = 16'b0000000000000000; localparam VAR186 = 16'b0000000000000000; localparam VAR97 = 16'b1111111100000000; localparam VAR65 = 16'b0000000000000000; localparam VAR179 = 16'b1111111111111111; localparam VAR73 = 16'b1111111111111000; localparam VAR109 = (VAR149 == "VAR29") ? 16'b0000000000100000 : 16'b0000000000010000; localparam VAR63 = (VAR149 == "VAR29") ? 16'b0000000000000010 : 16'b0000000000000001; localparam VAR180 = 16'b0000000000000011; localparam VAR55 = 16'b0000000000000000; localparam VAR105 = 16'b0001100000000000; localparam VAR48 = 16'b0000000000000000; localparam VAR104 = 16'b0100000000000000; localparam VAR137 = 16'b0000000000000010; localparam VAR34 = 16'b0000000000000000; localparam VAR126 = 16'b0000000000000000; localparam VAR24 = 16'b0100000000000000; localparam VAR135 = 16'b0000000000000001; localparam VAR57 = 16'b0000100000000000; localparam VAR121 = 16'b0100000000000000; localparam VAR158 = 16'b1000010010000000; localparam VAR12 = 16'b0000000000000001; localparam VAR119 = 16'b0000000000001000; localparam VAR93 = 16'b0000000000000000; localparam VAR124 = 16'h0020; localparam VAR18 = 16'h1020; localparam VAR197 = 16'h23FF; localparam VAR54 = 16'h0000; localparam VAR138 = 16'h8000; localparam VAR98 = 16'h0003; localparam VAR74 = 16'h0000; localparam VAR27 = 16'h0018; localparam VAR47 = 16'h8018; localparam VAR191 = 16'hC208; localparam VAR68 = 16'h2000; localparam VAR163 = 16'h07FE; localparam VAR130 = 16'h0020; localparam VAR107 = 16'h0000; localparam VAR150 = 16'b0000000000000000; localparam VAR108 = 16'b0000000000000000; localparam VAR122 = 16'b0000000000000100; localparam VAR32 = 16'b0000000000010000; localparam VAR66 = 16'b0010000000000000; localparam VAR51 = 16'b0100000000000000; localparam VAR30 = 16'b0000000000000000; localparam VAR96 = 16'b0000000000000000; localparam VAR62 = 16'b0000000010000000; localparam VAR200 = 16'b0000000001000000; localparam VAR189 = 16'b0000000000000000; localparam VAR188 = 16'b0000000000000010; localparam VAR159 = 16'b0000000000000000; localparam VAR123 = 16'b0000000000000000; localparam VAR144 = 16'b0111000010000000; localparam VAR151 = 16'b0000000000011110; localparam VAR33 = 16'b0000000000001000; localparam VAR75 = 16'b0000000000000000; localparam VAR37 = 16'h0080; localparam VAR58 = 16'h1010; localparam VAR23 = 16'h0BFF; localparam VAR82 = 16'h0000; localparam VAR45 = 16'h8000; localparam VAR175 = 16'h000B; localparam VAR25 = 16'h0000; localparam VAR20 = 16'h0018; localparam VAR111 = 16'h8018; localparam VAR10 = 16'hC848; localparam VAR166 = 16'h1000; localparam VAR70 = 16'h07FE; localparam VAR114 = 16'h0FFE; localparam VAR76 = 16'h0010; localparam VAR162 = 16'h0000; localparam VAR87 = 16'h0002; localparam VAR77 = 16'b0000000000000000; localparam VAR94 = 16'b0000000000000010; localparam VAR178 = 16'b0000000000000100; localparam VAR156 = 16'b0000000000000000; localparam VAR2 = 16'b0000100000000000; wire [15:0] VAR50; wire [15:0] VAR113; wire [15:0] VAR154; wire [15:0] VAR5; wire [15:0] VAR21; wire [15:0] VAR7; wire [15:0] VAR99; wire [15:0] VAR165; wire [15:0] VAR160; wire [15:0] VAR195; wire [15:0] VAR40; wire [15:0] VAR170; wire [15:0] VAR148; wire [15:0] VAR169; wire [15:0] VAR112; wire [15:0] VAR139; wire [15:0] VAR127; wire [15:0] VAR116; wire [15:0] VAR117; wire [15:0] VAR103; wire [15:0] VAR202; wire [15:0] VAR95; wire [15:0] VAR120; wire [15:0] VAR100; wire [15:0] VAR125; wire [15:0] VAR183; wire [15:0] VAR187; localparam VAR19 = 7'b0000001; localparam VAR115 = 7'b0000010; localparam VAR39 = 7'b0000100; localparam VAR36 = 7'b0001000; localparam VAR80 = 7'b0010000; localparam VAR194 = 7'b0100000; localparam VAR60 = 7'b1000000; always @ (posedge VAR86) begin if (!VAR128) begin VAR199 <= 1'd0; VAR26 <= 2'd0; VAR141 <= 1'd0; VAR31 <= 1'd0; VAR168 <= 16'd0; VAR61 <= 1'd0; VAR41 <= 1'd0; VAR184 <= 1'd0; VAR89 <= 2'd0; VAR174 <= 1'd0; VAR102 <= 1'd0; VAR198 <= 16'd0; VAR79 <= 1'd0; VAR1 <= 1'd0; end else begin VAR199 <= VAR176; VAR26 <= VAR78; VAR141 <= VAR91; VAR31 <= VAR206; VAR168 <= VAR106; VAR61 <= VAR132; VAR41 <= VAR177; VAR184 <= VAR199; VAR89 <= VAR26; VAR174 <= VAR141; VAR102 <= VAR31; VAR198 <= VAR168; VAR79 <= VAR61; VAR1 <= VAR41; end end assign VAR50 = (VAR89 == 2'd2) ? VAR150 : VAR109; assign VAR113 = (VAR89 == 2'd2) ? VAR108 : VAR63; assign VAR154 = (VAR89 == 2'd2) ? VAR122 : VAR180; assign VAR5 = (VAR89 == 2'd2) ? VAR32 : VAR55; assign VAR21 = (VAR89 == 2'd2) ? VAR66 : VAR105; assign VAR7 = (VAR89 == 2'd2) ? VAR51 : VAR48; assign VAR99 = ((VAR89 == 2'd2) || (VAR64 == "VAR171")) ? VAR30 : VAR104; assign VAR165 = ((VAR89 == 2'd2) && (VAR71 == "VAR171")) ? VAR96 : VAR137; assign VAR160 = ((VAR89 == 2'd2) || (VAR64 == "VAR171")) ? VAR62 : VAR34; assign VAR195 = ((VAR89 == 2'd2) && (VAR71 == "VAR171")) ? VAR200 : VAR126; assign VAR40 = (VAR89 == 2'd2) ? VAR189 : VAR24; assign VAR170 = (VAR89 == 2'd2) ? VAR188 : VAR135; assign VAR148 = (VAR89 == 2'd2) ? VAR159 : VAR57; assign VAR169 = (VAR89 == 2'd2) ? VAR123 : VAR121; assign VAR112 = (VAR89 == 2'd2) ? ((VAR28 == "VAR17") ? VAR33 : VAR144) : ((VAR28 == "VAR17") ? VAR119 : VAR158); assign VAR139 = (VAR89 == 2'd2) ? ((VAR28 == "VAR17") ? VAR75 : VAR151) : ((VAR28 == "VAR17") ? VAR93 : VAR12); assign VAR127 = (VAR89 == 2'd2) ? ((VAR28 == "VAR17") ? ((VAR42 == "VAR90") ? VAR111 : VAR20) : VAR37) : ((VAR28 == "VAR17") ? ((VAR42 == "VAR90") ? VAR47 : VAR27) : VAR124); assign VAR116 = (VAR89 == 2'd2) ? ((VAR28 == "VAR17") ? VAR10 : VAR58) : ((VAR28 == "VAR17") ? VAR191 : VAR18); assign VAR117 = (VAR89 == 2'd2) ? ((VAR28 == "VAR17") ? VAR166 : VAR23) : ((VAR28 == "VAR17") ? VAR68 : VAR197); assign VAR103 = (VAR89 == 2'd2) ? ((VAR28 == "VAR17") ? ((VAR83 == "VAR90") ? VAR114 : VAR70) : ((VAR42 == "VAR90") ? VAR45 : VAR82)) : ((VAR28 == "VAR17") ? VAR163 : ((VAR42 == "VAR90") ? VAR45 : VAR82)); assign VAR202 = (VAR89 == 2'd2) ? ((VAR28 == "VAR17") ? VAR76 : VAR175) : ((VAR28 == "VAR17") ? VAR130 : VAR98); assign VAR95 = (VAR89 == 2'd2) ? ((VAR28 == "VAR17") ? ((VAR83 == "VAR90") ? VAR87 : VAR162) : VAR25) : ((VAR28 == "VAR17") ? VAR107 : VAR74); assign VAR120 = VAR77; assign VAR100 = VAR43 ? VAR77 : VAR94; assign VAR125 = VAR22 ? VAR77 : VAR178; assign VAR183 = VAR100 | VAR125; assign VAR187 = VAR102 ? VAR156 : VAR2; always @ (posedge VAR86) begin if (!VAR128) VAR3 <= 2'd0; end else if ((fsm == VAR115) && (VAR3 < VAR9)) VAR3 <= VAR3 + 2'd1; else if ((fsm == VAR115) && (VAR3 == VAR9)) VAR3 <= VAR3; else VAR3 <= 2'd0; end always @ (posedge VAR86) begin if (!VAR128) begin VAR201 <= 9'd0; VAR145 <= 16'd0; end else begin case (VAR155) 5'd0: begin VAR201 <= VAR140 ? VAR46 : VAR174 ? VAR164 : VAR8; VAR145 <= VAR140 ? ((VAR198 & VAR49) | VAR120) : VAR174 ? ((VAR198 & VAR13) | VAR187) : ((VAR198 & VAR131) | VAR50); end 5'd1: begin VAR201 <= VAR140 ? VAR46 : VAR85; VAR145 <= VAR140 ? ((VAR198 & VAR49) | VAR183) : ((VAR198 & VAR101) | VAR113); end 5'd2 : begin VAR201 <= VAR152; VAR145 <= (VAR198 & VAR157) | VAR154; end 5'd3 : begin VAR201 <= VAR185; VAR145 <= (VAR198 & VAR161) | VAR5; end 5'd4 : begin VAR201 <= VAR164; VAR145 <= (VAR198 & VAR146) | VAR21; end 5'd5 : begin VAR201 <= VAR15; VAR145 <= (VAR198 & VAR181) | VAR7; end 5'd6 : begin VAR201 <= VAR172; VAR145 <= (VAR198 & VAR44) | VAR99; end 5'd7 : begin VAR201 <= VAR196; VAR145 <= (VAR198 & VAR16) | VAR165; end 5'd8 : begin VAR201 <= VAR190; VAR145 <= (VAR198 & VAR133) | VAR160; end 5'd9 : begin VAR201 <= VAR110; VAR145 <= (VAR198 & VAR81) | VAR195; end 5'd10 : begin VAR201 <= VAR84; VAR145 <= (VAR198 & VAR147) | VAR40; end 5'd11 : begin VAR201 <= VAR59; VAR145 <= (VAR198 & VAR14) | VAR170; end 5'd12 : begin VAR201 <= VAR193; VAR145 <= (VAR198 & VAR52) | VAR148; end 5'd13 : begin VAR201 <= VAR204; VAR145 <= (VAR198 & VAR142) | VAR169; end 5'd14 : begin VAR201 <= VAR182; VAR145 <= (VAR198 & VAR92) | VAR112; end 5'd15 : begin VAR201 <= VAR69; VAR145 <= (VAR198 & VAR143) | VAR139; end 5'd16 : begin VAR201 <= VAR134; VAR145 <= (VAR198 & VAR192) | VAR127; end 5'd17 : begin VAR201 <= VAR167; VAR145 <= (VAR198 & VAR53) | VAR116; end 5'd18 : begin VAR201 <= VAR118; VAR145 <= (VAR198 & VAR35) | VAR117; end 5'd19 : begin VAR201 <= VAR153; VAR145 <= (VAR198 & VAR186) | VAR103; end 5'd20 : begin VAR201 <= VAR88; VAR145 <= (VAR198 & ((VAR28 == "VAR17") ? VAR65 : VAR97)) | VAR202; end 5'd21 : begin VAR201 <= VAR56; VAR145 <= (VAR198 & ((VAR28 == "VAR17") ? VAR73 : VAR179)) | VAR95; end default : begin VAR201 <= 9'd0; VAR145 <= 16'd0; end endcase end end always @ (posedge VAR86) begin if (!VAR128) begin fsm <= VAR19; VAR155 <= 5'd0; VAR140 <= 1'd0; VAR67 <= 1'd0; end else begin case (fsm) VAR19 : begin if (VAR1) begin fsm <= VAR115; VAR155 <= 5'd0; VAR140 <= 1'd0; VAR67 <= 1'd0; end else if ((VAR184 && !VAR199) && ((VAR43 == 0) || (VAR22 == 0)) && (VAR11 == "1.0")) begin fsm <= VAR115; VAR155 <= 5'd0; VAR140 <= 1'd1; VAR67 <= 1'd0; end else begin fsm <= VAR19; VAR155 <= 5'd0; VAR140 <= 1'd0; VAR67 <= 1'd1; end end VAR115 : begin fsm <= (VAR3 == VAR9) ? VAR39 : VAR115; VAR155 <= VAR155; VAR140 <= VAR140; VAR67 <= 1'd0; end VAR39 : begin fsm <= VAR36; VAR155 <= VAR155; VAR140 <= VAR140; VAR67 <= 1'd0; end VAR36 : begin fsm <= VAR79 ? VAR80 : VAR36; VAR155 <= VAR155; VAR140 <= VAR140; VAR67 <= 1'd0; end VAR80 : begin fsm <= VAR194; VAR155 <= VAR155; VAR140 <= VAR140; VAR67 <= 1'd0; end VAR194 : begin fsm <= VAR79 ? VAR60 : VAR194; VAR155 <= VAR155; VAR140 <= VAR140; VAR67 <= 1'd0; end VAR60 : begin if ((VAR155 == VAR203) || (VAR140 && (VAR155 == 5'd1)) || (VAR174 && (VAR155 == 5'd0))) begin fsm <= VAR19; VAR155 <= 5'd0; VAR140 <= 1'd0; VAR67 <= 1'd0; end else begin fsm <= VAR115; VAR155 <= VAR155 + 5'd1; VAR140 <= VAR140; VAR67 <= 1'd0; end end default : begin fsm <= VAR19; VAR155 <= 5'd0; VAR140 <= 1'd0; VAR67 <= 1'd0; end endcase end end assign VAR72 = VAR201; assign VAR173 = (fsm == VAR39) || (fsm == VAR80); assign VAR205 = VAR145; assign VAR136 = (fsm == VAR80); assign VAR6 = VAR67; assign VAR4 = fsm; endmodule
gpl-3.0
eda-globetrotter/MarcheProcessor
wwp/cpu.v
1,218
module MODULE2(VAR11, VAR1, out, sel); input [0:127] VAR11, VAR1; input sel; output [0:127] out; reg [0:127] out; always @ (VAR11 or VAR1 or sel) begin out<= sel ? VAR11 : VAR1; end endmodule module MODULE1(VAR5, VAR8, VAR2, VAR3, VAR9, VAR6, VAR7, VAR10, VAR4 ); input VAR5, VAR8; input [0:31] VAR2, VAR3; input [0:127] VAR9; output reg VAR6, VAR7, VAR10, VAR4
mit
google/skywater-pdk-libs-sky130_fd_sc_ms
cells/o21bai/sky130_fd_sc_ms__o21bai.functional.pp.v
2,174
module MODULE1 ( VAR5 , VAR14 , VAR13 , VAR8, VAR6, VAR12, VAR16 , VAR7 ); output VAR5 ; input VAR14 ; input VAR13 ; input VAR8; input VAR6; input VAR12; input VAR16 ; input VAR7 ; wire VAR3 ; wire VAR18 ; wire VAR4 ; wire VAR9; not VAR15 (VAR3 , VAR8 ); or VAR10 (VAR18 , VAR13, VAR14 ); nand VAR17 (VAR4 , VAR3, VAR18 ); VAR1 VAR11 (VAR9, VAR4, VAR6, VAR12); buf VAR2 (VAR5 , VAR9 ); endmodule
apache-2.0
asicguy/gplgpu
hdl/altera_plls/clk_global.v
6,779
module MODULE1 ( VAR5, VAR1, VAR3, VAR4) ; input [1:0] VAR5; input VAR1; input [3:0] VAR3; output VAR4; tri0 [1:0] VAR5; tri1 VAR1; tri0 [3:0] VAR3; reg [1:0] VAR9; wire VAR6; wire VAR10; wire VAR2; wire [1:0] VAR11; wire [3:0] VAR8; wire [1:0] VAR7;
gpl-3.0
8l/kestrel
2/nexys2/uxa/ps2io/M_uxa_ps2_fifo.v
4,190
module MODULE1( input [7:0] VAR1, input VAR10, input VAR11, output [7:0] VAR4, input VAR3, output VAR9, output VAR7, input VAR6, input VAR5 ); reg [7:0] VAR8[15:0]; reg [3:0] VAR2; reg [3:0] VAR12; assign VAR9 = (VAR12 == (VAR2-1)); assign VAR7 = ~(VAR12 == VAR2); assign VAR4 = VAR8[VAR2]; always @(posedge VAR6) begin if (VAR5) begin VAR2 <= 0; VAR12 <= 0; end if (~VAR5 & VAR10 & ~VAR9) begin VAR8[VAR12] <= VAR1; end if (~VAR5 & VAR11 & ~VAR9) begin VAR12 <= VAR12+1; end if (~VAR5 & VAR3 & VAR7) begin VAR2 <= VAR2+1; end end endmodule
apache-2.0
schmr/grlib
grlib-gpl-1.3.7-b4144/designs/leon3-xilinx-vc707/mig_interface_model.v
4,169
module MODULE1 ( input [27:0] VAR18, input [2:0] VAR10, input VAR5, input [511:0] VAR13, input VAR17, input [63:0] VAR3, input VAR25, output wire [511:0] VAR21, output wire VAR2, output wire VAR19, output wire VAR30, output wire VAR32, output reg VAR8, output reg VAR11, output reg VAR16, input VAR31 ); parameter VAR34 = 28 - 12; parameter VAR20 = 512; parameter VAR1 = (1<<VAR34); reg VAR12; reg VAR35; reg VAR15; reg VAR22; reg VAR28; reg VAR29; reg VAR6; reg [27:0] VAR14; reg [27:0] VAR33; reg [27:0] VAR24; reg [511:0] VAR4; reg [VAR20-1:0] VAR9 [0:VAR1]; integer VAR23; wire [511:0] VAR27; wire [511:0] VAR7; wire [511:0] VAR26; assign VAR2 = VAR12; assign VAR30 = VAR15; assign VAR32 = VAR22; assign VAR19 = VAR35; assign VAR21 = VAR9[VAR14 >> 3]; begin begin begin begin begin begin begin begin begin
gpl-2.0
shahid313/MSCourseWork
Adv ASIC Design and FPGA/Assign4/qstn2_FSM_Multiplyier/fsm_mulplier.v
1,890
module MODULE1(input clk,rst,VAR5,input[7:0] VAR12,VAR11,output [15:0] VAR9 ,output reg VAR16); localparam VAR15=4'b0001, VAR7=4'b0010, VAR6=4'b0100, VAR14=4'b1000; reg [3:0] VAR2,VAR8; reg [2:0] VAR10,VAR3; reg [15:0] VAR1,VAR13; reg VAR4 ; always @(posedge clk, posedge rst) if(rst)begin VAR2 <= VAR15; VAR10<= 3'b0; VAR1 <= 16'h0000; end else begin VAR2 <= VAR8; VAR10<= VAR3; if(VAR4) VAR1 <= {VAR13[15],VAR13[15:1]}; end else VAR1 <= VAR13; end always @(*) begin VAR16 = 0; VAR13 = VAR1; VAR4 = 0; VAR3 = VAR10; case(VAR2) VAR15: begin VAR3 = 0; if(VAR5)begin VAR13[7:0] = VAR11; VAR13[15:8]=8'h00; VAR8 = VAR7 ; end else VAR8 = VAR15 ; end VAR7: begin if(VAR1[0]) if(VAR10==3'b111) VAR13[15:8] = VAR1[15:8]-VAR12; end else VAR13[15:8] = VAR1[15:8]+VAR12; end else VAR13[15:8] = VAR1[15:8]+0; if(VAR10<3'b111) VAR8 = VAR7 ; else VAR8 = VAR14 ; VAR4 = 1; VAR3 = VAR10+1; end VAR14: begin VAR16 = 1; VAR13 = VAR1; VAR8 = VAR15; end default: VAR8 = VAR15; endcase end assign VAR9=VAR1; endmodule
gpl-2.0
prernaa/CPUVerilog
phase1_top.v
15,892
module MODULE1( input clk, input rst ); wire [15:0] VAR210; wire [15:0] VAR113; wire [15:0] VAR217; wire [15:0] VAR222; wire [15:0] VAR75; wire [15:0] VAR151; wire [3:0] VAR39; wire VAR140; wire [15:0] VAR10; wire [15:0] VAR235; wire [15:0] VAR71; wire[3:0] VAR213; wire VAR37; wire VAR100; wire [2:0] VAR76; wire VAR50; wire VAR99; wire VAR56; wire VAR126; wire VAR171; wire VAR242; wire [2:0] VAR79; wire VAR254; wire VAR62; wire VAR61; wire [15:0] VAR14; wire [15:0] VAR156; wire [15:0] VAR29; wire [15:0] VAR180; wire [15:0] VAR175; wire [15:0] VAR55; wire VAR36; wire [15:0] VAR44; wire [3:0] VAR146; wire [15:0] VAR248, VAR122; wire [15:0] VAR198; wire [15:0] VAR2; wire [15:0] VAR8; wire [15:0] VAR153; wire VAR95; wire VAR142; wire VAR123; wire VAR97; wire [15:0] VAR96; wire [15:0] VAR124; wire [2:0] VAR220; wire [15:0] VAR131; wire [15:0] VAR115; wire [3:0] VAR52; wire [15:0] VAR261; wire [15:0] VAR174; wire VAR74; wire VAR11; wire VAR233; wire [3:0] VAR105; wire [15:0] VAR127; wire [15:0] VAR271; wire VAR141; wire [15:0] VAR87; wire [15:0] VAR216; wire [2:0] flag; wire [15:0] VAR176; wire[15:0] VAR136; wire[15:0] VAR240; wire[15:0] VAR40; wire[15:0] VAR208; wire VAR169; wire VAR13; wire VAR119; wire VAR135; wire [15:0] VAR104; wire [15:0] VAR166; assign VAR213 = VAR151[15:12]; wire [3:0] VAR25; wire [15:0] VAR43, VAR92, VAR247; wire VAR118; wire VAR110; wire VAR221,VAR152; wire [15:0] VAR144; wire [15:0] VAR28; VAR53 VAR30(.VAR130(VAR127), .VAR134(VAR235), .select(VAR233), .out(VAR144)); wire VAR116; wire [15:0] VAR63; wire VAR228; wire [15:0] VAR168; wire [15:0] VAR49; wire [15:0] VAR84; wire [15:0] VAR165, VAR120; wire [2:0] VAR68; wire [2:0] VAR42; wire [3:0] VAR9; assign VAR42 = VAR68; assign VAR9 = VAR151[11:8]; wire VAR251, VAR138; wire VAR117, VAR145; wire VAR264; wire VAR112, VAR139, VAR173, VAR57; wire VAR65, VAR225; wire VAR260, VAR72; wire [15:0] VAR143; VAR53 VAR214( .VAR130(VAR144), .VAR134(VAR63), .select(VAR116), .out(VAR44)); VAR60 VAR58(.VAR130(VAR55[3:0]), .VAR134(VAR55[11:8]), .select(VAR62), .out(VAR146)); wire VAR15; assign VAR210 = (VAR15 === 1'b1) ? VAR120 : VAR217; memory VAR45 (.clk(clk), .rst(rst), .VAR85(1'b1), .addr(VAR210), .VAR148(VAR10), .VAR258(4'd1), .VAR5(VAR222)); wire VAR64; assign VAR64 = (VAR145===1'b1)?1'b1:VAR95; memory VAR196 (.clk(clk), .rst(rst), .VAR85(VAR64), .addr(VAR124), .VAR148(VAR115), .VAR258(4'd9), .VAR5(VAR235)); wire VAR121, VAR133, VAR160, VAR88, VAR238, VAR215, VAR161, VAR46; assign VAR121 = VAR160; assign VAR133 = VAR88; assign VAR238 = VAR215; assign VAR161 = VAR46; VAR259 VAR162(.in(VAR168), .out(VAR113), .clk(clk), .rst(rst), .VAR158(VAR121)); VAR209 VAR109(.in(VAR113), .out(VAR217), .VAR158(VAR161)); VAR53 VAR268 (.VAR130(VAR217), .VAR134(VAR120), .select(VAR15), .out(VAR168)); wire [15:0] VAR178; wire [7:0] VAR224; wire [15:0] VAR73; wire [15:0] VAR77; VAR199 VAR199( .VAR83(VAR151[3:0]), .VAR31(VAR198)); VAR204 VAR54( .VAR24(VAR224),.VAR31(VAR178)); VAR33 VAR41(.VAR27(VAR151[11:0]),.VAR31(VAR73)); VAR239 VAR106 (.clk(clk), .VAR222(VAR222), .VAR217(VAR217), .VAR108(VAR151),.VAR75(VAR75), .VAR18(VAR133)); VAR60 VAR128 (.VAR130(VAR151[3:0]), .VAR134(VAR151[11:8]) , .select(VAR140), .out(VAR25)); wire [3:0] VAR159; wire [3:0] VAR26; wire [15:0] VAR48; VAR60 VAR229(.VAR130(VAR105), .VAR134(4'b1111), .select(VAR57), .out(VAR26)); VAR60 VAR177(.VAR130(VAR26), .VAR134(4'b0000), .select(VAR264), .out(VAR159)); VAR53 VAR167(.VAR130(VAR44), .VAR134(VAR84), .select(VAR57), .out(VAR48)); wire VAR269, VAR188; reg VAR91; reg [1:0] VAR23; wire [1:0] VAR201; assign VAR188 = VAR269; assign VAR201 = (VAR160===1'b1)? 2'b10: 2'b00; always @ (posedge clk) begin if(!(VAR23>2'b00) || VAR23===2'VAR227) begin VAR23 = VAR201; VAR91=0; end else begin VAR23 = VAR23-1; if(VAR23===1'b0) begin VAR91=1; end end end assign VAR269 = VAR91; VAR22 VAR184( .clk(clk), .rst(rst), .VAR85(VAR11), .VAR102(VAR151[7:4]), .VAR20(VAR25), .VAR212(VAR159), .VAR246(VAR48), .VAR248(VAR248), .VAR122(VAR122) ); wire [15:0] VAR59; wire VAR98, VAR237, VAR7; assign VAR237 = VAR98; VAR32 VAR125( .VAR213(VAR213), .VAR37(VAR37), .VAR100(VAR100), .VAR76(VAR76), .VAR50(VAR50), .VAR99(VAR99), .VAR56(VAR56), .VAR126(VAR126), .VAR155(VAR140), .VAR110(VAR110), .VAR221(VAR221), .VAR152(VAR152), .VAR112(VAR112), .VAR65(VAR65), .VAR260(VAR260), .VAR103(VAR98) ); wire VAR89, VAR250, VAR267; wire VAR272; VAR202 VAR266( .VAR226(VAR151[7:4]), .VAR69(VAR25), .VAR191(VAR140), .VAR203((VAR65||VAR260)?1'b1:1'b0), .VAR232(VAR213===4'b1010 || VAR213===4'b1100 || VAR213===4'b1101), .VAR262(VAR213), .VAR192(VAR7), .VAR114(VAR146), .VAR157(VAR160), .VAR18(VAR88), .VAR231(VAR215), .VAR219(VAR46), .VAR187(VAR188) ); wire VAR194; wire [3:0] VAR51; VAR21 VAR81(.clk(clk), .VAR75(VAR75), .VAR9(VAR9), .VAR151(VAR151),.VAR37(VAR37), .VAR100(VAR100), .VAR76(VAR76), .VAR50(VAR50), .VAR150(VAR99), .VAR56(VAR56), .VAR126(VAR126),.VAR248(VAR248), .VAR122(VAR122), .VAR198(VAR198), .VAR255(VAR151[7:0]), .VAR193(VAR110), .VAR200(VAR221), .VAR182(VAR152), .VAR55(VAR55), .VAR171(VAR171), .VAR242(VAR242), .VAR79(VAR79), .VAR254(VAR254), .VAR190(VAR62), .VAR194(VAR194), .VAR61(VAR61), .VAR14(VAR14), .VAR156(VAR156), .VAR29(VAR29), .VAR224(VAR224), .VAR89(VAR89),.VAR250(VAR250), .VAR267(VAR267), .VAR180(VAR180), .VAR51(VAR51), .VAR112(VAR112), .VAR139(VAR139), .VAR73(VAR73), .VAR77(VAR77), .VAR65(VAR65), .VAR225(VAR225), .VAR260(VAR260), .VAR72(VAR72), .VAR103(VAR237), .VAR7(VAR7), .VAR158(VAR238) ); wire [15:0] VAR218; wire [15:0] VAR245; wire [15:0] VAR236,VAR211; wire [1:0] VAR185,VAR101, VAR172; VAR243 VAR244( .VAR130(VAR14), .VAR134(VAR48), .VAR78(VAR124), .select(VAR185), .out(VAR245)); VAR243 VAR86(.VAR130(VAR156), .VAR134(VAR48), .VAR78(VAR124), .select(VAR101), .out(VAR236)); VAR243 VAR6(.VAR130(VAR156),.VAR134(VAR48),.VAR78(VAR124), .select(VAR172), .out(VAR211)); VAR132 VAR179 ( .VAR52(VAR52), .VAR105(VAR105), .VAR94(VAR55[7:4]), .VAR163(VAR55[3:0]), .VAR197(VAR55[11:8]), .VAR142(VAR142), .VAR11(VAR11), .VAR233(VAR233), .VAR123(VAR123), .VAR171(VAR171), .VAR185(VAR185), .VAR101(VAR101), .VAR172(VAR172) ); VAR53 VAR34( .VAR130(VAR8), .VAR134(VAR29), .select(VAR254), .out(VAR218)); wire [15:0] VAR234; wire VAR223; wire VAR263; wire [15:0] VAR19; wire VAR16; wire [15:0] VAR35; wire [15:0]VAR47 = (VAR139===1'b1)? VAR77 : VAR178; VAR129 VAR17(.VAR265(VAR180),.VAR206(VAR47),.VAR257(VAR165)); assign VAR143 = (VAR225===1'b1 || VAR72 === 1'b1)? VAR156 : VAR165; VAR53 VAR111 (.VAR130(VAR143), .VAR134(VAR19),.select(VAR16),.out(VAR35)); VAR230 VAR38( .clk(clk), .rst(rst), .VAR181(VAR143), .VAR217(VAR180), .flag(VAR42), .VAR195(VAR51), .VAR194(VAR194), .VAR139(VAR139), .VAR225(VAR225), .VAR72(VAR72), .VAR223(VAR223), .VAR263(VAR263), .VAR253(VAR251), .VAR183(VAR138), .VAR19(VAR19), .VAR16(VAR16) ); alu VAR66( .VAR186(VAR234), .VAR256(VAR218), .VAR82(VAR79), .VAR206(VAR55[3:0]), .VAR241(VAR263), .VAR67(VAR68), .out(VAR176) ); wire [15:0] VAR93; wire [15:0] VAR70; wire [15:0] VAR154; wire [15:0] VAR3; VAR164 VAR4(.VAR252(VAR224), .VAR137(VAR154)); VAR80 VAR80(.VAR252(VAR156),.VAR205(VAR3)); VAR53 VAR270(.VAR130(VAR154), .VAR134(VAR245), .select(VAR250), .out(VAR234)); VAR53 VAR1(.VAR130(VAR236),.VAR134(VAR3),.select(VAR89),.out(VAR8)); wire [15:0] VAR90; VAR12 VAR207 (.clk(clk),.VAR267(VAR267), .VAR171(VAR171), .VAR242(VAR242), .VAR223(VAR223), .VAR61(VAR61), .VAR176(VAR176), .flag(flag), .VAR170(VAR178), .VAR156(VAR211), .VAR146(VAR146), .VAR95(VAR95), .VAR142(VAR142), .VAR15(VAR15), .VAR123(VAR123), .VAR124(VAR124), .VAR220(VAR220), .VAR115(VAR115), .VAR52(VAR52), .VAR149(VAR90) ,.VAR228(VAR228), .VAR35(VAR35), .VAR120(VAR120), .VAR251(VAR251),.VAR117(VAR117), .VAR138(VAR138),.VAR145(VAR145), .VAR249(VAR180), .VAR49(VAR49), .VAR139(VAR139), .VAR173(VAR173) ); VAR107 VAR147 (.clk(clk),.VAR228(VAR228) ,.VAR142(VAR142), .VAR123(VAR123), .VAR52(VAR52), .VAR124(VAR124), .VAR149(VAR90), .VAR11(VAR11), .VAR233(VAR233),.VAR105(VAR105), .VAR127(VAR127), .VAR189(VAR63) ,.VAR116(VAR116), .VAR117(VAR117),.VAR264(VAR264), .VAR173(VAR173), .VAR57(VAR57), .VAR49(VAR49), .VAR84(VAR84) ); endmodule
mit