repo_name
stringlengths 6
79
| path
stringlengths 4
249
| size
int64 1.02k
768k
| content
stringlengths 15
207k
| license
stringclasses 14
values |
---|---|---|---|---|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/a2bb2oi/sky130_fd_sc_lp__a2bb2oi_4.v
| 2,477 |
module MODULE1 (
VAR4 ,
VAR3,
VAR1,
VAR11 ,
VAR10 ,
VAR5,
VAR2,
VAR8 ,
VAR9
);
output VAR4 ;
input VAR3;
input VAR1;
input VAR11 ;
input VAR10 ;
input VAR5;
input VAR2;
input VAR8 ;
input VAR9 ;
VAR6 VAR7 (
.VAR4(VAR4),
.VAR3(VAR3),
.VAR1(VAR1),
.VAR11(VAR11),
.VAR10(VAR10),
.VAR5(VAR5),
.VAR2(VAR2),
.VAR8(VAR8),
.VAR9(VAR9)
);
endmodule
module MODULE1 (
VAR4 ,
VAR3,
VAR1,
VAR11 ,
VAR10
);
output VAR4 ;
input VAR3;
input VAR1;
input VAR11 ;
input VAR10 ;
supply1 VAR5;
supply0 VAR2;
supply1 VAR8 ;
supply0 VAR9 ;
VAR6 VAR7 (
.VAR4(VAR4),
.VAR3(VAR3),
.VAR1(VAR1),
.VAR11(VAR11),
.VAR10(VAR10)
);
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hd
|
cells/fa/sky130_fd_sc_hd__fa_1.v
| 2,278 |
module MODULE2 (
VAR4,
VAR5 ,
VAR10 ,
VAR2 ,
VAR7 ,
VAR6,
VAR9,
VAR1 ,
VAR11
);
output VAR4;
output VAR5 ;
input VAR10 ;
input VAR2 ;
input VAR7 ;
input VAR6;
input VAR9;
input VAR1 ;
input VAR11 ;
VAR3 VAR8 (
.VAR4(VAR4),
.VAR5(VAR5),
.VAR10(VAR10),
.VAR2(VAR2),
.VAR7(VAR7),
.VAR6(VAR6),
.VAR9(VAR9),
.VAR1(VAR1),
.VAR11(VAR11)
);
endmodule
module MODULE2 (
VAR4,
VAR5 ,
VAR10 ,
VAR2 ,
VAR7
);
output VAR4;
output VAR5 ;
input VAR10 ;
input VAR2 ;
input VAR7 ;
supply1 VAR6;
supply0 VAR9;
supply1 VAR1 ;
supply0 VAR11 ;
VAR3 VAR8 (
.VAR4(VAR4),
.VAR5(VAR5),
.VAR10(VAR10),
.VAR2(VAR2),
.VAR7(VAR7)
);
endmodule
|
apache-2.0
|
progranism/Open-Source-FPGA-Bitcoin-Miner
|
src/uart_rx.v
| 1,990 |
module MODULE1 (
input clk,
input VAR3,
output reg VAR4 = 1'b0,
output reg [7:0] VAR2 = 8'd0
);
reg [5:0] VAR1 = 6'b111111;
reg [3:0] counter = 4'd0;
reg [3:0] state = 4'd0;
reg [8:0] VAR5 = 9'd0;
wire VAR8 = VAR1[5] & VAR1[4] & VAR1[3] & ~VAR1[2];
wire VAR6 = VAR1[5] & VAR1[4] & VAR1[3];
wire VAR7 = ~VAR1[5] & ~VAR1[4] & ~VAR1[3];
always @ (posedge clk)
begin
VAR1 <= {VAR1[4:0], VAR3};
counter <= counter + 4'd1;
if (VAR4)
VAR4 <= 1'b0;
if (state == 4'd0)
begin
if (VAR8)
begin
state <= 4'd1;
counter <= 4'd0;
end
end
else if (counter == 4'd9)
begin
state <= state + 4'd1;
VAR5 <= {VAR6, VAR5[8:1]};
if (~VAR6 & ~VAR7)
state <= 4'd0;
end
else if ((state == 4'd1) & ~VAR7) state <= 4'd0;
end
else if (state == 4'd11)
begin
state <= 4'd0;
if (VAR5[8])
begin
VAR4 <= 1'b1;
VAR2 <= VAR5[7:0];
end
end
end
endmodule
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/nand2/sky130_fd_sc_lp__nand2.pp.blackbox.v
| 1,266 |
module MODULE1 (
VAR5 ,
VAR6 ,
VAR2 ,
VAR3,
VAR7,
VAR4 ,
VAR1
);
output VAR5 ;
input VAR6 ;
input VAR2 ;
input VAR3;
input VAR7;
input VAR4 ;
input VAR1 ;
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ms
|
cells/o41a/sky130_fd_sc_ms__o41a.symbol.v
| 1,366 |
module MODULE1 (
input VAR7,
input VAR3,
input VAR2,
input VAR1,
input VAR9,
output VAR8
);
supply1 VAR6;
supply0 VAR10;
supply1 VAR5 ;
supply0 VAR4 ;
endmodule
|
apache-2.0
|
trivoldus28/pulsarch-verilog
|
design/sys/iop/cmp/rtl/dram_sc_1_rep2.v
| 5,330 |
module MODULE1(
VAR22, VAR17,
VAR27, VAR35,
VAR16, VAR25,
VAR20, VAR34,
VAR7, VAR24, VAR21,
VAR2, VAR13,
VAR23, VAR19,
VAR37, VAR11,
VAR5, VAR29,
VAR26, VAR31, VAR3,
VAR30, VAR9,
VAR33, VAR12, VAR38,
VAR8, VAR14, VAR6,
VAR1, VAR32, VAR28,
VAR18, VAR4,
VAR10, VAR36,
VAR15
);
input [127:0] VAR26;
input [27:0] VAR31;
output [127:0] VAR22;
output [27:0] VAR17;
input [63:0] VAR3;
input VAR30;
input VAR9;
output [63:0] VAR27;
output VAR35;
output VAR16;
input VAR33;
input VAR12;
input [2:0] VAR38;
input [39:5] VAR8;
input VAR14;
output VAR25;
output VAR20;
output [2:0] VAR34;
output [39:5] VAR7;
output VAR24;
input VAR6;
input VAR1;
input [1:0] VAR32;
input VAR28;
input [2:0] VAR18;
input VAR4 ;
input VAR10 ;
input VAR36;
input VAR15;
output VAR21;
output VAR2;
output [1:0] VAR13;
output VAR23;
output [2:0] VAR19;
output VAR37 ;
output VAR11 ;
output VAR5;
output VAR29;
assign VAR22 = VAR26 ;
assign VAR17 = VAR31 ;
assign VAR27 = VAR3 ;
assign VAR35 = VAR30 ;
assign VAR16 = VAR9 ;
assign VAR21 = VAR6 ;
assign VAR2 = VAR1 ;
assign VAR13 = VAR32 ;
assign VAR23 = VAR28;
assign VAR19 = VAR18;
assign VAR37 = VAR4;
assign VAR11 = VAR10;
assign VAR5 = VAR36;
assign VAR29 = VAR15;
assign VAR25 = VAR33 ;
assign VAR20 = VAR12 ;
assign VAR34 = VAR38 ;
assign VAR7 = VAR8 ;
assign VAR24 = VAR14 ;
endmodule
|
gpl-2.0
|
timtian090/Playground
|
UVM/UVMPlayground/Lab4/Lab4-Project/BCD_Binary_Encoder.v
| 5,233 |
module MODULE1
parameter VAR15 = 8,
parameter VAR2 = 2
)
(
input VAR26,
output reg VAR25,
input [VAR15-1:0] VAR1,
output reg [VAR2*4-1:0] VAR7, output reg VAR4,
input VAR14,
input VAR13
);
reg [4:0] VAR16;
localparam [4:0]
VAR12 = 5'b00001,
VAR23 = 5'b00010,
VAR18 = 5'b00100,
VAR24 = 5'b01000,
VAR19 = 5'b10000;
localparam VAR21 = 4 * VAR2;
reg [VAR15-1:0] VAR10;
reg [VAR21-1:0] VAR3;
reg [VAR21-1:0] VAR17;
localparam VAR5 = VAR11( VAR15 );
localparam [VAR5:0] VAR27 = { 1'b1, {VAR5{1'b0}} } - VAR15[VAR5:0] + 1'b1;
reg [VAR5:0] VAR22;
wire VAR8 = VAR22[VAR5];
genvar VAR20;
generate
begin
for (VAR20 = 0; VAR20 < VAR2; VAR20=VAR20+1)
begin : VAR9
always @*
begin
case (VAR3[VAR20*4 +: 4])
4'b0000 : VAR17[VAR20*4 +: 4] <= 4'b0000; 4'b0001 : VAR17[VAR20*4 +: 4] <= 4'b0001; 4'b0010 : VAR17[VAR20*4 +: 4] <= 4'b0010; 4'b0011 : VAR17[VAR20*4 +: 4] <= 4'b0011; 4'b0100 : VAR17[VAR20*4 +: 4] <= 4'b0100;
4'b0101 : VAR17[VAR20*4 +: 4] <= 4'b1000; 4'b0110 : VAR17[VAR20*4 +: 4] <= 4'b1001; 4'b0111 : VAR17[VAR20*4 +: 4] <= 4'b1010; 4'b1000 : VAR17[VAR20*4 +: 4] <= 4'b1011; 4'b1001 : VAR17[VAR20*4 +: 4] <= 4'b1100;
4'b1010 : VAR17[VAR20*4 +: 4] <= 4'b0000; 4'b1011 : VAR17[VAR20*4 +: 4] <= 4'b0000; 4'b1100 : VAR17[VAR20*4 +: 4] <= 4'b0000; 4'b1101 : VAR17[VAR20*4 +: 4] <= 4'b0000; 4'b1110 : VAR17[VAR20*4 +: 4] <= 4'b0000; 4'b1111 : VAR17[VAR20*4 +: 4] <= 4'b0000; endcase
end
end
end
endgenerate
reg VAR6;
always @(posedge VAR14, posedge VAR13)
begin
if (VAR13)
begin
VAR16 <= VAR12;
VAR25 <= 1'b0;
VAR7 <= {VAR2*4{1'b0}};
VAR4 <= 1'b0;
VAR22 <= {VAR5+1{1'b0}};
VAR10 <= {VAR15{1'b0}};
VAR3 <= {VAR21{1'b0}};
VAR6 <= 1'b0;
end
else
begin
case (VAR16)
VAR12 :
begin
VAR25 <= 1'b0;
if(VAR26)
VAR16 <= VAR23;
end
VAR23 :
begin
VAR10 <= VAR1;
VAR3 <= {VAR21{1'b0}};
VAR22 <= VAR27;
VAR6 <= 1'b0;
VAR16 <= VAR18;
end
VAR18 :
begin
VAR6 <= VAR6 | VAR3[VAR21-1];
VAR3 <= { VAR3[VAR21-2:0], VAR10[VAR15-1] };
VAR10 <= { VAR10[VAR15-2:0], 1'b0 };
if(VAR8)
VAR16 <= VAR19;
end
else
VAR16 <= VAR24;
end
VAR24 :
begin
VAR3 <= VAR17;
VAR22 <= VAR22 + 1'b1;
VAR16 <= VAR18;
end
VAR19:
begin
VAR7 <= VAR3;
VAR4 <= VAR6;
VAR25 <= 1'b1;
VAR16 <= VAR12;
end
endcase
end
end
endmodule
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/sdfstp/sky130_fd_sc_lp__sdfstp.pp.blackbox.v
| 1,434 |
module MODULE1 (
VAR7 ,
VAR10 ,
VAR3 ,
VAR2 ,
VAR9 ,
VAR5,
VAR4 ,
VAR8 ,
VAR6 ,
VAR1
);
output VAR7 ;
input VAR10 ;
input VAR3 ;
input VAR2 ;
input VAR9 ;
input VAR5;
input VAR4 ;
input VAR8 ;
input VAR6 ;
input VAR1 ;
endmodule
|
apache-2.0
|
rkrajnc/minimig-mist
|
rtl/sdram/cpu_cache.v
| 10,386 |
module MODULE1 (
input wire clk, input wire rst, input wire VAR40, input wire [ 6-1:0] VAR53, input wire [ 25-1:1] VAR79, input wire [ 2-1:0] VAR74, input wire [ 16-1:0] VAR30, output reg [ 16-1:0] VAR56, output reg VAR29, input wire [ 4-1:0] VAR50, input wire [ 25-1:0] VAR63, input wire VAR33, input wire VAR26, input wire [ 16-1:0] VAR87, output wire [ 16-1:0] VAR4, output wire VAR54 );
localparam [2:0]
VAR12 = 3'd0,
VAR82 = 3'd1,
VAR15 = 3'd2,
VAR44 = 3'd3,
VAR58 = 3'd4,
VAR31 = 3'd5;
localparam [3:0]
VAR89 = 4'd0,
VAR49 = 4'd1,
VAR55 = 4'd2,
VAR27 = 4'd3,
VAR32 = 4'd4,
VAR36 = 4'd5,
VAR81 = 4'd6,
VAR76 = 4'd7,
VAR2 = 4'd8,
VAR66 = 4'd9,
VAR34 = 4'd10,
VAR28 = 4'd11,
VAR86 = 4'd12,
VAR24 = 4'd13,
VAR92 = 4'd14,
VAR9 = 4'd15;
reg [ 6-1:0] VAR60 = 0;
reg [25-1:1] VAR5 = 0;
reg [ 2-1:0] VAR83 = 0;
reg [16-1:0] VAR6 = 0;
reg [16-1:0] VAR61 = 0;
wire VAR84;
wire VAR1;
wire VAR77;
wire VAR80;
wire [ 2-1:0] VAR91;
wire [ 7-1:0] VAR18;
wire [15-1:0] VAR71;
reg [ 3-1:0] state = 0;
reg [ 9-1:0] VAR48 = 0;
reg VAR17 = 0;
reg VAR46 = 0;
reg [32-1:0] VAR64 = 0;
reg VAR39 = 0;
reg VAR42 = 0;
reg [ 2-1:0] VAR47 = 0;
reg [16-1:0] VAR23 = 0;
wire [ 7-1:0] VAR75;
wire [ 7-1:0] VAR70;
wire VAR72;
wire [32-1:0] VAR22;
wire [32-1:0] VAR52;
reg [32-1:0] VAR59;
wire VAR62;
wire VAR78;
wire VAR21;
wire VAR43;
wire [ 9-1:0] VAR68;
wire [ 9-1:0] VAR51;
wire VAR14;
wire VAR41;
wire [ 2-1:0] VAR88;
wire [16-1:0] VAR8;
wire [16-1:0] VAR10;
wire [16-1:0] VAR19;
reg [16-1:0] VAR38;
reg [16-1:0] VAR11;
always @ (posedge clk) begin
if (rst) begin
VAR60 <= 6'b111111;
end else if (state == VAR82) begin
VAR60 <= VAR53;
end
end
always @ (posedge clk) begin
if (state == VAR82) begin
VAR5 <= VAR79;
VAR83 <= VAR74;
VAR6 <= VAR30;
end
end
always @ (posedge clk) begin
VAR61 <= VAR87;
end
assign VAR84 = !VAR53[2];
assign VAR1 = !VAR53[1] | !VAR53[0];
assign VAR77 = &VAR53[1:0];
assign VAR80 = VAR53[1:0] == 2'b00;
assign VAR91 = VAR79[2:1];
assign VAR18 = VAR79[9:3];
assign VAR71 = VAR79[24:10];
always @ (posedge clk) begin
if (VAR40 && VAR84 && VAR78 && (state == VAR58))
VAR56 <= VAR10;
end
else if (VAR40 && VAR84 && VAR21 && (state == VAR58))
VAR56 <= VAR19;
end
else if (VAR33 && (VAR50 == VAR66))
VAR56 <= VAR87;
end
reg VAR37 = 0;
reg [16-1:0] VAR57 = 0;
always @ (posedge clk) begin
if (rst)
VAR37 <= 1'b0;
end
else if (VAR33 && (VAR50 == VAR28) && !VAR26 && (VAR63[24:1] == VAR79))
VAR37 <= 1'b0;
else if (VAR84 && VAR77)
VAR37 <= 1'b1;
end
always @ (posedge clk) begin
if (VAR84 && VAR77 && !VAR37)
VAR57 <= VAR30;
end
reg ack;
always @ (posedge clk) begin
if (rst)
ack <= 1'b0;
end
else begin
if (VAR53[5])
ack <= 1'b0;
end
else if (VAR40 && VAR84 && (state == VAR58) && (VAR78 || VAR21))
ack <= 1'b1;
end
end
always @ (posedge clk) begin
if (rst)
VAR29 <= 1'b0;
end
else begin
if (VAR53[5])
VAR29 <= 1'b0;
end
else if (VAR40 && VAR84 && VAR78 && (state == VAR58))
VAR29 <= 1'b1;
else if (VAR40 && VAR84 && VAR21 && (state == VAR58))
VAR29 <= 1'b1;
else if (VAR33 && (VAR50 == VAR28) && !VAR26 && (VAR63[24:1] == VAR79))
VAR29 <= 1'b1;
end
end
always @ (posedge clk) begin
if (rst) begin
state <= VAR12;
VAR48 <= 9'd0;
VAR17 <= 1'b0;
VAR46 <= 1'b1;
VAR64 <= 32'd0;
VAR39 <= 1'b1;
VAR42 <= 1'b1;
VAR47 <= 2'b11;
VAR23 <= 16'd0;
end else begin
state <= VAR82;
VAR48 <= {VAR18, VAR91};
VAR46 <= 1'b0;
VAR64 <= 32'd0;
VAR39 <= 1'b0;
VAR42 <= 1'b0;
VAR47 <= 2'b11;
VAR23 <= 16'd0;
case (state)
VAR12 : begin
VAR48 <= VAR48 + 9'd1;
VAR46 <= 1'b1;
if (&VAR48) state <= VAR82;
end
else state <= VAR12;
end
VAR82 : begin
if (VAR84 && !VAR29)
state <= VAR15;
end
else
state <= VAR82;
end
VAR15 : begin
if (VAR84) begin
if (VAR77) state <= VAR44;
end
else if (VAR80) state <= VAR58;
end
end
VAR44 : begin
VAR47 <= ~VAR74;
VAR23 <= VAR30;
VAR39 <= VAR78;
VAR42 <= VAR21;
state <= VAR29 ? VAR82 : VAR44;
end
VAR58 : begin
if (VAR78) begin
VAR46 <= 1'b1;
VAR64 <= {1'b0, VAR52[30:0]};
state <= VAR29 ? VAR82 : VAR58;
end else if (VAR21) begin
VAR46 <= 1'b1;
VAR64 <= {1'b1, VAR52[30:0]};
state <= VAR29 ? VAR82 : VAR58;
end else begin
VAR17 <= VAR62;
state <= VAR31;
end
end
VAR31 : begin
if (VAR33) begin
VAR47 <= 2'b11;
VAR23 <= VAR87;
case (VAR50)
VAR66,
VAR34,
VAR28,
VAR86 : begin
VAR39 <= VAR17;
VAR42 <= !VAR17;
end
endcase
case (VAR50)
VAR34,
VAR28,
VAR86 : begin
VAR48 <= {VAR48[8:2], {VAR48[1:0] + 2'b01}};
end
endcase
if (VAR50 == VAR86) begin
VAR46 <= 1'b1;
VAR64 <= {!VAR17, VAR17 ? {VAR52[30:16], 1'b0, VAR71} : {VAR71, VAR52[15:0]}};
end
end
state <= VAR29 ? VAR82 : VAR31;
end
endcase
end
end
assign VAR70 = VAR18;
assign VAR75 = VAR48[8:2];
assign VAR22 = VAR64;
assign VAR72 = VAR46;
assign VAR78 = (VAR71 == VAR52[14: 0]);
assign VAR21 = (VAR71 == VAR52[30:16]);
assign VAR43 = VAR78 || VAR21;
assign VAR62 = VAR52[31];
VAR65
VAR16
VAR7 (
.VAR67 (clk ),
.VAR20 (VAR75 ),
.VAR25 (VAR72 ),
.VAR73 (VAR22 ),
.VAR69 (VAR70 ),
.VAR13 (VAR52 )
);
always @ (posedge clk) VAR59 <= VAR52;
assign VAR51 = {VAR18, VAR91};
assign VAR68 = VAR48;
assign VAR8 = VAR23;
assign VAR14 = VAR39;
assign VAR41 = VAR42;
assign VAR88 = VAR47;
VAR3
VAR85
VAR90 (
.VAR67 (clk ),
.VAR20 (VAR68 ),
.VAR25 (VAR14 ),
.VAR35 (VAR88 ),
.VAR73 (VAR8 ),
.VAR69 (VAR51 ),
.VAR13 (VAR10)
);
always @ (posedge clk) VAR38 <= VAR10;
VAR3
VAR85
VAR45 (
.VAR67 (clk ),
.VAR20 (VAR68 ),
.VAR25 (VAR41 ),
.VAR35 (VAR88 ),
.VAR73 (VAR8 ),
.VAR69 (VAR51 ),
.VAR13 (VAR19)
);
always @ (posedge clk) VAR11 <= VAR19;
endmodule
|
gpl-3.0
|
shkkgs/DE4-multicore-network-processor-with-multiple-hardware-monitors-
|
DE4_network_processor_4cores_6monitors_release/projects/DE4_Reference_Router_with_DMA/src/sources_ngnp_multicore/src_previous/RAMB16_S9_altera_bb.v
| 6,155 |
module MODULE1 (
address,
VAR4,
VAR2,
VAR3,
VAR1,
VAR5);
input [10:0] address;
input VAR4;
input [7:0] VAR2;
input VAR3;
input VAR1;
output [7:0] VAR5;
endmodule
|
mit
|
gralco/mojo-ide
|
Mojo IDE/build/shared/base/mojo-v3/source/serial_rx.v
| 1,689 |
module MODULE1 #(
parameter VAR1 = 50,
parameter VAR22 = 6
)(
input clk,
input rst,
input VAR18,
output [7:0] VAR13,
output VAR20
);
localparam VAR16 = 2;
localparam VAR15 = 2'd0,
VAR7 = 2'd1,
VAR4 = 2'd2,
VAR17 = 2'd3;
reg [VAR22-1:0] VAR3, VAR8;
reg [2:0] VAR9, VAR19;
reg [7:0] VAR14, VAR21;
reg VAR2, VAR11;
reg [VAR16-1:0] VAR6, VAR12 = VAR15;
reg VAR10, VAR5;
assign VAR20 = VAR11;
assign VAR13 = VAR21;
always @(*) begin
VAR10 = VAR18;
VAR6 = VAR12;
VAR3 = VAR8;
VAR9 = VAR19;
VAR14 = VAR21;
VAR2 = 1'b0;
case (VAR12)
VAR15: begin
VAR9 = 3'b0;
VAR3 = 1'b0;
if (VAR5 == 1'b0) begin
VAR6 = VAR7;
end
end
VAR7: begin
VAR3 = VAR8 + 1'b1;
if (VAR8 == (VAR1 >> 1)) begin
VAR3 = 1'b0;
VAR6 = VAR4;
end
end
VAR4: begin
VAR3 = VAR8 + 1'b1;
if (VAR8 == VAR1 - 1) begin
VAR14 = {VAR5, VAR21[7:1]};
VAR9 = VAR19 + 1'b1;
VAR3 = 1'b0;
if (VAR19 == 3'd7) begin
VAR6 = VAR17;
VAR2 = 1'b1;
end
end
end
VAR17: begin
if (VAR5 == 1'b1) begin
VAR6 = VAR15;
end
end
default: begin
VAR6 = VAR15;
end
endcase
end
always @(posedge clk) begin
if (rst) begin
VAR8 <= 1'b0;
VAR19 <= 3'b0;
VAR11 <= 1'b0;
VAR12 <= VAR15;
end else begin
VAR8 <= VAR3;
VAR19 <= VAR9;
VAR11 <= VAR2;
VAR12 <= VAR6;
end
VAR5 <= VAR10;
VAR21 <= VAR14;
end
endmodule
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/dlymetal6s2s/sky130_fd_sc_lp__dlymetal6s2s.functional.v
| 1,342 |
module MODULE1 (
VAR3,
VAR1
);
output VAR3;
input VAR1;
wire VAR4;
buf VAR2 (VAR4, VAR1 );
buf VAR5 (VAR3 , VAR4 );
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/mux2i/sky130_fd_sc_lp__mux2i_4.v
| 2,214 |
module MODULE1 (
VAR1 ,
VAR4 ,
VAR3 ,
VAR9 ,
VAR5,
VAR8,
VAR7 ,
VAR2
);
output VAR1 ;
input VAR4 ;
input VAR3 ;
input VAR9 ;
input VAR5;
input VAR8;
input VAR7 ;
input VAR2 ;
VAR6 VAR10 (
.VAR1(VAR1),
.VAR4(VAR4),
.VAR3(VAR3),
.VAR9(VAR9),
.VAR5(VAR5),
.VAR8(VAR8),
.VAR7(VAR7),
.VAR2(VAR2)
);
endmodule
module MODULE1 (
VAR1 ,
VAR4,
VAR3,
VAR9
);
output VAR1 ;
input VAR4;
input VAR3;
input VAR9 ;
supply1 VAR5;
supply0 VAR8;
supply1 VAR7 ;
supply0 VAR2 ;
VAR6 VAR10 (
.VAR1(VAR1),
.VAR4(VAR4),
.VAR3(VAR3),
.VAR9(VAR9)
);
endmodule
|
apache-2.0
|
tmatsuya/milkymist-ml401
|
cores/lm32/rtl/lm32_multiplier.v
| 3,394 |
module MODULE1 (
VAR5,
VAR10,
VAR4,
VAR8,
VAR14,
VAR2,
VAR15
);
input VAR5; input VAR10; input VAR4; input VAR8; input [VAR1] VAR14; input [VAR1] VAR2;
output [VAR1] VAR15; reg [VAR1] VAR15;
reg [VAR1] VAR7;
reg [VAR1] VAR13;
reg [VAR1] VAR9;
always @(posedge VAR5 VAR6)
begin
if (VAR10 == VAR12)
begin
VAR7 <= {VAR3{1'b0}};
VAR13 <= {VAR3{1'b0}};
VAR9 <= {VAR3{1'b0}};
VAR15 <= {VAR3{1'b0}};
end
else
begin
if (VAR4 == VAR11)
begin
VAR7 <= VAR14;
VAR13 <= VAR2;
end
if (VAR8 == VAR11)
VAR9 <= VAR7 * VAR13;
VAR15 <= VAR9;
end
end
endmodule
|
lgpl-3.0
|
fabianz66/cursos-tec
|
taller-digital/Proyecto Final/Referencias/soc/i2s.v
| 7,680 |
module MODULE1
(
VAR8,
VAR9,
VAR12,
VAR6,
VAR3,
VAR13,
VAR18,
VAR11,
VAR16
);
parameter VAR15 = 6;
input VAR8 ;
input VAR9 ;
input[31:0] VAR12 ;
input VAR6 ;
output VAR3 ;
output VAR13 ;
output VAR18 ;
output VAR11 ;
output VAR16 ;
reg VAR7;
integer VAR1;
integer VAR5;
reg VAR2;
reg [15:0] VAR10;
reg [15:0] VAR17;
reg [31:0] VAR14;
reg VAR4;
reg VAR3;
reg VAR13;
reg VAR18;
reg VAR16;
always @(posedge VAR8 or posedge VAR9)
begin
if (VAR9 == 1'b1)
begin
VAR1 <= 0;
VAR7 <= 1'b0;
end
else
begin
if (VAR1 == (VAR15 - 1))
begin
VAR7 <= ~VAR7;
VAR1 <= 0;
end
else
VAR1 <= VAR1 + 1;
end
end
always @(posedge VAR8 or posedge VAR9)
begin
if (VAR9 == 1'b1)
begin
VAR10 <= 16'h0000;
VAR17 <= 16'h0000;
VAR5 <= 0;
VAR16 <= 1'b0;
VAR2 <= 1'b0;
VAR4<= 1'b0;
VAR3 <= 1'b0;
VAR13 <= 1'b0;
VAR14 <= 32'h00000000;
end
else
begin
VAR3 <= 1'b0;
VAR13 <= 1'b0;
VAR4 <= VAR7;
if ((VAR4 == 1'b1) && (VAR7 == 1'b0))
begin
VAR18 <= 1'b0;
if (VAR5 == 0)
begin
if (VAR2 == 1'b0)
VAR16 <= VAR10[15];
end
else
VAR16 <= VAR17[15];
VAR2 <= ~VAR2;
VAR5 <= VAR5 + 1;
if (VAR6 == 1'b0)
begin
VAR14 <= VAR12;
VAR10 <= VAR12[31:16];
VAR17 <= VAR12[15:0];
VAR3 <= 1'b1;
end
else
begin
VAR10 <= VAR14[31:16];
VAR17 <= VAR14[15:0];
VAR13 <= 1'b1;
end
end
else
begin
if (VAR2 == 1'b0)
begin
VAR16 <= VAR10[15];
VAR10 <= {VAR10[14:0], 1'b0};
end
else
begin
VAR16 <= VAR17[15];
VAR17 <= {VAR17[14:0], 1'b0};
end
if (VAR5 == 15)
VAR5 <= 0;
end
else
VAR5 <= VAR5 + 1;
end
end
else if((VAR4 == 1'b0) && (VAR7 == 1'b1))
VAR18 <= 1'b1;
end
end
assign VAR11 = VAR2;
endmodule
|
mit
|
DeadBugEngineering/myHDL_shenanigans
|
ssd1306_8x64bit_driver/ssd1306_8x64bit_driver.v
| 40,942 |
module MODULE1 (
clk,
reset,
VAR29,
VAR9,
VAR30,
VAR35,
VAR40,
VAR13,
VAR19,
VAR22,
VAR26,
VAR24,
VAR33,
VAR4,
VAR20,
VAR16,
VAR1
);
input clk;
input reset;
output VAR29;
reg VAR29;
input [63:0] VAR9;
input [63:0] VAR30;
input [63:0] VAR35;
input [63:0] VAR40;
input [63:0] VAR13;
input [63:0] VAR19;
input [63:0] VAR22;
input [63:0] VAR26;
input [7:0] VAR24;
input VAR33;
output VAR4;
reg VAR4;
output VAR20;
reg VAR20;
output VAR16;
reg VAR16;
output VAR1;
reg VAR1;
reg VAR11;
reg VAR27;
reg [6:0] VAR15;
reg [7:0] VAR32;
reg VAR23;
reg [7:0] VAR43;
reg [63:0] VAR18;
reg [63:0] VAR10;
reg [7:0] VAR17;
reg [24:0] VAR31;
reg VAR25;
reg [63:0] VAR38;
reg [63:0] VAR28;
reg [3:0] VAR34;
reg [63:0] VAR39;
reg [63:0] VAR21;
reg [7:0] VAR42;
reg [63:0] VAR8;
reg [7:0] VAR36;
reg [63:0] VAR41;
reg [63:0] VAR3;
reg [7:0] VAR7;
reg [4:0] VAR12;
reg VAR2;
always @(posedge clk, negedge reset) begin: VAR14
if (reset == 0) begin
VAR34 <= 0;
VAR41 <= 0;
VAR23 <= 0;
VAR27 <= 0;
VAR38 <= 0;
VAR18 <= 0;
VAR10 <= 0;
VAR39 <= 0;
VAR21 <= 0;
VAR42 <= 0;
VAR8 <= 0;
VAR3 <= 0;
VAR36 <= 0;
VAR31 <= 25'b0000000000000000000000001;
VAR17 <= 0;
VAR25 <= 0;
VAR28 <= 0;
VAR15 <= 0;
VAR43 <= 0;
VAR29 <= 0;
end
else begin
casez (VAR31)
25'VAR37????????????????????????1: begin
VAR31 <= 25'b0000000000000000000000010;
VAR23 <= 0;
VAR8 <= 0;
end
25'VAR37???????????????????????1?: begin
VAR8 <= (VAR8 + 1);
VAR29 <= 0;
if ((VAR8 > 120000)) begin
VAR31 <= 25'b0000000000000000000000100;
end
else begin
VAR31 <= 25'b0000000000000000000000010;
end
end
25'VAR37??????????????????????1??: begin
VAR29 <= 1;
VAR43 <= 32;
VAR27 <= 0;
VAR31 <= 25'b0000000000000000000001000;
end
25'VAR37?????????????????????1???: begin
if ((VAR11 == 0)) begin
VAR23 <= 1;
VAR31 <= 25'b0000000000000000000010000;
end
else begin
VAR23 <= 0;
VAR31 <= 25'b0000000000000000000001000;
end
end
25'VAR37????????????????????1????: begin
VAR43 <= 0;
VAR27 <= 0;
VAR23 <= 0;
VAR31 <= 25'b0000000000000000000100000;
end
25'VAR37???????????????????1?????: begin
if ((VAR11 == 0)) begin
VAR23 <= 1;
VAR31 <= 25'b0000000000000000001000000;
end
else begin
VAR23 <= 0;
VAR31 <= 25'b0000000000000000000100000;
end
end
25'VAR37??????????????????1??????: begin
VAR43 <= 164;
VAR27 <= 0;
VAR23 <= 0;
VAR31 <= 25'b0000000000000000010000000;
end
25'VAR37?????????????????1???????: begin
if ((VAR11 == 0)) begin
VAR23 <= 1;
VAR31 <= 25'b0000000000000000100000000;
end
else begin
VAR23 <= 0;
VAR31 <= 25'b0000000000000000010000000;
end
end
25'VAR37????????????????1????????: begin
VAR43 <= 141;
VAR27 <= 0;
VAR23 <= 0;
VAR31 <= 25'b0000000000000001000000000;
end
25'VAR37???????????????1?????????: begin
if ((VAR11 == 0)) begin
VAR23 <= 1;
VAR31 <= 25'b0000000000000010000000000;
end
else begin
VAR23 <= 0;
VAR31 <= 25'b0000000000000001000000000;
end
end
25'VAR37??????????????1??????????: begin
VAR43 <= 20;
VAR27 <= 0;
VAR23 <= 0;
VAR31 <= 25'b0000000000000100000000000;
end
25'VAR37?????????????1???????????: begin
if ((VAR11 == 0)) begin
VAR23 <= 1;
VAR31 <= 25'b0000000000001000000000000;
end
else begin
VAR23 <= 0;
VAR31 <= 25'b0000000000000100000000000;
end
end
25'VAR37????????????1????????????: begin
VAR43 <= 175;
VAR27 <= 0;
VAR23 <= 0;
VAR31 <= 25'b0000000000010000000000000;
end
25'VAR37???????????1?????????????: begin
if ((VAR11 == 0)) begin
VAR23 <= 1;
VAR31 <= 25'b0000000000100000000000000;
end
else begin
VAR23 <= 0;
VAR31 <= 25'b0000000000010000000000000;
end
end
25'VAR37??????????1??????????????: begin
VAR42 <= VAR24;
VAR43 <= 129;
VAR27 <= 0;
VAR23 <= 0;
VAR31 <= 25'b0000000001000000000000000;
end
25'VAR37?????????1???????????????: begin
if ((VAR11 == 0)) begin
VAR23 <= 1;
VAR31 <= 25'b0000000010000000000000000;
end
else begin
VAR23 <= 0;
VAR31 <= 25'b0000000001000000000000000;
end
end
25'VAR37????????1????????????????: begin
VAR43 <= VAR42;
VAR27 <= 0;
VAR23 <= 0;
VAR31 <= 25'b0000000100000000000000000;
end
25'VAR37???????1?????????????????: begin
if ((VAR11 == 0)) begin
VAR23 <= 1;
VAR25 <= VAR33;
VAR31 <= 25'b0000001000000000000000000;
end
else begin
VAR23 <= 0;
VAR31 <= 25'b0000000100000000000000000;
end
end
25'VAR37??????1??????????????????: begin
VAR43 <= VAR25;
VAR27 <= 0;
VAR23 <= 0;
VAR31 <= 25'b0000010000000000000000000;
end
25'VAR37?????1???????????????????: begin
if ((VAR11 == 0)) begin
VAR23 <= 1;
VAR31 <= 25'b0000100000000000000000000;
end
else begin
VAR23 <= 0;
VAR31 <= 25'b0000010000000000000000000;
end
end
25'VAR37????1????????????????????: begin
VAR39 <= VAR9;
VAR21 <= VAR30;
VAR3 <= VAR35;
VAR38 <= VAR40;
VAR18 <= VAR13;
VAR28 <= VAR19;
VAR10 <= VAR22;
VAR41 <= VAR26;
VAR36 <= 0;
VAR34 <= 0;
VAR31 <= 25'b0001000000000000000000000;
end
25'VAR37???1?????????????????????: begin
VAR34 <= 0;
case (VAR36)
'h0: begin
VAR17 <= VAR39[64-1:60];
end
'h1: begin
VAR17 <= VAR39[60-1:56];
end
'h2: begin
VAR17 <= VAR39[56-1:52];
end
'h3: begin
VAR17 <= VAR39[52-1:48];
end
'h4: begin
VAR17 <= VAR39[48-1:44];
end
'h5: begin
VAR17 <= VAR39[44-1:40];
end
'h6: begin
VAR17 <= VAR39[40-1:36];
end
'h7: begin
VAR17 <= VAR39[36-1:32];
end
'h8: begin
VAR17 <= VAR39[32-1:28];
end
'h9: begin
VAR17 <= VAR39[28-1:24];
end
'ha: begin
VAR17 <= VAR39[24-1:20];
end
'hb: begin
VAR17 <= VAR39[20-1:16];
end
'hc: begin
VAR17 <= VAR39[16-1:12];
end
'hd: begin
VAR17 <= VAR39[12-1:8];
end
'he: begin
VAR17 <= VAR39[8-1:4];
end
'hf: begin
VAR17 <= VAR39[4-1:0];
end
'h10: begin
VAR17 <= VAR21[64-1:60];
end
'h11: begin
VAR17 <= VAR21[60-1:56];
end
'h12: begin
VAR17 <= VAR21[56-1:52];
end
'h13: begin
VAR17 <= VAR21[52-1:48];
end
'h14: begin
VAR17 <= VAR21[48-1:44];
end
'h15: begin
VAR17 <= VAR21[44-1:40];
end
'h16: begin
VAR17 <= VAR21[40-1:36];
end
'h17: begin
VAR17 <= VAR21[36-1:32];
end
'h18: begin
VAR17 <= VAR21[32-1:28];
end
'h19: begin
VAR17 <= VAR21[28-1:24];
end
'h1a: begin
VAR17 <= VAR21[24-1:20];
end
'h1b: begin
VAR17 <= VAR21[20-1:16];
end
'h1c: begin
VAR17 <= VAR21[16-1:12];
end
'h1d: begin
VAR17 <= VAR21[12-1:8];
end
'h1e: begin
VAR17 <= VAR21[8-1:4];
end
'h1f: begin
VAR17 <= VAR21[4-1:0];
end
'h20: begin
VAR17 <= VAR3[64-1:60];
end
'h21: begin
VAR17 <= VAR3[60-1:56];
end
'h22: begin
VAR17 <= VAR3[56-1:52];
end
'h23: begin
VAR17 <= VAR3[52-1:48];
end
'h24: begin
VAR17 <= VAR3[48-1:44];
end
'h25: begin
VAR17 <= VAR3[44-1:40];
end
'h26: begin
VAR17 <= VAR3[40-1:36];
end
'h27: begin
VAR17 <= VAR3[36-1:32];
end
'h28: begin
VAR17 <= VAR3[32-1:28];
end
'h29: begin
VAR17 <= VAR3[28-1:24];
end
'h2a: begin
VAR17 <= VAR3[24-1:20];
end
'h2b: begin
VAR17 <= VAR3[20-1:16];
end
'h2c: begin
VAR17 <= VAR3[16-1:12];
end
'h2d: begin
VAR17 <= VAR3[12-1:8];
end
'h2e: begin
VAR17 <= VAR3[8-1:4];
end
'h2f: begin
VAR17 <= VAR3[4-1:0];
end
'h30: begin
VAR17 <= VAR38[64-1:60];
end
'h31: begin
VAR17 <= VAR38[60-1:56];
end
'h32: begin
VAR17 <= VAR38[56-1:52];
end
'h33: begin
VAR17 <= VAR38[52-1:48];
end
'h34: begin
VAR17 <= VAR38[48-1:44];
end
'h35: begin
VAR17 <= VAR38[44-1:40];
end
'h36: begin
VAR17 <= VAR38[40-1:36];
end
'h37: begin
VAR17 <= VAR38[36-1:32];
end
'h38: begin
VAR17 <= VAR38[32-1:28];
end
'h39: begin
VAR17 <= VAR38[28-1:24];
end
'h3a: begin
VAR17 <= VAR38[24-1:20];
end
'h3b: begin
VAR17 <= VAR38[20-1:16];
end
'h3c: begin
VAR17 <= VAR38[16-1:12];
end
'h3d: begin
VAR17 <= VAR38[12-1:8];
end
'h3e: begin
VAR17 <= VAR38[8-1:4];
end
'h3f: begin
VAR17 <= VAR38[4-1:0];
end
'h40: begin
VAR17 <= VAR18[64-1:60];
end
'h41: begin
VAR17 <= VAR18[60-1:56];
end
'h42: begin
VAR17 <= VAR18[56-1:52];
end
'h43: begin
VAR17 <= VAR18[52-1:48];
end
'h44: begin
VAR17 <= VAR18[48-1:44];
end
'h45: begin
VAR17 <= VAR18[44-1:40];
end
'h46: begin
VAR17 <= VAR18[40-1:36];
end
'h47: begin
VAR17 <= VAR18[36-1:32];
end
'h48: begin
VAR17 <= VAR18[32-1:28];
end
'h49: begin
VAR17 <= VAR18[28-1:24];
end
'h4a: begin
VAR17 <= VAR18[24-1:20];
end
'h4b: begin
VAR17 <= VAR18[20-1:16];
end
'h4c: begin
VAR17 <= VAR18[16-1:12];
end
'h4d: begin
VAR17 <= VAR18[12-1:8];
end
'h4e: begin
VAR17 <= VAR18[8-1:4];
end
'h4f: begin
VAR17 <= VAR18[4-1:0];
end
'h50: begin
VAR17 <= VAR28[64-1:60];
end
'h51: begin
VAR17 <= VAR28[60-1:56];
end
'h52: begin
VAR17 <= VAR28[56-1:52];
end
'h53: begin
VAR17 <= VAR28[52-1:48];
end
'h54: begin
VAR17 <= VAR28[48-1:44];
end
'h55: begin
VAR17 <= VAR28[44-1:40];
end
'h56: begin
VAR17 <= VAR28[40-1:36];
end
'h57: begin
VAR17 <= VAR28[36-1:32];
end
'h58: begin
VAR17 <= VAR28[32-1:28];
end
'h59: begin
VAR17 <= VAR28[28-1:24];
end
'h5a: begin
VAR17 <= VAR28[24-1:20];
end
'h5b: begin
VAR17 <= VAR28[20-1:16];
end
'h5c: begin
VAR17 <= VAR28[16-1:12];
end
'h5d: begin
VAR17 <= VAR28[12-1:8];
end
'h5e: begin
VAR17 <= VAR28[8-1:4];
end
'h5f: begin
VAR17 <= VAR28[4-1:0];
end
'h60: begin
VAR17 <= VAR10[64-1:60];
end
'h61: begin
VAR17 <= VAR10[60-1:56];
end
'h62: begin
VAR17 <= VAR10[56-1:52];
end
'h63: begin
VAR17 <= VAR10[52-1:48];
end
'h64: begin
VAR17 <= VAR10[48-1:44];
end
'h65: begin
VAR17 <= VAR10[44-1:40];
end
'h66: begin
VAR17 <= VAR10[40-1:36];
end
'h67: begin
VAR17 <= VAR10[36-1:32];
end
'h68: begin
VAR17 <= VAR10[32-1:28];
end
'h69: begin
VAR17 <= VAR10[28-1:24];
end
'h6a: begin
VAR17 <= VAR10[24-1:20];
end
'h6b: begin
VAR17 <= VAR10[20-1:16];
end
'h6c: begin
VAR17 <= VAR10[16-1:12];
end
'h6d: begin
VAR17 <= VAR10[12-1:8];
end
'h6e: begin
VAR17 <= VAR10[8-1:4];
end
'h6f: begin
VAR17 <= VAR10[4-1:0];
end
'h70: begin
VAR17 <= VAR41[64-1:60];
end
'h71: begin
VAR17 <= VAR41[60-1:56];
end
'h72: begin
VAR17 <= VAR41[56-1:52];
end
'h73: begin
VAR17 <= VAR41[52-1:48];
end
'h74: begin
VAR17 <= VAR41[48-1:44];
end
'h75: begin
VAR17 <= VAR41[44-1:40];
end
'h76: begin
VAR17 <= VAR41[40-1:36];
end
'h77: begin
VAR17 <= VAR41[36-1:32];
end
'h78: begin
VAR17 <= VAR41[32-1:28];
end
'h79: begin
VAR17 <= VAR41[28-1:24];
end
'h7a: begin
VAR17 <= VAR41[24-1:20];
end
'h7b: begin
VAR17 <= VAR41[20-1:16];
end
'h7c: begin
VAR17 <= VAR41[16-1:12];
end
'h7d: begin
VAR17 <= VAR41[12-1:8];
end
'h7e: begin
VAR17 <= VAR41[8-1:4];
end
'h7f: begin
VAR17 <= VAR41[4-1:0];
end
endcase
VAR31 <= 25'b0010000000000000000000000;
end
25'VAR37??1??????????????????????: begin
VAR15 <= ((VAR17 * 8) + VAR34);
VAR31 <= 25'b0100000000000000000000000;
end
25'VAR37?1???????????????????????: begin
VAR23 <= 0;
VAR43 <= VAR32;
VAR27 <= 1;
VAR31 <= 25'b1000000000000000000000000;
end
25'b1????????????????????????: begin
if ((VAR11 == 0)) begin
VAR23 <= 1;
if ((VAR34 < 7)) begin
VAR34 <= (VAR34 + 1);
VAR31 <= 25'b0010000000000000000000000;
end
else begin
VAR34 <= 0;
if ((VAR36 < 127)) begin
VAR36 <= (VAR36 + 1);
VAR31 <= 25'b0001000000000000000000000;
end
else begin
VAR31 <= 25'b0000000000100000000000000;
VAR36 <= 0;
end
end
end
else begin
VAR31 <= 25'b1000000000000000000000000;
end
end
default: begin
end
endcase
end
end
always @(posedge clk, negedge reset) begin: VAR5
if (reset == 0) begin
VAR20 <= 0;
VAR11 <= 0;
VAR12 <= 5'b00000;
VAR7 <= 0;
VAR16 <= 0;
VAR4 <= 0;
VAR1 <= 0;
VAR2 <= 0;
end
else begin
case (VAR12)
5'b00000: begin
VAR20 <= 0;
VAR1 <= 0;
VAR11 <= 0;
VAR4 <= 1;
if ((VAR23 == 1)) begin
VAR7 <= VAR43;
VAR2 <= VAR27;
VAR11 <= 1;
VAR12 <= 5'b00001;
end
end
5'b00001: begin
VAR4 <= 0;
VAR12 <= 5'b00010;
end
5'b00010: begin
VAR20 <= 0;
VAR1 <= VAR7[8-1:7];
VAR12 <= 5'b00011;
end
5'b00011: begin
VAR20 <= 1;
VAR12 <= 5'b00100;
end
5'b00100: begin
VAR20 <= 0;
VAR1 <= VAR7[7-1:6];
VAR12 <= 5'b00101;
end
5'b00101: begin
VAR20 <= 1;
VAR12 <= 5'b00110;
end
5'b00110: begin
VAR20 <= 0;
VAR1 <= VAR7[6-1:5];
VAR12 <= 5'b00111;
end
5'b00111: begin
VAR20 <= 1;
VAR12 <= 5'b01000;
end
5'b01000: begin
VAR20 <= 0;
VAR1 <= VAR7[5-1:4];
VAR12 <= 5'b01001;
end
5'b01001: begin
VAR20 <= 1;
VAR12 <= 5'b01010;
end
5'b01010: begin
VAR20 <= 0;
VAR1 <= VAR7[4-1:3];
VAR12 <= 5'b01011;
end
5'b01011: begin
VAR20 <= 1;
VAR12 <= 5'b01100;
end
5'b01100: begin
VAR20 <= 0;
VAR1 <= VAR7[3-1:2];
VAR12 <= 5'b01101;
end
5'b01101: begin
VAR20 <= 1;
VAR12 <= 5'b01110;
end
5'b01110: begin
VAR20 <= 0;
VAR1 <= VAR7[2-1:1];
VAR12 <= 5'b01111;
end
5'b01111: begin
VAR20 <= 1;
VAR12 <= 5'b10000;
end
5'b10000: begin
VAR20 <= 0;
VAR1 <= VAR7[1-1:0];
VAR16 <= VAR2;
VAR12 <= 5'b10001;
end
5'b10001: begin
VAR20 <= 1;
VAR12 <= 5'b10010;
end
5'b10010: begin
VAR20 <= 0;
VAR4 <= 1;
VAR12 <= 5'b00000;
end
default: begin
end
endcase
end
end
always @(VAR15) begin: VAR6
case (VAR15)
0: VAR32 = 0;
1: VAR32 = 0;
2: VAR32 = 62;
3: VAR32 = 81;
4: VAR32 = 73;
5: VAR32 = 69;
6: VAR32 = 62;
7: VAR32 = 0;
8: VAR32 = 0;
9: VAR32 = 0;
10: VAR32 = 0;
11: VAR32 = 66;
12: VAR32 = 127;
13: VAR32 = 64;
14: VAR32 = 0;
15: VAR32 = 0;
16: VAR32 = 0;
17: VAR32 = 0;
18: VAR32 = 66;
19: VAR32 = 97;
20: VAR32 = 81;
21: VAR32 = 73;
22: VAR32 = 70;
23: VAR32 = 0;
24: VAR32 = 0;
25: VAR32 = 0;
26: VAR32 = 34;
27: VAR32 = 65;
28: VAR32 = 73;
29: VAR32 = 73;
30: VAR32 = 93;
31: VAR32 = 54;
32: VAR32 = 0;
33: VAR32 = 31;
34: VAR32 = 16;
35: VAR32 = 16;
36: VAR32 = 124;
37: VAR32 = 16;
38: VAR32 = 16;
39: VAR32 = 0;
40: VAR32 = 0;
41: VAR32 = 0;
42: VAR32 = 71;
43: VAR32 = 69;
44: VAR32 = 69;
45: VAR32 = 109;
46: VAR32 = 57;
47: VAR32 = 0;
48: VAR32 = 0;
49: VAR32 = 60;
50: VAR32 = 110;
51: VAR32 = 75;
52: VAR32 = 73;
53: VAR32 = 73;
54: VAR32 = 49;
55: VAR32 = 0;
56: VAR32 = 0;
57: VAR32 = 0;
58: VAR32 = 65;
59: VAR32 = 97;
60: VAR32 = 49;
61: VAR32 = 25;
62: VAR32 = 15;
63: VAR32 = 0;
64: VAR32 = 0;
65: VAR32 = 0;
66: VAR32 = 54;
67: VAR32 = 73;
68: VAR32 = 73;
69: VAR32 = 73;
70: VAR32 = 54;
71: VAR32 = 0;
72: VAR32 = 0;
73: VAR32 = 0;
74: VAR32 = 70;
75: VAR32 = 77;
76: VAR32 = 73;
77: VAR32 = 105;
78: VAR32 = 57;
79: VAR32 = 30;
80: VAR32 = 0;
81: VAR32 = 120;
82: VAR32 = 30;
83: VAR32 = 9;
84: VAR32 = 9;
85: VAR32 = 9;
86: VAR32 = 30;
87: VAR32 = 120;
88: VAR32 = 0;
89: VAR32 = 127;
90: VAR32 = 73;
91: VAR32 = 73;
92: VAR32 = 73;
93: VAR32 = 73;
94: VAR32 = 54;
95: VAR32 = 0;
96: VAR32 = 0;
97: VAR32 = 60;
98: VAR32 = 102;
99: VAR32 = 67;
100: VAR32 = 65;
101: VAR32 = 65;
102: VAR32 = 99;
103: VAR32 = 0;
104: VAR32 = 0;
105: VAR32 = 0;
106: VAR32 = 127;
107: VAR32 = 65;
108: VAR32 = 65;
109: VAR32 = 99;
110: VAR32 = 62;
111: VAR32 = 0;
112: VAR32 = 0;
113: VAR32 = 0;
114: VAR32 = 127;
115: VAR32 = 73;
116: VAR32 = 73;
117: VAR32 = 65;
118: VAR32 = 65;
119: VAR32 = 0;
120: VAR32 = 0;
121: VAR32 = 0;
122: VAR32 = 127;
123: VAR32 = 9;
124: VAR32 = 9;
125: VAR32 = 1;
126: VAR32 = 1;
default: VAR32 = 0;
endcase
end
endmodule
|
lgpl-2.1
|
trivoldus28/pulsarch-verilog
|
design/sys/iop/srams/rtl/bw_r_cm16x40b.v
| 12,308 |
module MODULE1(
dout, VAR29, VAR19, VAR24,
VAR51, din, VAR5, VAR30, VAR16, VAR49, VAR8, VAR13,
VAR2, VAR47, VAR10, VAR25, VAR35
);
input [15:0] VAR51 ; input [39:0] din; input VAR5; input VAR30;
input [15:0] VAR16; input VAR49;
output [39:0] dout;
input VAR8; input [39:8] VAR13; output [15:0] VAR29 ;
output [15:0] VAR19 ;
input VAR2 ;
input VAR47, VAR10, VAR25, VAR35;
output VAR24 ;
reg [39:0] VAR45[15:0] ;
reg [39:0] dout;
reg [39:8] VAR7;
reg VAR12 ;
reg [39:0] VAR31 ;
reg [39:0] VAR36 ;
reg [39:0] VAR20 ;
reg [39:0] VAR11 ;
reg [39:0] VAR23 ;
reg [39:0] VAR1 ;
reg [39:0] VAR17 ;
reg [39:0] VAR48 ;
reg [39:0] VAR33 ;
reg [39:0] VAR27 ;
reg [39:0] VAR44 ;
reg [39:0] VAR37 ;
reg [39:0] VAR50 ;
reg [39:0] VAR14 ;
reg [39:0] VAR4 ;
reg [39:0] VAR22 ;
reg [39:0] VAR21 ;
reg [15:0] VAR41 ;
reg [15:0] VAR46 ;
reg VAR38 ; reg VAR18 ;
reg [39:0] VAR40;
reg [15:0] VAR29 ;
reg [15:0] VAR19 ;
reg [15:0] VAR26 ;
reg [15:0] VAR34 ;
reg VAR24 ;
reg VAR3;
reg VAR15;
always @(posedge VAR2 ) begin
VAR29 <= VAR26 ;
VAR19 <= VAR34 ;
VAR41 <= (VAR47)? VAR41: VAR51 ;
VAR46 <= (VAR47)? VAR46: VAR16;
VAR40 <= ( VAR47)? VAR40: din ;
VAR38 <= ( VAR47)? VAR38: VAR5 ;
VAR18 <= ( VAR47)? VAR18 : VAR49 ;
VAR3 <= VAR35 ; VAR15 <= VAR30 ;
end
always @( negedge VAR2 ) begin
always @( negedge VAR2 or VAR35) begin
VAR12 = VAR8 ;
VAR7 = VAR13;
if(~VAR35) begin
VAR34 = 16'b0;
VAR26 = 16'b0;
end
else if (VAR12 ) begin
VAR36 = VAR45[0];
VAR26[0] = ( VAR36[39:8] == VAR7[39:8] ) ;
VAR34[0] = ( VAR36[17:8] == VAR7[17:8] ) ;
VAR20 = VAR45[1];
VAR26[1] = ( VAR20[39:8] == VAR7[39:8] ) ;
VAR34[1] = ( VAR20[17:8] == VAR7[17:8] ) ;
VAR11 = VAR45[2];
VAR26[2] = ( VAR11[39:8] == VAR7[39:8] ) ;
VAR34[2] = ( VAR11[17:8] == VAR7[17:8] ) ;
VAR23 = VAR45[3];
VAR26[3] = ( VAR23[39:8] == VAR7[39:8] ) ;
VAR34[3] = ( VAR23[17:8] == VAR7[17:8] ) ;
VAR1 = VAR45[4];
VAR26[4] = ( VAR1[39:8] == VAR7[39:8] ) ;
VAR34[4] = ( VAR1[17:8] == VAR7[17:8] ) ;
VAR17 = VAR45[5];
VAR26[5] = ( VAR17[39:8] == VAR7[39:8] ) ;
VAR34[5] = ( VAR17[17:8] == VAR7[17:8] ) ;
VAR48 = VAR45[6];
VAR26[6] = ( VAR48[39:8] == VAR7[39:8] ) ;
VAR34[6] = ( VAR48[17:8] == VAR7[17:8] ) ;
VAR33 = VAR45[7];
VAR26[7] = ( VAR33[39:8] == VAR7[39:8] ) ;
VAR34[7] = ( VAR33[17:8] == VAR7[17:8] ) ;
VAR27 = VAR45[8];
VAR26[8] = ( VAR27[39:8] == VAR7[39:8] ) ;
VAR34[8] = ( VAR27[17:8] == VAR7[17:8] ) ;
VAR44 = VAR45[9];
VAR26[9] = ( VAR44[39:8] == VAR7[39:8] ) ;
VAR34[9] = ( VAR44[17:8] == VAR7[17:8] ) ;
VAR37 = VAR45[10];
VAR26[10] = ( VAR37[39:8] == VAR7[39:8] ) ;
VAR34[10] = ( VAR37[17:8] == VAR7[17:8] ) ;
VAR50 = VAR45[11];
VAR26[11] = ( VAR50[39:8] == VAR7[39:8] ) ;
VAR34[11] = ( VAR50[17:8] == VAR7[17:8] ) ;
VAR14 = VAR45[12];
VAR26[12] = ( VAR14[39:8] == VAR7[39:8] ) ;
VAR34[12] = ( VAR14[17:8] == VAR7[17:8] ) ;
VAR4 = VAR45[13];
VAR26[13] = ( VAR4[39:8] == VAR7[39:8] ) ;
VAR34[13] = ( VAR4[17:8] == VAR7[17:8] ) ;
VAR22 = VAR45[14];
VAR26[14] = ( VAR22[39:8] == VAR7[39:8] ) ;
VAR34[14] = ( VAR22[17:8] == VAR7[17:8] ) ;
VAR21 = VAR45[15];
VAR26[15] = ( VAR21[39:8] == VAR7[39:8] ) ;
VAR34[15] = ( VAR21[17:8] == VAR7[17:8] ) ;
end
else begin
VAR26 = 16'b0;
VAR34 = 16'b0;
end
end
always @(VAR41 or VAR40 or VAR38 or VAR15 or VAR3 ) begin
begin
if (VAR38 & ~VAR30 & VAR35 ) begin
case(VAR41 )
16'b0000000000000000: ; 16'b0000000000000001: VAR45[0] = VAR40 ;
16'b0000000000000010: VAR45[1] = VAR40 ;
16'b0000000000000100: VAR45[2] = VAR40 ;
16'b0000000000001000: VAR45[3] = VAR40 ;
16'b0000000000010000: VAR45[4] = VAR40;
16'b0000000000100000: VAR45[5] = VAR40 ;
16'b0000000001000000: VAR45[6] = VAR40 ;
16'b0000000010000000: VAR45[7] = VAR40 ;
16'b0000000100000000: VAR45[8] = VAR40 ;
16'b0000001000000000: VAR45[9] = VAR40 ;
16'b0000010000000000: VAR45[10] = VAR40 ;
16'b0000100000000000: VAR45[11] = VAR40 ;
16'b0001000000000000: VAR45[12] = VAR40 ;
16'b0010000000000000: VAR45[13] = VAR40 ;
16'b0100000000000000: VAR45[14] = VAR40 ;
16'b1000000000000000: VAR45[15] = VAR40 ;
default:
;
;
("VAR42"," VAR43 write VAR39 %VAR28 ", VAR41);
endcase
end
end
end
always @( VAR46 or VAR41
or VAR18 or VAR38 or VAR3 or VAR35 or VAR15) begin
if(~VAR35 ) begin
dout = 40'b0 ;
end
else if (VAR18 & VAR2 & VAR30 ) begin
dout = 40'hffffffffff ;
end
else if (VAR18 & VAR2 & ~VAR30) begin
if ((VAR38) && (VAR46 == VAR41) && (VAR46) )
begin
dout = 40'VAR9 ;
("VAR6"," read write VAR32 %VAR28 ", VAR46);
end
else
begin
case(VAR46)
16'b0000000000000000: dout = 40'hffffffffff ;
16'b0000000000000001: dout = VAR45[0] ;
16'b0000000000000010: dout = VAR45[1] ;
16'b0000000000000100: dout = VAR45[2] ;
16'b0000000000001000: dout = VAR45[3] ;
16'b0000000000010000: dout = VAR45[4] ;
16'b0000000000100000: dout = VAR45[5] ;
16'b0000000001000000: dout = VAR45[6] ;
16'b0000000010000000: dout = VAR45[7] ;
16'b0000000100000000: dout = VAR45[8] ;
16'b0000001000000000: dout = VAR45[9] ;
16'b0000010000000000: dout = VAR45[10] ;
16'b0000100000000000: dout = VAR45[11] ;
16'b0001000000000000: dout = VAR45[12] ;
16'b0010000000000000: dout = VAR45[13] ;
16'b0100000000000000: dout = VAR45[14] ;
16'b1000000000000000: dout = VAR45[15] ;
default:
;
;
("VAR6"," VAR43 read VAR39 %VAR28 ", VAR46);
endcase
end
end end
endmodule
|
gpl-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hvl
|
cells/conb/sky130_fd_sc_hvl__conb.behavioral.v
| 1,283 |
module MODULE1 (
VAR7,
VAR6
);
output VAR7;
output VAR6;
supply1 VAR8;
supply0 VAR4;
supply1 VAR3 ;
supply0 VAR2 ;
pullup VAR1 (VAR7 );
pulldown VAR5 (VAR6 );
endmodule
|
apache-2.0
|
bangonkali/quartus-sockit
|
soc_system/synthesis/submodules/soc_system_master_secure_timing_adt.v
| 1,780 |
module MODULE1 (
input clk,
input VAR1,
input VAR2,
input [ 7: 0] VAR9,
output reg VAR7,
output reg [ 7: 0] VAR3,
input VAR8
);
reg [ 7: 0] VAR5;
reg [ 7: 0] VAR4;
reg [ 0: 0] ready;
reg VAR6;
always @(negedge VAR6) begin
end
always @* begin
VAR5 = {VAR9};
{VAR3} = VAR4;
end
always @* begin
ready[0] = VAR8;
VAR7 = VAR2;
VAR4 = VAR5;
VAR6 = ready[0];
end
endmodule
|
mit
|
osrf/wandrr
|
firmware/motor_controller/fpga/udp_rx_regs.v
| 2,092 |
module MODULE1
parameter VAR1=0,
parameter VAR15=0)
(input VAR7,
input [7:0] VAR6,
input VAR8,
input VAR11,
output VAR4, output [VAR34*32-1:0] VAR9);
wire [11:0] VAR31;
VAR28 #(12) VAR32(.VAR7(VAR7), .rst(~VAR8), .en(1'b1), .VAR26(VAR31 + 1'b1), .VAR30(VAR31));
wire [7:0] VAR2;
VAR28 #(8) VAR25(.VAR7(VAR7), .rst(~VAR8), .en(VAR31 == 12'd0),
.VAR26(VAR6), .VAR30(VAR2));
wire [7:0] VAR22;
VAR28 #(8) VAR29(.VAR7(VAR7), .rst(~VAR8), .en(VAR31 == 12'd1),
.VAR26(VAR6), .VAR30(VAR22));
wire [7:0] VAR5;
VAR28 #(8) VAR3(.VAR7(VAR7), .rst(~VAR8), .en(VAR31 == 12'd2),
.VAR26(VAR6), .VAR30(VAR5));
wire VAR24;
VAR28 VAR18
(.VAR7(VAR7), .rst(~VAR8), .VAR26(1'b1), .VAR30(VAR24),
.en(VAR15 == VAR31[11:2] + VAR5));
wire [VAR34*32-1:0] VAR17;
genvar VAR14, VAR33;
generate
for (VAR14 = 0; VAR14 < VAR34; VAR14 = VAR14 + 1) begin: VAR19
wire [31:0] VAR10;
for (VAR33 = 0; VAR33 < 4; VAR33 = VAR33 + 1) begin: VAR27
wire en = VAR8 & VAR2 == 8'h1 & VAR22 == 8'h0 & VAR31 >= 4 &
(VAR31 + {2'b0, VAR5, 2'b0} == 4 + 4*VAR14 + VAR33);
localparam [7:0] VAR16 = VAR1[VAR14*32+(VAR33+1)*8-1:VAR14*32+VAR33*8];
VAR28 #(8, VAR16) VAR21(.VAR7(VAR7), .rst(1'b0), .en(en),
.VAR26(VAR6), .VAR30(VAR10[VAR33*8+7:VAR33*8]));
end
assign VAR17[(VAR14+1)*32-1:VAR14*32] = VAR10;
end
endgenerate
wire VAR23 = VAR2 == 8'h1 && VAR22 == 8'h0 &&
VAR8 & VAR11 & VAR31[1:0] == 2'h3;
wire VAR12;
d1 VAR20(.VAR7(VAR7), .VAR26(VAR23), .VAR30(VAR12));
VAR28 #(VAR34*32, VAR1) VAR13
(.VAR7(VAR7), .rst(1'b0), .en(VAR12), .VAR26(VAR17), .VAR30(VAR9));
assign VAR4 = VAR24 & VAR23;
endmodule
|
apache-2.0
|
jbelloncastro/amber_arm
|
hw/vlog/amber23/a23_barrel_shift_fpga.v
| 10,835 |
module MODULE1 (
input [31:0] VAR5,
input VAR16,
input [7:0] VAR23, input VAR35, input [1:0] VAR27,
output [31:0] VAR3,
output VAR6
);
wire [31:0] VAR26;
wire [1:0] VAR39; wire [1:0] VAR38; wire [1:0] VAR25; wire [1:0] VAR36;
reg [32:0] VAR32; reg [32:0] VAR2; reg [15:0] VAR4;
reg [4:0] VAR8;
reg [2:0] VAR34; reg [2:0] VAR31; reg [3:0] VAR33;
reg VAR9; reg VAR10; reg VAR19; reg VAR13; reg VAR30;
wire [31:0] VAR7; wire [31:0] VAR21;
always @*
begin
VAR19 = VAR23 == 32;
VAR10 = |VAR23[7:5];
VAR9 = |VAR23[7:0];
VAR8 = VAR23[4:0];
if (VAR35) begin
if (VAR27 == VAR37 || VAR27 == VAR20) begin
VAR9 = 1'b1;
VAR10 = 1'b1;
end else if (VAR27 == VAR14) begin
VAR8[0] = 1'b1;
VAR9 = 1'b1;
end
end
case (VAR27)
VAR1: VAR33 = VAR8[3:0];
VAR37: VAR33 = VAR8[3:0];
VAR20: VAR33 = VAR8[3:0];
VAR14: VAR33 = 4'b0000;
endcase
case (VAR27)
VAR1: VAR34 = {VAR19, VAR10, VAR8[4]};
VAR37: VAR34 = 3'b010; VAR20: VAR34 = 3'b010; VAR14: VAR34 = 3'b010; endcase
case (VAR27)
VAR1: VAR31 = 3'b010; VAR37: VAR31 = {VAR19, VAR10, VAR8[4]};
VAR20: VAR31 = {VAR19, VAR10, VAR8[4]};
VAR14: VAR31 = 3'b000; endcase
case (VAR27)
VAR1: VAR30 = 1'b0; VAR37: VAR30 = 1'b1; VAR20: VAR30 = 1'b1; VAR14: VAR30 = 1'b1; endcase
VAR13 = 1'b0;
if (VAR27 == VAR20 && VAR5[31])
VAR13 = 1'b1;
end
generate
genvar VAR15, VAR22;
for (VAR15 = 0; VAR15 < 5; VAR15 = VAR15 + 1)
begin : VAR24
wire [31:0] in;
reg [31:0] out;
for (VAR22 = 0; VAR22 < 32; VAR22 = VAR22 + 1)
begin : VAR17
always @*
out[VAR22] = in[VAR22] & (~VAR8[VAR15] ^ VAR30) |
in[VAR18(VAR22, VAR15)] & (VAR8[VAR15] ^ VAR30);
end
end
assign VAR24[4].in = VAR5;
for (VAR15 = 1; VAR15 < 5; VAR15 = VAR15 + 1)
begin : VAR11
assign VAR24[VAR15-1].in = VAR24[VAR15].out;
end
endgenerate
assign VAR26 = VAR24[0].out;
always @*
case (VAR33) 4'b0000: VAR4 = 16'hffff;
4'b0001: VAR4 = 16'hfffe;
4'b0010: VAR4 = 16'hfffc;
4'b0011: VAR4 = 16'hfff8;
4'b0100: VAR4 = 16'hfff0;
4'b0101: VAR4 = 16'hffe0;
4'b0110: VAR4 = 16'hffc0;
4'b0111: VAR4 = 16'hff80;
4'b1000: VAR4 = 16'hff00;
4'b1001: VAR4 = 16'hfe00;
4'b1010: VAR4 = 16'hfc00;
4'b1011: VAR4 = 16'hf800;
4'b1100: VAR4 = 16'hf000;
4'b1101: VAR4 = 16'he000;
4'b1110: VAR4 = 16'hc000;
4'b1111: VAR4 = 16'h8000;
endcase
always @*
casez (VAR34) 7'b1??: VAR32 = 33'h100000000;
7'b01?: VAR32 = 33'h000000000;
7'b001: VAR32 = { 1'h1, VAR4, 16'h0000};
7'b000: VAR32 = {17'h1ffff, VAR4};
endcase
always @*
casez (VAR31) 7'b1??: VAR2 = 33'h100000000;
7'b01?: VAR2 = 33'h000000000;
7'b000: VAR2 = { 1'h1, VAR29(VAR4), 16'hffff};
7'b001: VAR2 = {17'h10000, VAR29(VAR4)};
endcase
assign VAR7 = {VAR26[30:0], VAR26[31]};
assign VAR21 = VAR26[31:0];
assign VAR36[0] = VAR35 ? VAR16 :
VAR7[31];
assign VAR36[1] = VAR35 ? VAR5[0] :
VAR9 ? VAR7[31] :
VAR16;
assign VAR39[0] = VAR21[31] & VAR32[31];
assign VAR39[1] = VAR9 ? VAR21[0] & VAR32[32]:
VAR16;
assign VAR38[0] = VAR7[31] & VAR2[31];
assign VAR38[1] = VAR35 ? VAR5[31] :
VAR9 ? VAR7[31] & VAR2[32]:
VAR16;
assign VAR25[0] = VAR5[31] ? VAR5[31] :
VAR7[31] & VAR2[31] ;
assign VAR25[1] = VAR10 ? VAR5[31] :
VAR9 ? VAR7[31] :
VAR16;
assign {VAR6, VAR3[31]} = VAR27 == VAR1 ? VAR39 :
VAR27 == VAR37 ? VAR38 :
VAR27 == VAR20 ? VAR25 :
VAR36 ;
assign VAR3[30:0] = (VAR21[30:0] & VAR32[30:0]) |
(VAR7[30:0] & VAR2[30:0]) |
(~VAR2[30:0] & {31{VAR13}});
function [4:0] VAR18;
input integer pos;
input integer VAR28;
integer out;
begin
out = pos - (1 << VAR28);
VAR18 = out[4:0];
end
endfunction
function [15:0] VAR29;
input [15:0] VAR12;
integer VAR15;
begin
for (VAR15 = 0; VAR15 < 16; VAR15 = VAR15 + 1)
VAR29[VAR15] = VAR12[15 - VAR15];
end
endfunction
endmodule
|
lgpl-3.0
|
ShepardSiegel/ocpi
|
coregen/dram_v6_mig34/mig_v3_4/user_design/rtl/phy/phy_data_io.v
| 16,279 |
module MODULE1 #
(
parameter VAR35 = 100, parameter VAR18 = 2, parameter VAR44 = 3000, parameter VAR55 = 8, parameter VAR29 = 9, parameter VAR67 = 72, parameter VAR98 = 9, parameter VAR21 = "VAR3",
parameter VAR34 = 5, parameter VAR9 = "VAR86", parameter VAR33 = 300.0, parameter VAR88 = "VAR86", parameter VAR19 = "VAR60", parameter VAR4 = "VAR5", parameter VAR24 = 4, parameter VAR11 = 4, parameter VAR23 = 0, parameter VAR42 = 0, parameter VAR57 = 32'h03020100, parameter VAR37 = 32'h07060504, parameter VAR51 = 0, parameter VAR76 = 0, parameter VAR91 = 1 )
(
input VAR95,
input clk,
input [VAR98-1:0] VAR36,
input [3:0] VAR14,
input rst,
input [3:0] VAR15,
input [5*VAR98-1:0] VAR39,
input [5*VAR98-1:0] VAR75,
input [VAR98-1:0] VAR58,
input [2*VAR98-1:0] VAR49,
input [4*VAR98-1:0] VAR90,
input [4*VAR98-1:0] VAR78,
input [(VAR98*4)-1:0] VAR81,
input [VAR98-1:0] VAR20,
input [(VAR67/8)-1:0] VAR70,
input [(VAR67/8)-1:0] VAR27,
input [(VAR67/8)-1:0] VAR26,
input [(VAR67/8)-1:0] VAR65,
input [VAR67-1:0] VAR94,
input [VAR67-1:0] VAR38,
input [VAR67-1:0] VAR59,
input [VAR67-1:0] VAR61,
input [2*VAR98-1:0] VAR99,
input [2*VAR98-1:0] VAR96,
output [VAR67-1:0] VAR6,
output [VAR67-1:0] VAR92,
output [VAR67-1:0] VAR69,
output [VAR67-1:0] VAR2,
output [VAR98-1:0] VAR16,
output [VAR98-1:0] VAR93,
output [VAR98-1:0] VAR52,
output [VAR98-1:0] VAR53,
output [VAR29-1:0] VAR66,
inout [VAR98-1:0] VAR13,
inout [VAR98-1:0] VAR56,
inout [VAR67-1:0] VAR85,
output [5*VAR98-1:0] VAR41,
output [5*VAR98-1:0] VAR22
);
localparam VAR83 = VAR29/(VAR67/8);
reg [VAR98-1:0] VAR47;
wire [5*VAR67-1:0] VAR79;
reg [VAR98-1:0] VAR25 ;
reg [VAR98-1:0] VAR73;
generate
genvar VAR32;
for (VAR32 = 0; VAR32 < VAR24; VAR32 = VAR32 + 1) begin: VAR28
always @(VAR14[0])
VAR47[VAR57[8*VAR32+7-:8]] = VAR14[0];
always @(VAR15[0])
VAR73[VAR57[8*VAR32+7-:8]] = VAR15[0];
end
endgenerate
generate
genvar VAR43;
if (VAR11 > 0) begin: VAR72
for (VAR43 = 0; VAR43 < VAR11; VAR43 = VAR43 + 1) begin: VAR87
always @(VAR14[1])
VAR47[VAR37[8*VAR43+7-:8]] = VAR14[1];
always @(VAR15[1])
VAR73[VAR37[8*VAR43+7-:8]] = VAR15[1];
end
end
endgenerate
generate
genvar VAR80;
if (VAR23 > 0) begin: VAR7
for (VAR80 = 0; VAR80 < VAR23; VAR80 = VAR80 + 1) begin: VAR40
always @(VAR14[2])
VAR47[VAR51[8*VAR80+7-:8]] = VAR14[2];
always @(VAR15[2])
VAR73[VAR51[8*VAR80+7-:8]] = VAR15[2];
end
end
endgenerate
generate
genvar VAR77;
if (VAR42 > 0) begin: VAR30
for (VAR77 = 0; VAR77 < VAR42; VAR77 = VAR77 + 1) begin: VAR31
always @(VAR14[3])
VAR47[VAR76[8*VAR77+7-:8]] = VAR14[3];
always @(VAR15[3])
VAR73[VAR76[8*VAR77+7-:8]] = VAR15[3];
end
end
endgenerate
always @(posedge clk)
if (rst)
else
generate
genvar VAR45;
reg VAR62;
always @(posedge clk)
if (rst)
else
for (VAR45 = 0; VAR45 < VAR98; VAR45 = VAR45+1) begin: VAR48
VAR8 #
(
.VAR21 (VAR21),
.VAR33 (VAR33),
.VAR88 (VAR88),
.VAR19 (VAR19),
.VAR4 (VAR4)
)
VAR68
(
.VAR95 (VAR95),
.clk (clk),
.VAR36 (VAR36[VAR45]),
.VAR14 (VAR47[VAR45]),
.rst (VAR62),
.VAR15 (VAR73[VAR45]),
.VAR46 (VAR75[5*VAR45+:5]),
.VAR90 (VAR90[4*VAR45+:4]),
.VAR81 (VAR81[4*VAR45+:4]),
.VAR99 (VAR99[2*VAR45+:2]),
.VAR96 (VAR96[2*VAR45+:2]),
.VAR16 (VAR16[VAR45]),
.VAR93 (VAR93[VAR45]),
.VAR52 (VAR52[VAR45]),
.VAR53 (VAR53[VAR45]),
.VAR13 (VAR13[VAR45]),
.VAR56 (VAR56[VAR45]),
.VAR10 (VAR41[5*VAR45+:5])
);
end
endgenerate
generate
genvar VAR12;
reg VAR63;
always @(posedge clk)
if (rst)
else
if (VAR91) begin: VAR74
for (VAR12 = 0; VAR12 < VAR29; VAR12 = VAR12+1) begin: VAR89
VAR54 #
(
.VAR35 (VAR35),
.VAR34 (VAR34),
.VAR21 (VAR21),
.VAR9 (VAR9),
.VAR33 (VAR33),
.VAR19 (VAR19),
.VAR4 (VAR4)
)
VAR71
(
.VAR95 (VAR95),
.clk (clk),
.VAR14 (VAR47[VAR12]),
.rst (VAR63),
.VAR46 (VAR39[5*(VAR12)+:5]),
.VAR20 (VAR20[VAR12]),
.VAR58 (VAR58[VAR12]),
.VAR49 (VAR49[2*(VAR12)+:2]),
.VAR70 (VAR70[VAR12/VAR83]),
.VAR27 (VAR27[VAR12/VAR83]),
.VAR26 (VAR26[VAR12/VAR83]),
.VAR65 (VAR65[VAR12/VAR83]),
.VAR66 (VAR66[VAR12])
);
end
end
endgenerate
generate
genvar VAR17;
reg VAR64;
always @(posedge clk)
if (rst)
else
for (VAR17 = 0; VAR17 < VAR67; VAR17 = VAR17+1) begin: VAR84
VAR82 #
(
.VAR35 (VAR35),
.VAR34 (VAR34),
.VAR21 (VAR21),
.VAR9 (VAR9),
.VAR33 (VAR33),
.VAR88 (VAR88),
.VAR19 (VAR19),
.VAR4 (VAR4)
)
VAR50
(
.VAR95 (VAR95),
.clk (clk),
.rst (VAR64),
.VAR36 (VAR36[VAR17/VAR55]),
.VAR14 (VAR47[VAR17/VAR55]),
.VAR15 (VAR73[VAR17/VAR55]),
.VAR46 (VAR39[5*(VAR17/VAR55)+:5]),
.VAR58 (VAR58[VAR17/VAR55]),
.VAR49 (VAR49[2*(VAR17/VAR55)+:2]),
.VAR78 (VAR78[4*(VAR17/VAR55)+:4]),
.VAR94 (VAR94[VAR17]),
.VAR59 (VAR59[VAR17]),
.VAR38 (VAR38[VAR17]),
.VAR61 (VAR61[VAR17]),
.VAR99 (VAR99[2*(VAR17/VAR55)+:2]),
.VAR96 (VAR96[2*(VAR17/VAR55)+:2]),
.VAR6 (VAR6[VAR17]),
.VAR92 (VAR92[VAR17]),
.VAR69 (VAR69[VAR17]),
.VAR2 (VAR2[VAR17]),
.VAR85 (VAR85[VAR17]),
.VAR79 (VAR79[5*VAR17+:5])
);
end
endgenerate
generate
genvar VAR1;
for (VAR1 = 0; VAR1 < VAR98; VAR1 = VAR1+1) begin: VAR97
assign VAR22[5*VAR1+:5] = VAR79[5*VAR55*VAR1+:5];
end
endgenerate
endmodule
|
lgpl-3.0
|
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu7t5v0
|
cells/nand2/gf180mcu_fd_sc_mcu7t5v0__nand2_4.functional.pp.v
| 1,072 |
module MODULE1( VAR3, VAR7, VAR2, VAR8, VAR5 );
input VAR3, VAR7;
inout VAR8, VAR5;
output VAR2;
wire VAR10;
not VAR4( VAR10, VAR3 );
wire VAR1;
not VAR6( VAR1, VAR7 );
or VAR9( VAR2, VAR10, VAR1 );
endmodule
|
apache-2.0
|
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0
|
cells/nand4/gf180mcu_fd_sc_mcu9t5v0__nand4_1.behavioral.v
| 1,341 |
module MODULE1( VAR8, VAR6, VAR4, VAR5, VAR3 );
input VAR3, VAR5, VAR4, VAR8;
output VAR6;
VAR7 VAR2(.VAR8(VAR8),.VAR6(VAR6),.VAR4(VAR4),.VAR5(VAR5),.VAR3(VAR3));
VAR7 VAR1(.VAR8(VAR8),.VAR6(VAR6),.VAR4(VAR4),.VAR5(VAR5),.VAR3(VAR3));
|
apache-2.0
|
ShepardSiegel/ocpi
|
coregen/dram_k7_mig11/mig_7series_v1_1/user_design/rtl/ui/ui_top.v
| 13,574 |
module MODULE1 #
(
parameter VAR67 = 100,
parameter VAR39 = 256,
parameter VAR45 = 32,
parameter VAR73 = 3,
parameter VAR21 = 12,
parameter VAR16 = 5,
parameter VAR3 = "VAR18",
parameter VAR69 = "VAR18",
parameter VAR33 = "VAR32",
parameter VAR43 = 2,
parameter VAR8 = 4,
parameter VAR46 = 2,
parameter VAR49 = 16,
parameter VAR50 = "VAR65"
)
(
VAR72, VAR42, VAR68, VAR24, VAR17, VAR22, VAR19,
VAR48, VAR13, VAR53, VAR34, VAR64, VAR31, VAR37,
VAR10, VAR30, VAR57,
VAR20, VAR23,
VAR58, VAR29, VAR51, rst, VAR35,
VAR1, VAR9, VAR7, VAR47, VAR66, clk,
VAR27, VAR59, VAR71, VAR40, VAR70,
VAR63, VAR41, VAR26, VAR6, VAR2, VAR61,
VAR60, VAR15
);
input VAR60;
localparam VAR14 = VAR46 + VAR73 + VAR49 + VAR21;
input VAR15;
output wire VAR23;
assign VAR23 = VAR15;
input VAR61; input [VAR14-1:0] VAR2; input [2:0] VAR6; input VAR26; input VAR41; input [2*VAR43-1:0] VAR63; input VAR70; input [VAR39-1:0] VAR40; input VAR71; input [VAR45-1:0] VAR59; input VAR27; input clk; input [2*VAR43-1:0] VAR66; input [VAR39-1:0] VAR47; input [3:0] VAR7; input VAR9; input VAR1; input VAR35; input rst; input [3:0] VAR51; input VAR29; input VAR58;
output [2*VAR43-1:0] VAR20; output [VAR39-1:0] VAR57; output VAR30; output VAR10; output VAR37; output VAR31; output [VAR73-1:0] VAR64; output [2:0] VAR34; output [VAR21-1:0] VAR53; output [3:0] VAR13; output VAR48; output [VAR46-1:0] VAR19; output [2*VAR43-1:0] VAR22; output [VAR49-1:0] VAR17; output VAR24; output VAR68; output [VAR39-1:0] VAR42; output [VAR45-1:0] VAR72;
wire [3:0] VAR38; wire VAR56; wire VAR11; wire VAR55; wire [3:0] VAR54; wire VAR28; wire [3:0] VAR44; wire VAR36;
VAR25 #
(
.VAR67 (VAR67),
.VAR14 (VAR14),
.VAR73 (VAR73),
.VAR21 (VAR21),
.VAR46 (VAR46),
.VAR49 (VAR49),
.VAR8 (VAR8),
.VAR50 (VAR50))
VAR4
(
.VAR37 (VAR37),
.VAR68 (VAR68),
.VAR19 (VAR19[VAR46-1:0]),
.VAR64 (VAR64[VAR73-1:0]),
.VAR17 (VAR17[VAR49-1:0]),
.VAR53 (VAR53[VAR21-1:0]),
.VAR24 (VAR24),
.VAR34 (VAR34[2:0]),
.VAR48 (VAR48),
.VAR11 (VAR11),
.VAR28 (VAR28),
.VAR13 (VAR13[3:0]),
.rst (rst),
.clk (clk),
.VAR61 (VAR61),
.VAR55 (VAR55),
.VAR36 (VAR36),
.VAR2 (VAR2[VAR14-1:0]),
.VAR6 (VAR6[2:0]),
.VAR70 (VAR70),
.VAR41 (VAR41),
.VAR26 (VAR26),
.VAR44 (VAR44[3:0]),
.VAR54 (VAR54[3:0]));
VAR62 #
(
.VAR67 (VAR67),
.VAR39 (VAR39),
.VAR45 (VAR45),
.VAR43 (VAR43),
.VAR3 (VAR3),
.VAR69 (VAR69),
.VAR16 (VAR16))
VAR52
(
.VAR31 (VAR31),
.VAR36 (VAR36),
.VAR44 (VAR44[3:0]),
.VAR42 (VAR42[VAR39-1:0]),
.VAR72 (VAR72[VAR45-1:0]),
.VAR22 (VAR22[2*VAR43-1:0]),
.rst (rst),
.clk (clk),
.VAR40 (VAR40[VAR39-1:0]),
.VAR59 (VAR59[VAR45-1:0]),
.VAR63 (VAR63[2*VAR43-1:0]),
.VAR27 (VAR27),
.VAR71 (VAR71),
.VAR58 (VAR58),
.VAR51 (VAR51[3:0]),
.VAR29 (VAR29),
.VAR28 (VAR28),
.VAR56 (VAR56),
.VAR38 (VAR38[3:0]));
VAR5 #
(
.VAR67 (VAR67),
.VAR39 (VAR39),
.VAR43 (VAR43),
.VAR3 (VAR3),
.VAR33 (VAR33))
VAR12
(
.VAR56 (VAR56),
.VAR38 (VAR38[3:0]),
.VAR10 (VAR10),
.VAR30 (VAR30),
.VAR57 (VAR57[VAR39-1:0]),
.VAR20 (VAR20[2*VAR43-1:0]),
.VAR55 (VAR55),
.VAR54 (VAR54[3:0]),
.rst (rst),
.clk (clk),
.VAR9 (VAR9),
.VAR7 (VAR7[3:0]),
.VAR35 (VAR35),
.VAR1 (VAR1),
.VAR47 (VAR47[VAR39-1:0]),
.VAR66 (VAR66[3:0]),
.VAR11 (VAR11));
endmodule
|
lgpl-3.0
|
trivoldus28/pulsarch-verilog
|
design/sys/iop/srams/rtl/bw_r_irf.v
| 88,325 |
module MODULE2 (
VAR46, VAR209, VAR138,
VAR154, VAR152,
VAR199, VAR74, VAR171, VAR73, VAR143, VAR166, VAR67,
VAR53, VAR155, VAR70, VAR99,
VAR120, VAR62, VAR77, VAR181,
VAR102, VAR193, VAR167, VAR113,
VAR141, VAR137, VAR1,
VAR147, VAR128, VAR165,
VAR149, VAR7, VAR127,
VAR116, VAR153, VAR203,
VAR163, VAR96, VAR78
) ;
input VAR199;
input VAR74;
input VAR171;
input VAR73;
input VAR143;
input VAR166;
input [1:0] VAR67; input [4:0] VAR53; input [4:0] VAR155;
input [4:0] VAR70;
input VAR99; input VAR120;
input VAR62;
input VAR77; input VAR181;
input [4:0] VAR102; input [4:0] VAR193; input [71:0] VAR167; input [71:0] VAR113; input [1:0] VAR141; input [1:0] VAR137;
input [2:0] VAR1; input [2:0] VAR147; input [2:1] VAR128; input [2:1] VAR165; input VAR149;
input VAR7;
input VAR127;
input VAR116;
input [1:0] VAR153;
input [1:0] VAR203; input [1:0] VAR163; input VAR96;
input [1:0] VAR78;
output VAR46;
output [71:0] VAR209;
output [71:0] VAR138;
output [71:0] VAR154;
output [31:0] VAR152;
wire [71:0] VAR16;
wire [71:0] VAR190;
wire [71:0] VAR189;
wire [71:0] VAR22;
wire [1:0] VAR60; wire [1:0] VAR41; wire [4:0] VAR129; wire [4:0] VAR87; wire [1:0] VAR88; wire VAR56; wire VAR38;
wire VAR159;
wire [4:0] VAR52; wire [4:0] VAR97;
wire [4:0] VAR125;
wire [6:0] VAR192; wire [6:0] VAR4; wire [6:0] VAR13;
wire [6:0] VAR63;
wire [6:0] VAR205;
wire [6:0] VAR136;
reg [1:0] VAR100;
reg [1:0] VAR9;
reg [2:0] VAR81;
reg [2:0] VAR32;
reg [2:0] VAR117;
reg [1:0] VAR61;
reg [1:0] VAR150;
reg [1:0] VAR92;
reg VAR144;
reg VAR64;
reg VAR180;
reg VAR187;
reg VAR115;
reg VAR66;
reg VAR84;
reg VAR44;
reg VAR85;
reg [1:0] VAR101;
reg [1:0] VAR39;
reg [1:0] VAR197,
VAR93,
VAR90;
wire [71:0] VAR20;
wire [71:0] VAR130;
wire [6:0] VAR42;
wire [6:0] VAR177;
wire VAR45;
wire VAR157;
wire VAR139;
reg [71:0] VAR20;
reg [71:0] VAR130;
reg [6:0] VAR42;
reg [6:0] VAR177;
reg VAR45;
reg VAR157;
reg VAR139;
wire VAR73;
wire clk;
assign clk = VAR199;
wire VAR133;
wire VAR119;
wire VAR170;
wire [4:0] VAR118;
wire [4:0] VAR107;
wire [4:0] VAR55;
wire [1:0] VAR57;
wire [1:0] VAR47;
wire [1:0] VAR207;
wire [4:0] VAR83;
wire [4:0] VAR31;
wire VAR179;
wire VAR3;
wire VAR59;
wire VAR175;
wire VAR82;
assign {VAR133,VAR119,VAR170,VAR118[4:0],VAR107[4:0],VAR55[4:0],VAR57[1:0],VAR47[1:0],VAR207[1:0],
VAR83[4:0], VAR31[4:0]} = (VAR143)?
{VAR56,VAR38,VAR159,VAR52[4:0],VAR97[4:0],
VAR125[4:0],VAR88[1:0],VAR41[1:0],VAR60[1:0],
VAR129[4:0],VAR87[4:0]}:
{VAR99,VAR120,VAR62,VAR53[4:0],VAR155[4:0],
VAR70[4:0],VAR67[1:0],VAR137[1:0],VAR141[1:0],
VAR102[4:0],VAR193[4:0]};
VAR37 VAR194(.din(VAR133), .clk(clk), .VAR110(VAR56), .VAR73(VAR73),
.VAR171(), .VAR46());
VAR37 VAR123(.din(VAR119), .clk(clk), .VAR110(VAR38), .VAR73(VAR73),
.VAR171(), .VAR46());
VAR37 VAR34(.din(VAR170), .clk(clk), .VAR110(VAR159), .VAR73(VAR73),
.VAR171(), .VAR46());
VAR37 VAR122(.din(VAR118[4:0]), .clk(clk), .VAR110(VAR52[4:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR5(.din(VAR107[4:0]), .clk(clk), .VAR110(VAR97[4:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR182(.din(VAR55[4:0]), .clk(clk), .VAR110(VAR125[4:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR49(.din(VAR57[1:0]), .clk(clk), .VAR110(VAR88[1:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR135(.din(VAR47[1:0]), .clk(clk), .VAR110(VAR41[1:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR23(.din(VAR207[1:0]), .clk(clk), .VAR110(VAR60[1:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR27(.din(VAR83[4:0]), .clk(clk), .VAR110(VAR129[4:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR29(.din(VAR31[4:0]), .clk(clk), .VAR110(VAR87[4:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
assign VAR192[6:0] = {VAR88, VAR52};
assign VAR4[6:0] = {VAR88, VAR97};
assign VAR13[6:0] = {VAR88, VAR125[4:0]};
assign VAR63[6:0] = {VAR88[1:0], VAR125[4:1], 1'b1};
assign VAR205[6:0] = {VAR60, VAR129};
assign VAR136[6:0] = {VAR41, VAR87};
assign VAR209[71:0] = ~VAR16[71:0];
assign VAR138[71:0] = ~VAR190[71:0];
assign VAR154[71:0] = ~VAR189[71:0];
assign VAR152[31:0] = ~VAR22[31:0];
assign VAR139 = VAR166;
assign VAR20 = VAR167;
assign VAR130 = VAR113;
assign VAR42 = VAR205;
assign VAR177 = VAR136;
assign VAR45 = VAR77 & (VAR205[4:0] != 5'b0);
assign VAR157 = VAR181 & (VAR136[4:0] != 5'b0);
always @(negedge clk) begin
VAR139 <= VAR166;
if (VAR77 & VAR181 & (VAR205[6:0] == VAR136[6:0])) begin
VAR20 <= {72{1'VAR94}};
VAR42 <= VAR205;
VAR45 <= 1'b1;
VAR157 <= 1'b0;
end
else begin
if (VAR77 & (VAR205[4:0] != 5'b0)) begin
VAR20 <= VAR167;
VAR42 <= VAR205;
VAR45 <= 1'b1;
end
else
VAR45 <= 1'b0;
if (VAR181 & (VAR136[4:0] != 5'b0)) begin
VAR130 <= VAR113;
VAR177 <= VAR136;
VAR157 <= 1'b1;
end
else
VAR157 <= 1'b0;
end
end
assign VAR179 = (VAR143)? VAR84: VAR116;
assign VAR59 = VAR144 & ~VAR166;
assign VAR82 = VAR115 & ~VAR166;
assign VAR175 = VAR180 & ~VAR166;
assign VAR3 = VAR44 & ~VAR166;
always @ (posedge clk) begin
VAR100[1:0] <= (VAR143)? VAR100[1:0]: VAR153[1:0];
VAR9[1:0] <= VAR100[1:0];
VAR81[2:0] <= (VAR143)? VAR81[2:0]: VAR1[2:0];
VAR32[2:0] <= (VAR143)? VAR32[2:0]: VAR147[2:0];
VAR117[2:0] <= VAR32[2:0];
VAR61[1:0] <= (VAR143)? VAR61[1:0]: VAR128[2:1];
VAR150[1:0] <= (VAR143)? VAR150[1:0]: VAR165[2:1];
VAR92[1:0] <= VAR150[1:0];
VAR144 <= (VAR143)? VAR144 & VAR166: VAR127;
VAR64 <= VAR59;
VAR115 <= (VAR143)? VAR115 & VAR166: VAR7;
VAR66 <= VAR82;
VAR180 <= (VAR143)? VAR180 & VAR166: VAR149;
VAR187 <= VAR175;
VAR84 <= VAR179;
end
always @ (posedge clk) begin
VAR44 <= (VAR143)? VAR44 & VAR166: VAR96;
VAR85 <= VAR3;
VAR101[1:0] <= (VAR143)? VAR101[1:0]: VAR78[1:0];
VAR39[1:0] <= VAR101[1:0];
VAR197[1:0] <= (VAR143)? VAR197[1:0]: VAR203[1:0];
VAR93[1:0] <= (VAR143)? VAR93[1:0]: VAR163[1:0];
VAR90[1:0] <= VAR93[1:0];
end
wire VAR156 = VAR45 & (~VAR166 | ~VAR139);
wire VAR43 = VAR157 & (~VAR166 | ~VAR139);
always @(posedge clk) begin
if(VAR156)
if(VAR43)
if(VAR56) begin
@(posedge clk);
end
if(VAR38) begin
@(posedge clk);
end
if(VAR159) begin
@(posedge clk);
end
end
MODULE5 MODULE5 (
.clk (clk),
.VAR56 (VAR56),
.VAR38 (VAR38),
.VAR159 (VAR159),
.VAR192 (VAR192),
.VAR4 (VAR4),
.VAR13 (VAR13),
.VAR63 (VAR63),
.VAR16 (VAR16),
.VAR190 (VAR190),
.VAR189 (VAR189),
.VAR22 (VAR22),
.VAR156 (VAR156),
.VAR43 (VAR43),
.VAR20(VAR20),
.VAR130(VAR130),
.VAR42 (VAR42),
.VAR177 (VAR177),
.VAR3 (VAR3),
.VAR85 (VAR85),
.VAR101 (VAR101),
.VAR39 (VAR39),
.VAR197 (VAR197),
.VAR90 (VAR90),
.VAR59 (VAR59),
.VAR64 (VAR64),
.VAR81 (VAR81),
.VAR117 (VAR117),
.VAR175 (VAR175),
.VAR187 (VAR187),
.VAR61 (VAR61),
.VAR92 (VAR92),
.VAR82 (VAR82),
.VAR66 (VAR66),
.VAR100 (VAR100),
.VAR9 (VAR9),
.VAR179 (VAR179)
);
endmodule
module MODULE5(
clk,
VAR56,
VAR38,
VAR159,
VAR192,
VAR4,
VAR13,
VAR63,
VAR16,
VAR190,
VAR189,
VAR22,
VAR156,
VAR43,
VAR20,
VAR130,
VAR42,
VAR177,
VAR3,
VAR85,
VAR101,
VAR39,
VAR197,
VAR90,
VAR59,
VAR64,
VAR81,
VAR117,
VAR175,
VAR187,
VAR61,
VAR92,
VAR82,
VAR66,
VAR100,
VAR9,
VAR179);
input clk;
input VAR56;
input VAR38;
input VAR159;
input [6:0] VAR192;
input [6:0] VAR4;
input [6:0] VAR13;
input [6:0] VAR63;
output [71:0] VAR16;
output [71:0] VAR190;
output [71:0] VAR189;
output [71:0] VAR22;
reg [71:0] VAR16;
reg [71:0] VAR190;
reg [71:0] VAR189;
reg [71:0] VAR22;
input VAR156;
input VAR43;
input [71:0] VAR20;
input [71:0] VAR130;
input [6:0] VAR42;
input [6:0] VAR177;
input VAR3;
input VAR85;
input [1:0] VAR101;
input [1:0] VAR39;
input [1:0] VAR197;
input [1:0] VAR90;
input VAR59;
input VAR64;
input [2:0] VAR81;
input [2:0] VAR117;
input VAR175;
input VAR187;
input [1:0] VAR61;
input [1:0] VAR92;
input VAR82;
input VAR66;
input [1:0] VAR100;
input [1:0] VAR9;
input VAR179;
wire [71:0] VAR50;
wire [71:0] VAR95;
wire [71:0] VAR103;
wire [71:0] VAR206;
wire [71:0] VAR10;
wire [71:0] VAR195;
wire [71:0] VAR106;
wire [71:0] VAR201;
wire [71:0] VAR76;
wire [71:0] VAR71;
wire [71:0] VAR18;
wire [71:0] VAR91;
wire [71:0] VAR24;
wire [71:0] VAR19;
wire [71:0] VAR204;
wire [71:0] VAR151;
wire [71:0] VAR21;
wire [71:0] VAR2;
wire [71:0] VAR8;
wire [71:0] VAR188;
wire [71:0] VAR14;
wire [71:0] VAR11;
wire [71:0] VAR104;
wire [71:0] VAR173;
wire [71:0] VAR114;
wire [71:0] VAR161;
wire [71:0] VAR30;
wire [71:0] VAR131;
wire [71:0] VAR184;
wire [71:0] VAR134;
wire [71:0] VAR142;
wire [71:0] VAR109;
always @(posedge clk) begin
if(VAR56 | VAR38 | VAR159) begin
if(VAR192[6:5] != 2'b00) begin
end
end
end
always @(negedge clk)
if(VAR56) case(VAR192[4:0])
5'b00000: VAR16 <= VAR50;
5'b00001: VAR16 <= VAR95;
5'b00010: VAR16 <= VAR103;
5'b00011: VAR16 <= VAR206;
5'b00100: VAR16 <= VAR10;
5'b00101: VAR16 <= VAR195;
5'b00110: VAR16 <= VAR106;
5'b00111: VAR16 <= VAR201;
5'b01000: VAR16 <= VAR76;
5'b01001: VAR16 <= VAR71;
5'b01010: VAR16 <= VAR18;
5'b01011: VAR16 <= VAR91;
5'b01100: VAR16 <= VAR24;
5'b01101: VAR16 <= VAR19;
5'b01110: VAR16 <= VAR204;
5'b01111: VAR16 <= VAR151;
5'b10000: VAR16 <= VAR21;
5'b10001: VAR16 <= VAR2;
5'b10010: VAR16 <= VAR8;
5'b10011: VAR16 <= VAR188;
5'b10100: VAR16 <= VAR14;
5'b10101: VAR16 <= VAR11;
5'b10110: VAR16 <= VAR104;
5'b10111: VAR16 <= VAR173;
5'b11000: VAR16 <= VAR114;
5'b11001: VAR16 <= VAR161;
5'b11010: VAR16 <= VAR30;
5'b11011: VAR16 <= VAR131;
5'b11100: VAR16 <= VAR184;
5'b11101: VAR16 <= VAR134;
5'b11110: VAR16 <= VAR142;
5'b11111: VAR16 <= VAR109;
endcase
always @(negedge clk)
if(VAR38)
case(VAR4[4:0])
5'b00000: VAR190 <= VAR50;
5'b00001: VAR190 <= VAR95;
5'b00010: VAR190 <= VAR103;
5'b00011: VAR190 <= VAR206;
5'b00100: VAR190 <= VAR10;
5'b00101: VAR190 <= VAR195;
5'b00110: VAR190 <= VAR106;
5'b00111: VAR190 <= VAR201;
5'b01000: VAR190 <= VAR76;
5'b01001: VAR190 <= VAR71;
5'b01010: VAR190 <= VAR18;
5'b01011: VAR190 <= VAR91;
5'b01100: VAR190 <= VAR24;
5'b01101: VAR190 <= VAR19;
5'b01110: VAR190 <= VAR204;
5'b01111: VAR190 <= VAR151;
5'b10000: VAR190 <= VAR21;
5'b10001: VAR190 <= VAR2;
5'b10010: VAR190 <= VAR8;
5'b10011: VAR190 <= VAR188;
5'b10100: VAR190 <= VAR14;
5'b10101: VAR190 <= VAR11;
5'b10110: VAR190 <= VAR104;
5'b10111: VAR190 <= VAR173;
5'b11000: VAR190 <= VAR114;
5'b11001: VAR190 <= VAR161;
5'b11010: VAR190 <= VAR30;
5'b11011: VAR190 <= VAR131;
5'b11100: VAR190 <= VAR184;
5'b11101: VAR190 <= VAR134;
5'b11110: VAR190 <= VAR142;
5'b11111: VAR190 <= VAR109;
endcase
always @(negedge clk)
if(VAR159)
case(VAR13[4:0])
5'b00000: VAR189 <= VAR50;
5'b00001: VAR189 <= VAR95;
5'b00010: VAR189 <= VAR103;
5'b00011: VAR189 <= VAR206;
5'b00100: VAR189 <= VAR10;
5'b00101: VAR189 <= VAR195;
5'b00110: VAR189 <= VAR106;
5'b00111: VAR189 <= VAR201;
5'b01000: VAR189 <= VAR76;
5'b01001: VAR189 <= VAR71;
5'b01010: VAR189 <= VAR18;
5'b01011: VAR189 <= VAR91;
5'b01100: VAR189 <= VAR24;
5'b01101: VAR189 <= VAR19;
5'b01110: VAR189 <= VAR204;
5'b01111: VAR189 <= VAR151;
5'b10000: VAR189 <= VAR21;
5'b10001: VAR189 <= VAR2;
5'b10010: VAR189 <= VAR8;
5'b10011: VAR189 <= VAR188;
5'b10100: VAR189 <= VAR14;
5'b10101: VAR189 <= VAR11;
5'b10110: VAR189 <= VAR104;
5'b10111: VAR189 <= VAR173;
5'b11000: VAR189 <= VAR114;
5'b11001: VAR189 <= VAR161;
5'b11010: VAR189 <= VAR30;
5'b11011: VAR189 <= VAR131;
5'b11100: VAR189 <= VAR184;
5'b11101: VAR189 <= VAR134;
5'b11110: VAR189 <= VAR142;
5'b11111: VAR189 <= VAR109;
endcase
always @(negedge clk)
if(VAR159)
case(VAR63[4:1])
4'b0000: VAR22 <= VAR95;
4'b0001: VAR22 <= VAR206;
4'b0010: VAR22 <= VAR195;
4'b0011: VAR22 <= VAR201;
4'b0100: VAR22 <= VAR71;
4'b0101: VAR22 <= VAR91;
4'b0110: VAR22 <= VAR19;
4'b0111: VAR22 <= VAR151;
4'b1000: VAR22 <= VAR2;
4'b1001: VAR22 <= VAR188;
4'b1010: VAR22 <= VAR11;
4'b1011: VAR22 <= VAR173;
4'b1100: VAR22 <= VAR161;
4'b1101: VAR22 <= VAR131;
4'b1110: VAR22 <= VAR134;
4'b1111: VAR22 <= VAR109;
endcase
wire VAR156 = VAR156 | VAR43;
wire [4:0] VAR6 = VAR156 ? VAR42[4:0] : VAR177[4:0];
wire [71:0] VAR183 = VAR156 ? VAR20 : VAR130;
VAR86 VAR191(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b00000)),
.VAR111(VAR3),
.VAR160({1'b0,VAR197[1:0]}),
.VAR89(VAR85),
.VAR169({1'b0,VAR90[1:0]}),
.VAR183(72'b0),
.VAR108(VAR50)
);
VAR86 VAR140(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b00001)),
.VAR111(VAR3),
.VAR160({1'b0,VAR197[1:0]}),
.VAR89(VAR85),
.VAR169({1'b0,VAR90[1:0]}),
.VAR183(VAR183),
.VAR108(VAR95)
);
VAR86 VAR36(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b00010)),
.VAR111(VAR3),
.VAR160({1'b0,VAR197[1:0]}),
.VAR89(VAR85),
.VAR169({1'b0,VAR90[1:0]}),
.VAR183(VAR183),
.VAR108(VAR103)
);
VAR86 VAR40(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b00011)),
.VAR111(VAR3),
.VAR160({1'b0,VAR197[1:0]}),
.VAR89(VAR85),
.VAR169({1'b0,VAR90[1:0]}),
.VAR183(VAR183),
.VAR108(VAR206)
);
VAR86 VAR65(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b00100)),
.VAR111(VAR3),
.VAR160({1'b0,VAR197[1:0]}),
.VAR89(VAR85),
.VAR169({1'b0,VAR90[1:0]}),
.VAR183(VAR183),
.VAR108(VAR10)
);
VAR86 VAR185(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b00101)),
.VAR111(VAR3),
.VAR160({1'b0,VAR197[1:0]}),
.VAR89(VAR85),
.VAR169({1'b0,VAR90[1:0]}),
.VAR183(VAR183),
.VAR108(VAR195)
);
VAR86 VAR51(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b00110)),
.VAR111(VAR3),
.VAR160({1'b0,VAR197[1:0]}),
.VAR89(VAR85),
.VAR169({1'b0,VAR90[1:0]}),
.VAR183(VAR183),
.VAR108(VAR106)
);
VAR86 VAR124(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b00111)),
.VAR111(VAR3),
.VAR160({1'b0,VAR197[1:0]}),
.VAR89(VAR85),
.VAR169({1'b0,VAR90[1:0]}),
.VAR183(VAR183),
.VAR108(VAR201)
);
VAR86 VAR146(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b01000)),
.VAR111(VAR82),
.VAR160({1'b0,VAR81[2:1]}),
.VAR89(VAR66 & ~VAR179),
.VAR169({1'b0,VAR117[2:1]}),
.VAR183(VAR183),
.VAR108(VAR76)
);
VAR86 VAR17(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b01001)),
.VAR111(VAR82),
.VAR160({1'b0,VAR81[2:1]}),
.VAR89(VAR66 & ~VAR179),
.VAR169({1'b0,VAR117[2:1]}),
.VAR183(VAR183),
.VAR108(VAR71)
);
VAR86 VAR202(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b01010)),
.VAR111(VAR82),
.VAR160({1'b0,VAR81[2:1]}),
.VAR89(VAR66 & ~VAR179),
.VAR169({1'b0,VAR117[2:1]}),
.VAR183(VAR183),
.VAR108(VAR18)
);
VAR86 VAR75(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b01011)),
.VAR111(VAR82),
.VAR160({1'b0,VAR81[2:1]}),
.VAR89(VAR66 & ~VAR179),
.VAR169({1'b0,VAR117[2:1]}),
.VAR183(VAR183),
.VAR108(VAR91)
);
VAR86 VAR132(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b01100)),
.VAR111(VAR82),
.VAR160({1'b0,VAR81[2:1]}),
.VAR89(VAR66 & ~VAR179),
.VAR169({1'b0,VAR117[2:1]}),
.VAR183(VAR183),
.VAR108(VAR24)
);
VAR86 VAR79(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b01101)),
.VAR111(VAR82),
.VAR160({1'b0,VAR81[2:1]}),
.VAR89(VAR66 & ~VAR179),
.VAR169({1'b0,VAR117[2:1]}),
.VAR183(VAR183),
.VAR108(VAR19)
);
VAR86 VAR28(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b01110)),
.VAR111(VAR82),
.VAR160({1'b0,VAR81[2:1]}),
.VAR89(VAR66 & ~VAR179),
.VAR169({1'b0,VAR117[2:1]}),
.VAR183(VAR183),
.VAR108(VAR204)
);
VAR86 VAR158(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b01111)),
.VAR111(VAR82),
.VAR160({1'b0,VAR81[2:1]}),
.VAR89(VAR66 & ~VAR179),
.VAR169({1'b0,VAR117[2:1]}),
.VAR183(VAR183),
.VAR108(VAR151)
);
VAR86 VAR126(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b10000)),
.VAR111(VAR59),
.VAR160({VAR81[2:0]}),
.VAR89(VAR64 & ~VAR179),
.VAR169({VAR117[2:0]}),
.VAR183(VAR183),
.VAR108(VAR21)
);
VAR86 VAR98(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b10001)),
.VAR111(VAR59),
.VAR160({VAR81[2:0]}),
.VAR89(VAR64 & ~VAR179),
.VAR169({VAR117[2:0]}),
.VAR183(VAR183),
.VAR108(VAR2)
);
VAR86 VAR105(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b10010)),
.VAR111(VAR59),
.VAR160({VAR81[2:0]}),
.VAR89(VAR64 & ~VAR179),
.VAR169({VAR117[2:0]}),
.VAR183(VAR183),
.VAR108(VAR8)
);
VAR86 VAR178(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b10011)),
.VAR111(VAR59),
.VAR160({VAR81[2:0]}),
.VAR89(VAR64 & ~VAR179),
.VAR169({VAR117[2:0]}),
.VAR183(VAR183),
.VAR108(VAR188)
);
VAR86 VAR208(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b10100)),
.VAR111(VAR59),
.VAR160({VAR81[2:0]}),
.VAR89(VAR64 & ~VAR179),
.VAR169({VAR117[2:0]}),
.VAR183(VAR183),
.VAR108(VAR14)
);
VAR86 VAR48(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b10101)),
.VAR111(VAR59),
.VAR160({VAR81[2:0]}),
.VAR89(VAR64 & ~VAR179),
.VAR169({VAR117[2:0]}),
.VAR183(VAR183),
.VAR108(VAR11)
);
VAR86 VAR121(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b10110)),
.VAR111(VAR59),
.VAR160({VAR81[2:0]}),
.VAR89(VAR64 & ~VAR179),
.VAR169({VAR117[2:0]}),
.VAR183(VAR183),
.VAR108(VAR104)
);
VAR86 VAR25(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b10111)),
.VAR111(VAR59),
.VAR160({VAR81[2:0]}),
.VAR89(VAR64 & ~VAR179),
.VAR169({VAR117[2:0]}),
.VAR183(VAR183),
.VAR108(VAR173)
);
VAR86 VAR186(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b11000)),
.VAR111(VAR175),
.VAR160({1'b0,VAR61[1:0]}),
.VAR89(VAR187 & ~VAR179),
.VAR169({1'b0,VAR92[1:0]}),
.VAR183(VAR183),
.VAR108(VAR114)
);
VAR86 VAR72(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b11001)),
.VAR111(VAR175),
.VAR160({1'b0,VAR61[1:0]}),
.VAR89(VAR187 & ~VAR179),
.VAR169({1'b0,VAR92[1:0]}),
.VAR183(VAR183),
.VAR108(VAR161)
);
VAR86 VAR164(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b11010)),
.VAR111(VAR175),
.VAR160({1'b0,VAR61[1:0]}),
.VAR89(VAR187 & ~VAR179),
.VAR169({1'b0,VAR92[1:0]}),
.VAR183(VAR183),
.VAR108(VAR30)
);
VAR86 VAR69(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b11011)),
.VAR111(VAR175),
.VAR160({1'b0,VAR61[1:0]}),
.VAR89(VAR187 & ~VAR179),
.VAR169({1'b0,VAR92[1:0]}),
.VAR183(VAR183),
.VAR108(VAR131)
);
VAR86 VAR162(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b11100)),
.VAR111(VAR175),
.VAR160({1'b0,VAR61[1:0]}),
.VAR89(VAR187 & ~VAR179),
.VAR169({1'b0,VAR92[1:0]}),
.VAR183(VAR183),
.VAR108(VAR184)
);
VAR86 VAR210(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b11101)),
.VAR111(VAR175),
.VAR160({1'b0,VAR61[1:0]}),
.VAR89(VAR187 & ~VAR179),
.VAR169({1'b0,VAR92[1:0]}),
.VAR183(VAR183),
.VAR108(VAR134)
);
VAR86 VAR68(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b11110)),
.VAR111(VAR175),
.VAR160({1'b0,VAR61[1:0]}),
.VAR89(VAR187 & ~VAR179),
.VAR169({1'b0,VAR92[1:0]}),
.VAR183(VAR183),
.VAR108(VAR142)
);
VAR86 VAR54(
.clk(clk),
.VAR156(VAR156 & (VAR6 == 5'b11111)),
.VAR111(VAR175),
.VAR160({1'b0,VAR61[1:0]}),
.VAR89(VAR187 & ~VAR179),
.VAR169({1'b0,VAR92[1:0]}),
.VAR183(VAR183),
.VAR108(VAR109)
);
endmodule
module MODULE2(VAR46, VAR209, VAR138,
VAR154, VAR152, VAR199, VAR74, VAR171, VAR73,
VAR143, VAR166, VAR67, VAR53, VAR155,
VAR70, VAR99, VAR120, VAR62,
VAR77, VAR181, VAR102, VAR193,
VAR167, VAR113, VAR141, VAR137,
VAR1, VAR147, VAR128,
VAR165, VAR149, VAR7,
VAR127, VAR116, VAR153,
VAR203, VAR163, VAR96,
VAR78);
input VAR199;
input VAR74;
input VAR171;
input VAR73;
input VAR143;
input VAR166;
input [1:0] VAR67;
input [4:0] VAR53;
input [4:0] VAR155;
input [4:0] VAR70;
input VAR99;
input VAR120;
input VAR62;
input VAR77;
input VAR181;
input [4:0] VAR102;
input [4:0] VAR193;
input [71:0] VAR167;
input [71:0] VAR113;
input [1:0] VAR141;
input [1:0] VAR137;
input [2:0] VAR1;
input [2:0] VAR147;
input [2:1] VAR128;
input [2:1] VAR165;
input VAR149;
input VAR7;
input VAR127;
input VAR116;
input [1:0] VAR153;
input [1:0] VAR203;
input [1:0] VAR163;
input VAR96;
input [1:0] VAR78;
output VAR46;
output [71:0] VAR209;
output [71:0] VAR138;
output [71:0] VAR154;
output [31:0] VAR152;
wire [71:0] VAR16;
wire [71:0] VAR190;
wire [71:0] VAR189;
wire [71:0] VAR22;
wire [1:0] VAR60;
wire [1:0] VAR41;
wire [4:0] VAR129;
wire [4:0] VAR87;
wire [1:0] VAR88;
wire VAR56;
wire VAR38;
wire VAR159;
wire [4:0] VAR52;
wire [4:0] VAR97;
wire [4:0] VAR125;
wire [6:0] VAR192;
wire [6:0] VAR4;
wire [6:0] VAR13;
wire [6:0] VAR63;
wire [6:0] VAR205;
wire [6:0] VAR136;
reg [1:0] VAR100;
reg [1:0] VAR9;
reg [2:0] VAR81;
reg [2:0] VAR32;
reg [2:0] VAR117;
reg [1:0] VAR61;
reg [1:0] VAR150;
reg [1:0] VAR92;
reg VAR144;
reg VAR64;
reg VAR180;
reg VAR187;
reg VAR115;
reg VAR66;
reg VAR84;
reg VAR44;
reg VAR85;
reg [1:0] VAR101;
reg [1:0] VAR39;
reg [1:0] VAR197;
reg [1:0] VAR93;
reg [1:0] VAR90;
reg [71:0] VAR20;
reg [71:0] VAR130;
reg [6:0] VAR42;
reg [6:0] VAR177;
reg VAR45;
reg VAR157;
reg VAR139;
wire clk;
wire VAR133;
wire VAR119;
wire VAR170;
wire [4:0] VAR118;
wire [4:0] VAR107;
wire [4:0] VAR55;
wire [1:0] VAR57;
wire [1:0] VAR47;
wire [1:0] VAR207;
wire [4:0] VAR83;
wire [4:0] VAR31;
wire VAR179;
wire VAR3;
wire VAR59;
wire VAR175;
wire VAR82;
wire VAR156;
wire VAR43;
assign clk = VAR199;
assign {VAR133, VAR119, VAR170, VAR118[4:0], VAR107[4:0], VAR55[4:0],
VAR57[1:0], VAR47[1:0], VAR207[1:0], VAR83[4:0], VAR31[4:0]} = (
VAR143 ? {VAR56, VAR38, VAR159,
VAR52[4:0], VAR97[4:0], VAR125[4:0],
VAR88[1:0], VAR41[1:0], VAR60[1:0],
VAR129[4:0], VAR87[4:0]} : {VAR99,
VAR120, VAR62, VAR53[4:0],
VAR155[4:0], VAR70[4:0], VAR67[1:0],
VAR137[1:0], VAR141[1:0], VAR102[4:0],
VAR193[4:0]});
assign VAR192[6:0] = {VAR88, VAR52};
assign VAR4[6:0] = {VAR88, VAR97};
assign VAR13[6:0] = {VAR88, VAR125[4:0]};
assign VAR63[6:0] = {VAR88[1:0], VAR125[4:1], 1'b1};
assign VAR205[6:0] = {VAR60, VAR129};
assign VAR136[6:0] = {VAR41, VAR87};
assign VAR209[71:0] = (~VAR16[71:0]);
assign VAR138[71:0] = (~VAR190[71:0]);
assign VAR154[71:0] = (~VAR189[71:0]);
assign VAR152[31:0] = (~VAR22[31:0]);
assign VAR179 = (VAR143 ? VAR84 :
VAR116);
assign VAR59 = (VAR144 & (~VAR166));
assign VAR82 = (VAR115 & (~VAR166));
assign VAR175 = (VAR180 & (~VAR166));
assign VAR3 = (VAR44 & (~VAR166));
assign VAR156 = (VAR45 & ((~VAR166) | (~
VAR139)));
assign VAR43 = (VAR157 & ((~VAR166) | (~
VAR139)));
VAR37 VAR194(
.din (VAR133),
.clk (clk),
.VAR110 (VAR56),
.VAR73 (VAR73));
VAR37 VAR123(
.din (VAR119),
.clk (clk),
.VAR110 (VAR38),
.VAR73 (VAR73));
VAR37 VAR34(
.din (VAR170),
.clk (clk),
.VAR110 (VAR159),
.VAR73 (VAR73));
VAR37 #(5) VAR122(
.din (VAR118[4:0]),
.clk (clk),
.VAR110 (VAR52[4:0]),
.VAR73 (VAR73));
VAR37 #(5) VAR5(
.din (VAR107[4:0]),
.clk (clk),
.VAR110 (VAR97[4:0]),
.VAR73 (VAR73));
VAR37 #(5) VAR182(
.din (VAR55[4:0]),
.clk (clk),
.VAR110 (VAR125[4:0]),
.VAR73 (VAR73));
VAR37 #(2) VAR49(
.din (VAR57[1:0]),
.clk (clk),
.VAR110 (VAR88[1:0]),
.VAR73 (VAR73));
VAR37 #(2) VAR135(
.din (VAR47[1:0]),
.clk (clk),
.VAR110 (VAR41[1:0]),
.VAR73 (VAR73));
VAR37 #(2) VAR23(
.din (VAR207[1:0]),
.clk (clk),
.VAR110 (VAR60[1:0]),
.VAR73 (VAR73));
VAR37 #(5) VAR27(
.din (VAR83[4:0]),
.clk (clk),
.VAR110 (VAR129[4:0]),
.VAR73 (VAR73));
VAR37 #(5) VAR29(
.din (VAR31[4:0]),
.clk (clk),
.VAR110 (VAR87[4:0]),
.VAR73 (VAR73));
MODULE5 MODULE5(
.clk (clk),
.VAR56 (VAR56),
.VAR38 (VAR38),
.VAR159 (VAR159),
.VAR192 (VAR192),
.VAR4 (VAR4),
.VAR13 (VAR13),
.VAR63 (VAR63),
.VAR16 (VAR16),
.VAR190 (VAR190),
.VAR189 (VAR189),
.VAR22 (VAR22),
.VAR156 (VAR156),
.VAR43 (VAR43),
.VAR20 (VAR20),
.VAR130 (VAR130),
.VAR42 (VAR42),
.VAR177 (VAR177),
.VAR3 (VAR3),
.VAR85 (VAR85),
.VAR101 (VAR101),
.VAR39 (VAR39),
.VAR197 (VAR197),
.VAR90 (VAR90),
.VAR59 (VAR59),
.VAR64 (VAR64),
.VAR81 (VAR81),
.VAR117 (VAR117),
.VAR175 (VAR175),
.VAR187 (VAR187),
.VAR61 (VAR61),
.VAR92 (VAR92),
.VAR82 (VAR82),
.VAR66 (VAR66),
.VAR100 (VAR100),
.VAR9 (VAR9),
.VAR179 (VAR179));
always @(negedge clk) begin
VAR139 <= VAR166;
if ((VAR77 & VAR181) & (VAR205[6:0] ==
VAR136[6:0])) begin
VAR20 <= {72 {1'VAR94}};
VAR42 <= VAR205;
VAR45 <= 1'b1;
VAR157 <= 1'b0;
end
else
begin
if (VAR77 & (VAR205[4:0] != 5'b0)) begin
VAR20 <= VAR167;
VAR42 <= VAR205;
VAR45 <= 1'b1;
end
else begin
VAR45 <= 1'b0;
end
if (VAR181 & (VAR136[4:0] != 5'b0)) begin
VAR130 <= VAR113;
VAR177 <= VAR136;
VAR157 <= 1'b1;
end
else begin
VAR157 <= 1'b0;
end
end
end
always @(posedge clk) begin
VAR100[1:0] <= (VAR143 ? VAR100[1:0] :
VAR153[1:0]);
VAR9[1:0] <= VAR100[1:0];
VAR81[2:0] <= (VAR143 ? VAR81[2:0] :
VAR1[2:0]);
VAR32[2:0] <= (VAR143 ? VAR32[2:0] :
VAR147[2:0]);
VAR117[2:0] <= VAR32[2:0];
VAR61[1:0] <= (VAR143 ? VAR61[1:0] :
VAR128[2:1]);
VAR150[1:0] <= (VAR143 ? VAR150[1:0] :
VAR165[2:1]);
VAR92[1:0] <= VAR150[1:0];
VAR144 <= (VAR143 ? (VAR144 & VAR166) :
VAR127);
VAR64 <= VAR59;
VAR115 <= (VAR143 ? (VAR115 & VAR166) : VAR7
);
VAR66 <= VAR82;
VAR180 <= (VAR143 ? (VAR180 & VAR166) :
VAR149);
VAR187 <= VAR175;
VAR84 <= VAR179;
end
always @(posedge clk) begin
VAR44 <= (VAR143 ? (VAR44 & VAR166) :
VAR96);
VAR85 <= VAR3;
VAR101[1:0] <= (VAR143 ? VAR101[1:0] :
VAR78[1:0]);
VAR39[1:0] <= VAR101[1:0];
VAR197[1:0] <= (VAR143 ? VAR197[1:0] : VAR203[1:0]);
VAR93[1:0] <= (VAR143 ? VAR93[1:0] : VAR163[1:0]);
VAR90[1:0] <= VAR93[1:0];
end
endmodule
module MODULE5(clk, VAR56, VAR38, VAR159,
VAR192, VAR4, VAR13, VAR63, VAR16,
VAR190, VAR189, VAR22, VAR156,
VAR43, VAR20, VAR130, VAR42,
VAR177, VAR3, VAR85, VAR101,
VAR39, VAR197, VAR90, VAR59, VAR64,
VAR81, VAR117, VAR175, VAR187, VAR61,
VAR92, VAR82, VAR66, VAR100, VAR9,
VAR179);
input clk;
input VAR56;
input VAR38;
input VAR159;
input [6:0] VAR192;
input [6:0] VAR4;
input [6:0] VAR13;
input [6:0] VAR63;
output [71:0] VAR16;
output [71:0] VAR190;
output [71:0] VAR189;
output [71:0] VAR22;
input VAR156;
input VAR43;
input [71:0] VAR20;
input [71:0] VAR130;
input [6:0] VAR42;
input [6:0] VAR177;
input VAR3;
input VAR85;
input [1:0] VAR101;
input [1:0] VAR39;
input [1:0] VAR197;
input [1:0] VAR90;
input VAR59;
input VAR64;
input [2:0] VAR81;
input [2:0] VAR117;
input VAR175;
input VAR187;
input [1:0] VAR61;
input [1:0] VAR92;
input VAR82;
input VAR66;
input [1:0] VAR100;
input [1:0] VAR9;
input VAR179;
reg [71:0] VAR16;
reg [71:0] VAR190;
reg [71:0] VAR189;
reg [71:0] VAR22;
wire [71:0] VAR50;
wire [71:0] VAR95;
wire [71:0] VAR103;
wire [71:0] VAR206;
wire [71:0] VAR10;
wire [71:0] VAR195;
wire [71:0] VAR106;
wire [71:0] VAR201;
wire [71:0] VAR76;
wire [71:0] VAR71;
wire [71:0] VAR18;
wire [71:0] VAR91;
wire [71:0] VAR24;
wire [71:0] VAR19;
wire [71:0] VAR204;
wire [71:0] VAR151;
wire [71:0] VAR21;
wire [71:0] VAR2;
wire [71:0] VAR8;
wire [71:0] VAR188;
wire [71:0] VAR14;
wire [71:0] VAR11;
wire [71:0] VAR104;
wire [71:0] VAR173;
wire [71:0] VAR114;
wire [71:0] VAR161;
wire [71:0] VAR30;
wire [71:0] VAR131;
wire [71:0] VAR184;
wire [71:0] VAR134;
wire [71:0] VAR142;
wire [71:0] VAR109;
wire VAR156;
wire [4:0] VAR6;
wire [71:0] VAR183;
wire [127:0] VAR200 = (VAR156 << {VAR42[4:0],VAR42[6:5]});
wire [127:0] VAR196 = (VAR43 << {VAR177[4:0],VAR177[6:5]});
wire [127:0] VAR15 = VAR200 | VAR196;
wire [3:0] VAR112 = VAR156 << VAR42[6:5];
wire [71:0] VAR12 = VAR112[0] ? VAR20 : VAR130;
wire [71:0] VAR80 = VAR112[1] ? VAR20 : VAR130;
wire [71:0] VAR35 = VAR112[2] ? VAR20 : VAR130;
wire [71:0] VAR174 = VAR112[3] ? VAR20 : VAR130;
VAR86 VAR191(
.clk (clk),
.VAR15 (VAR15[3:0]),
.VAR111 (VAR3),
.VAR160 ({VAR101, 1'b0, VAR197[1:0]}),
.VAR89 (VAR85),
.VAR169 ({VAR39, 1'b0, VAR90[1:0]}),
.VAR12 (72'b0),
.VAR80 (72'b0),
.VAR35 (72'b0),
.VAR174 (72'b0),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR50));
VAR86 VAR140(
.clk (clk),
.VAR15 (VAR15[7:4]),
.VAR111 (VAR3),
.VAR160 ({VAR101, 1'b0, VAR197[1:0]}),
.VAR89 (VAR85),
.VAR169 ({VAR39, 1'b0, VAR90[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR95));
VAR86 VAR36(
.clk (clk),
.VAR15 (VAR15[11:8]),
.VAR111 (VAR3),
.VAR160 ({VAR101, 1'b0, VAR197[1:0]}),
.VAR89 (VAR85),
.VAR169 ({VAR39, 1'b0, VAR90[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR103));
VAR86 VAR40(
.clk (clk),
.VAR15 (VAR15[15:12]),
.VAR111 (VAR3),
.VAR160 ({VAR101, 1'b0, VAR197[1:0]}),
.VAR89 (VAR85),
.VAR169 ({VAR39, 1'b0, VAR90[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR206));
VAR86 VAR65(
.clk (clk),
.VAR15 (VAR15[19:16]),
.VAR111 (VAR3),
.VAR160 ({VAR101, 1'b0, VAR197[1:0]}),
.VAR89 (VAR85),
.VAR169 ({VAR39, 1'b0, VAR90[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR10));
VAR86 VAR185(
.clk (clk),
.VAR15 (VAR15[23:20]),
.VAR111 (VAR3),
.VAR160 ({VAR101, 1'b0, VAR197[1:0]}),
.VAR89 (VAR85),
.VAR169 ({VAR39, 1'b0, VAR90[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR195));
VAR86 VAR51(
.clk (clk),
.VAR15 (VAR15[27:24]),
.VAR111 (VAR3),
.VAR160 ({VAR101, 1'b0, VAR197[1:0]}),
.VAR89 (VAR85),
.VAR169 ({VAR39, 1'b0, VAR90[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR106));
VAR86 VAR124(
.clk (clk),
.VAR15 (VAR15[31:28]),
.VAR111 (VAR3),
.VAR160 ({VAR101, 1'b0, VAR197[1:0]}),
.VAR89 (VAR85),
.VAR169 ({VAR39, 1'b0, VAR90[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR201));
VAR86 VAR146(
.clk (clk),
.VAR15 (VAR15[35:32]),
.VAR111 (VAR82),
.VAR160 ({VAR100, 1'b0, VAR81[2:1]}),
.VAR89 ((VAR66 & (~VAR179))),
.VAR169 ({VAR9,1'b0, VAR117[2:1]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR76));
VAR86 VAR17(
.clk (clk),
.VAR15 (VAR15[39:36]),
.VAR111 (VAR82),
.VAR160 ({VAR100, 1'b0, VAR81[2:1]}),
.VAR89 ((VAR66 & (~VAR179))),
.VAR169 ({VAR9,1'b0, VAR117[2:1]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR71));
VAR86 VAR202(
.clk (clk),
.VAR15 (VAR15[43:40]),
.VAR111 (VAR82),
.VAR160 ({VAR100, 1'b0, VAR81[2:1]}),
.VAR89 ((VAR66 & (~VAR179))),
.VAR169 ({VAR9,1'b0, VAR117[2:1]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR18));
VAR86 VAR75(
.clk (clk),
.VAR15 (VAR15[47:44]),
.VAR111 (VAR82),
.VAR160 ({VAR100, 1'b0, VAR81[2:1]}),
.VAR89 ((VAR66 & (~VAR179))),
.VAR169 ({VAR9,1'b0, VAR117[2:1]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR91));
VAR86 VAR132(
.clk (clk),
.VAR15 (VAR15[51:48]),
.VAR111 (VAR82),
.VAR160 ({VAR100, 1'b0, VAR81[2:1]}),
.VAR89 ((VAR66 & (~VAR179))),
.VAR169 ({VAR9,1'b0, VAR117[2:1]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR24));
VAR86 VAR79(
.clk (clk),
.VAR15 (VAR15[55:52]),
.VAR111 (VAR82),
.VAR160 ({VAR100, 1'b0, VAR81[2:1]}),
.VAR89 ((VAR66 & (~VAR179))),
.VAR169 ({VAR9,1'b0, VAR117[2:1]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR19));
VAR86 VAR28(
.clk (clk),
.VAR15 (VAR15[59:56]),
.VAR111 (VAR82),
.VAR160 ({VAR100, 1'b0, VAR81[2:1]}),
.VAR89 ((VAR66 & (~VAR179))),
.VAR169 ({VAR9,1'b0, VAR117[2:1]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR204));
VAR86 VAR158(
.clk (clk),
.VAR15 (VAR15[63:60]),
.VAR111 (VAR82),
.VAR160 ({VAR100, 1'b0, VAR81[2:1]}),
.VAR89 ((VAR66 & (~VAR179))),
.VAR169 ({VAR9,1'b0, VAR117[2:1]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR151));
VAR86 VAR126(
.clk (clk),
.VAR15 (VAR15[67:64]),
.VAR111 (VAR59),
.VAR160 ({VAR100, VAR81[2:0]}),
.VAR89 ((VAR64 & (~VAR179))),
.VAR169 ({VAR9, VAR117[2:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR21));
VAR86 VAR98(
.clk (clk),
.VAR15 (VAR15[71:68]),
.VAR111 (VAR59),
.VAR160 ({VAR100, VAR81[2:0]}),
.VAR89 ((VAR64 & (~VAR179))),
.VAR169 ({VAR9, VAR117[2:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR2));
VAR86 VAR105(
.clk (clk),
.VAR15 (VAR15[75:72]),
.VAR111 (VAR59),
.VAR160 ({VAR100, VAR81[2:0]}),
.VAR89 ((VAR64 & (~VAR179))),
.VAR169 ({VAR9, VAR117[2:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR8));
VAR86 VAR178(
.clk (clk),
.VAR15 (VAR15[79:76]),
.VAR111 (VAR59),
.VAR160 ({VAR100, VAR81[2:0]}),
.VAR89 ((VAR64 & (~VAR179))),
.VAR169 ({VAR9, VAR117[2:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR188));
VAR86 VAR208(
.clk (clk),
.VAR15 (VAR15[83:80]),
.VAR111 (VAR59),
.VAR160 ({VAR100, VAR81[2:0]}),
.VAR89 ((VAR64 & (~VAR179))),
.VAR169 ({VAR9, VAR117[2:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR14));
VAR86 VAR48(
.clk (clk),
.VAR15 (VAR15[87:84]),
.VAR111 (VAR59),
.VAR160 ({VAR100, VAR81[2:0]}),
.VAR89 ((VAR64 & (~VAR179))),
.VAR169 ({VAR9, VAR117[2:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR11));
VAR86 VAR121(
.clk (clk),
.VAR15 (VAR15[91:88]),
.VAR111 (VAR59),
.VAR160 ({VAR100, VAR81[2:0]}),
.VAR89 ((VAR64 & (~VAR179))),
.VAR169 ({VAR9, VAR117[2:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR104));
VAR86 VAR25(
.clk (clk),
.VAR15 (VAR15[95:92]),
.VAR111 (VAR59),
.VAR160 ({VAR100, VAR81[2:0]}),
.VAR89 ((VAR64 & (~VAR179))),
.VAR169 ({VAR9, VAR117[2:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR173));
VAR86 VAR186(
.clk (clk),
.VAR15 (VAR15[99:96]),
.VAR111 (VAR175),
.VAR160 ({VAR100[1:0], 1'b0, VAR61[1:0]}),
.VAR89 ((VAR187 & (~VAR179))),
.VAR169 ({VAR9[1:0], 1'b0, VAR92[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR114));
VAR86 VAR72(
.clk (clk),
.VAR15 (VAR15[103:100]),
.VAR111 (VAR175),
.VAR160 ({VAR100[1:0], 1'b0, VAR61[1:0]}),
.VAR89 ((VAR187 & (~VAR179))),
.VAR169 ({VAR9[1:0], 1'b0, VAR92[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR161));
VAR86 VAR164(
.clk (clk),
.VAR15 (VAR15[107:104]),
.VAR111 (VAR175),
.VAR160 ({VAR100[1:0], 1'b0, VAR61[1:0]}),
.VAR89 ((VAR187 & (~VAR179))),
.VAR169 ({VAR9[1:0], 1'b0, VAR92[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR30));
VAR86 VAR69(
.clk (clk),
.VAR15 (VAR15[111:108]),
.VAR111 (VAR175),
.VAR160 ({VAR100[1:0], 1'b0, VAR61[1:0]}),
.VAR89 ((VAR187 & (~VAR179))),
.VAR169 ({VAR9[1:0], 1'b0, VAR92[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR131));
VAR86 VAR162(
.clk (clk),
.VAR15 (VAR15[115:112]),
.VAR111 (VAR175),
.VAR160 ({VAR100[1:0], 1'b0, VAR61[1:0]}),
.VAR89 ((VAR187 & (~VAR179))),
.VAR169 ({VAR9[1:0], 1'b0, VAR92[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR184));
VAR86 VAR210(
.clk (clk),
.VAR15 (VAR15[119:116]),
.VAR111 (VAR175),
.VAR160 ({VAR100[1:0], 1'b0, VAR61[1:0]}),
.VAR89 ((VAR187 & (~VAR179))),
.VAR169 ({VAR9[1:0], 1'b0, VAR92[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR134));
VAR86 VAR68(
.clk (clk),
.VAR15 (VAR15[123:120]),
.VAR111 (VAR175),
.VAR160 ({VAR100[1:0], 1'b0, VAR61[1:0]}),
.VAR89 ((VAR187 & (~VAR179))),
.VAR169 ({VAR9[1:0], 1'b0, VAR92[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR142));
VAR86 VAR54(
.clk (clk),
.VAR15 (VAR15[127:124]),
.VAR111 (VAR175),
.VAR160 ({VAR100[1:0], 1'b0, VAR61[1:0]}),
.VAR89 ((VAR187 & (~VAR179))),
.VAR169 ({VAR9[1:0], 1'b0, VAR92[1:0]}),
.VAR12 (VAR12),
.VAR80 (VAR80),
.VAR35 (VAR35),
.VAR174 (VAR174),
.VAR148 (VAR192[6:5]),
.VAR108 (VAR109));
always @(negedge clk) if (VAR56) begin
case (VAR192[4:0])
5'b0:
VAR16 <= VAR50;
5'b1:
VAR16 <= VAR95;
5'b00010:
VAR16 <= VAR103;
5'b00011:
VAR16 <= VAR206;
5'b00100:
VAR16 <= VAR10;
5'b00101:
VAR16 <= VAR195;
5'b00110:
VAR16 <= VAR106;
5'b00111:
VAR16 <= VAR201;
5'b01000:
VAR16 <= VAR76;
5'b01001:
VAR16 <= VAR71;
5'b01010:
VAR16 <= VAR18;
5'b01011:
VAR16 <= VAR91;
5'b01100:
VAR16 <= VAR24;
5'b01101:
VAR16 <= VAR19;
5'b01110:
VAR16 <= VAR204;
5'b01111:
VAR16 <= VAR151;
5'b10000:
VAR16 <= VAR21;
5'b10001:
VAR16 <= VAR2;
5'b10010:
VAR16 <= VAR8;
5'b10011:
VAR16 <= VAR188;
5'b10100:
VAR16 <= VAR14;
5'b10101:
VAR16 <= VAR11;
5'b10110:
VAR16 <= VAR104;
5'b10111:
VAR16 <= VAR173;
5'b11000:
VAR16 <= VAR114;
5'b11001:
VAR16 <= VAR161;
5'b11010:
VAR16 <= VAR30;
5'b11011:
VAR16 <= VAR131;
5'b11100:
VAR16 <= VAR184;
5'b11101:
VAR16 <= VAR134;
5'b11110:
VAR16 <= VAR142;
5'b11111:
VAR16 <= VAR109;
endcase
end
always @(negedge clk) if (VAR38) begin
case (VAR4[4:0])
5'b0:
VAR190 <= VAR50;
5'b1:
VAR190 <= VAR95;
5'b00010:
VAR190 <= VAR103;
5'b00011:
VAR190 <= VAR206;
5'b00100:
VAR190 <= VAR10;
5'b00101:
VAR190 <= VAR195;
5'b00110:
VAR190 <= VAR106;
5'b00111:
VAR190 <= VAR201;
5'b01000:
VAR190 <= VAR76;
5'b01001:
VAR190 <= VAR71;
5'b01010:
VAR190 <= VAR18;
5'b01011:
VAR190 <= VAR91;
5'b01100:
VAR190 <= VAR24;
5'b01101:
VAR190 <= VAR19;
5'b01110:
VAR190 <= VAR204;
5'b01111:
VAR190 <= VAR151;
5'b10000:
VAR190 <= VAR21;
5'b10001:
VAR190 <= VAR2;
5'b10010:
VAR190 <= VAR8;
5'b10011:
VAR190 <= VAR188;
5'b10100:
VAR190 <= VAR14;
5'b10101:
VAR190 <= VAR11;
5'b10110:
VAR190 <= VAR104;
5'b10111:
VAR190 <= VAR173;
5'b11000:
VAR190 <= VAR114;
5'b11001:
VAR190 <= VAR161;
5'b11010:
VAR190 <= VAR30;
5'b11011:
VAR190 <= VAR131;
5'b11100:
VAR190 <= VAR184;
5'b11101:
VAR190 <= VAR134;
5'b11110:
VAR190 <= VAR142;
5'b11111:
VAR190 <= VAR109;
endcase
end
always @(negedge clk) if (VAR159) begin
case (VAR13[4:0])
5'b0:
VAR189 <= VAR50;
5'b1:
VAR189 <= VAR95;
5'b00010:
VAR189 <= VAR103;
5'b00011:
VAR189 <= VAR206;
5'b00100:
VAR189 <= VAR10;
5'b00101:
VAR189 <= VAR195;
5'b00110:
VAR189 <= VAR106;
5'b00111:
VAR189 <= VAR201;
5'b01000:
VAR189 <= VAR76;
5'b01001:
VAR189 <= VAR71;
5'b01010:
VAR189 <= VAR18;
5'b01011:
VAR189 <= VAR91;
5'b01100:
VAR189 <= VAR24;
5'b01101:
VAR189 <= VAR19;
5'b01110:
VAR189 <= VAR204;
5'b01111:
VAR189 <= VAR151;
5'b10000:
VAR189 <= VAR21;
5'b10001:
VAR189 <= VAR2;
5'b10010:
VAR189 <= VAR8;
5'b10011:
VAR189 <= VAR188;
5'b10100:
VAR189 <= VAR14;
5'b10101:
VAR189 <= VAR11;
5'b10110:
VAR189 <= VAR104;
5'b10111:
VAR189 <= VAR173;
5'b11000:
VAR189 <= VAR114;
5'b11001:
VAR189 <= VAR161;
5'b11010:
VAR189 <= VAR30;
5'b11011:
VAR189 <= VAR131;
5'b11100:
VAR189 <= VAR184;
5'b11101:
VAR189 <= VAR134;
5'b11110:
VAR189 <= VAR142;
5'b11111:
VAR189 <= VAR109;
endcase
end
always @(negedge clk) if (VAR159) begin
case (VAR63[4:1])
4'b0:
VAR22 <= VAR95;
4'b1:
VAR22 <= VAR206;
4'b0010:
VAR22 <= VAR195;
4'b0011:
VAR22 <= VAR201;
4'b0100:
VAR22 <= VAR71;
4'b0101:
VAR22 <= VAR91;
4'b0110:
VAR22 <= VAR19;
4'b0111:
VAR22 <= VAR151;
4'b1000:
VAR22 <= VAR2;
4'b1001:
VAR22 <= VAR188;
4'b1010:
VAR22 <= VAR11;
4'b1011:
VAR22 <= VAR173;
4'b1100:
VAR22 <= VAR161;
4'b1101:
VAR22 <= VAR131;
4'b1110:
VAR22 <= VAR134;
4'b1111:
VAR22 <= VAR109;
endcase
end
endmodule
module MODULE2 (
VAR46, VAR209, VAR138,
VAR154, VAR152,
VAR199, VAR74, VAR171, VAR73, VAR143, VAR166, VAR67,
VAR53, VAR155, VAR70, VAR99,
VAR120, VAR62, VAR77, VAR181,
VAR102, VAR193, VAR167, VAR113,
VAR141, VAR137, VAR1,
VAR147, VAR128, VAR165,
VAR149, VAR7, VAR127,
VAR116, VAR153, VAR203,
VAR163, VAR96, VAR78
) ;
input VAR199;
input VAR74;
input VAR171;
input VAR73;
input VAR143;
input VAR166;
input [1:0] VAR67; input [4:0] VAR53; input [4:0] VAR155;
input [4:0] VAR70;
input VAR99; input VAR120;
input VAR62;
input VAR77; input VAR181;
input [4:0] VAR102; input [4:0] VAR193; input [71:0] VAR167; input [71:0] VAR113; input [1:0] VAR141; input [1:0] VAR137;
input [2:0] VAR1; input [2:0] VAR147; input [2:1] VAR128; input [2:1] VAR165; input VAR149;
input VAR7;
input VAR127;
input VAR116;
input [1:0] VAR153;
input [1:0] VAR203; input [1:0] VAR163; input VAR96;
input [1:0] VAR78;
output VAR46;
output [71:0] VAR209;
output [71:0] VAR138;
output [71:0] VAR154;
output [31:0] VAR152;
reg [71:0] VAR16;
reg [71:0] VAR190;
reg [71:0] VAR189;
reg [71:0] VAR22;
reg [71:0] VAR145 [127:0]; reg [71:0] VAR172[255:0]; reg [71:0] VAR198[127:0]; reg [71:0] VAR26[127:0]; reg [71:0] VAR168[127:0]; reg [6:0] VAR176;
reg [7:0] VAR58;
reg [5:0] VAR33;
wire [1:0] VAR60; wire [1:0] VAR41; wire [4:0] VAR129; wire [4:0] VAR87; wire [1:0] VAR88; wire VAR56; wire VAR38;
wire VAR159;
wire [4:0] VAR52; wire [4:0] VAR97;
wire [4:0] VAR125;
wire [6:0] VAR192; wire [6:0] VAR4; wire [6:0] VAR13;
wire [6:0] VAR63;
wire [6:0] VAR205;
wire [6:0] VAR136;
reg [1:0] VAR100;
reg [1:0] VAR9;
reg [2:0] VAR81;
reg [2:0] VAR32;
reg [2:0] VAR117;
reg [1:0] VAR61;
reg [1:0] VAR150;
reg [1:0] VAR92;
reg VAR144;
reg VAR64;
reg VAR180;
reg VAR187;
reg VAR115;
reg VAR66;
reg VAR84;
reg VAR44;
reg VAR85;
reg [1:0] VAR101;
reg [1:0] VAR39;
reg [1:0] VAR197,
VAR93,
VAR90;
reg [71:0] VAR20;
reg VAR45;
reg [6:0] VAR42;
reg [71:0] VAR130;
reg VAR157;
reg [6:0] VAR177;
reg VAR139;
wire VAR73;
wire clk;
assign clk = VAR199 & VAR74;
wire VAR133;
wire VAR119;
wire VAR170;
wire [4:0] VAR118;
wire [4:0] VAR107;
wire [4:0] VAR55;
wire [1:0] VAR57;
wire [1:0] VAR47;
wire [1:0] VAR207;
wire [4:0] VAR83;
wire [4:0] VAR31;
wire VAR179;
wire VAR3;
wire VAR59;
wire VAR175;
wire VAR82;
assign {VAR133,VAR119,VAR170,VAR118[4:0],VAR107[4:0],VAR55[4:0],VAR57[1:0],VAR47[1:0],VAR207[1:0],
VAR83[4:0], VAR31[4:0]} = (VAR143)?
{VAR56,VAR38,VAR159,VAR52[4:0],VAR97[4:0],
VAR125[4:0],VAR88[1:0],VAR41[1:0],VAR60[1:0],
VAR129[4:0],VAR87[4:0]}:
{VAR99,VAR120,VAR62,VAR53[4:0],VAR155[4:0],
VAR70[4:0],VAR67[1:0],VAR137[1:0],VAR141[1:0],
VAR102[4:0],VAR193[4:0]};
VAR37 VAR194(.din(VAR133), .clk(clk), .VAR110(VAR56), .VAR73(VAR73),
.VAR171(), .VAR46());
VAR37 VAR123(.din(VAR119), .clk(clk), .VAR110(VAR38), .VAR73(VAR73),
.VAR171(), .VAR46());
VAR37 VAR34(.din(VAR170), .clk(clk), .VAR110(VAR159), .VAR73(VAR73),
.VAR171(), .VAR46());
VAR37 VAR122(.din(VAR118[4:0]), .clk(clk), .VAR110(VAR52[4:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR5(.din(VAR107[4:0]), .clk(clk), .VAR110(VAR97[4:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR182(.din(VAR55[4:0]), .clk(clk), .VAR110(VAR125[4:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR49(.din(VAR57[1:0]), .clk(clk), .VAR110(VAR88[1:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR135(.din(VAR47[1:0]), .clk(clk), .VAR110(VAR41[1:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR23(.din(VAR207[1:0]), .clk(clk), .VAR110(VAR60[1:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR27(.din(VAR83[4:0]), .clk(clk), .VAR110(VAR129[4:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
VAR37 VAR29(.din(VAR31[4:0]), .clk(clk), .VAR110(VAR87[4:0]), .VAR73(VAR73),
.VAR171(),.VAR46());
assign VAR192[6:0] = {VAR88, VAR52};
assign VAR4[6:0] = {VAR88, VAR97};
assign VAR13[6:0] = {VAR88, VAR125[4:0]};
assign VAR63[6:0] = {VAR88[1:0], VAR125[4:1], 1'b1};
assign VAR205[6:0] = {VAR60, VAR129};
assign VAR136[6:0] = {VAR41, VAR87};
assign VAR209[71:0] = ~VAR16[71:0];
assign VAR138[71:0] = ~VAR190[71:0];
assign VAR154[71:0] = ~VAR189[71:0];
assign VAR152[31:0] = ~VAR22[31:0];
always @ ( clk ) begin
if (clk) VAR16 <= {72{1'VAR94}};
end
else begin
if (VAR56) begin if (VAR192[4:0] == 5'b0) VAR16 <= {72{1'b0}};
end
else begin
if ((VAR77 && (VAR192 == VAR205)) || (VAR181 && (VAR192 == VAR136))) begin
VAR16 <= {72{1'VAR94}}; end
else begin
VAR16 <= VAR145[VAR192[6:0]];
end
end
end
else begin
VAR16 <= {72{1'VAR94}};
end
end
end
always @ ( clk ) begin
if (clk) VAR190 <= {72{1'VAR94}};
end
else begin
if (VAR38) begin
if (VAR4[4:0] == 5'b0) VAR190 <= {72{1'b0}};
end
else if ((VAR77 && (VAR4 == VAR205)) ||
(VAR181 && (VAR4 == VAR136)))
VAR190 <= {72{1'VAR94}};
end
else begin
VAR190 <= VAR145[VAR4];
end
end
else VAR190 <= {72{1'VAR94}};
end
end
always @ ( clk ) begin
if (clk) VAR189 <= {72{1'VAR94}};
end
else begin
if (VAR159) begin
if (VAR13[4:0] == 5'b0) VAR189[71:0] <= {72{1'b0}};
end
else if ((VAR77 && (VAR13 == VAR205)) ||
(VAR181 && (VAR13 == VAR136)))
begin
VAR189[71:0] <= {72{1'VAR94}};
end
else begin
VAR189[71:0] <= VAR145[VAR13];
end
end
else begin
VAR189[71:0] <= {72{1'VAR94}};
end
end
end
always @ ( clk ) begin
if (clk) VAR22[71:0] <= {72{1'VAR94}};
end
else begin
if (VAR159) begin
if (VAR63[4:0] == 5'b0) VAR22[71:0] <= 72'b0;
end
else if ((VAR77 && (VAR63 == VAR205)) ||
(VAR181 && (VAR63 == VAR136)))
begin
VAR22[71:0] <= {72{1'VAR94}};
end
else begin
VAR22[71:0] <= VAR145[VAR63];
end
end
else begin
VAR22[71:0] <= {72{1'VAR94}};
end
end
end
always @(negedge clk) begin
VAR139 <= VAR166;
if (VAR77 & VAR181 & (VAR205[6:0] == VAR136[6:0])) begin
VAR20 <= {72{1'VAR94}};
VAR42 <= VAR205;
VAR45 <= 1'b1;
VAR157 <= 1'b0;
end
else begin
if (VAR77 & (VAR205[4:0] != 5'b0)) begin
VAR20 <= VAR167;
VAR42 <= VAR205;
VAR45 <= 1'b1;
end
else
VAR45 <= 1'b0;
if (VAR181 & (VAR136[4:0] != 5'b0)) begin
VAR130 <= VAR113;
VAR177 <= VAR136;
VAR157 <= 1'b1;
end
else
VAR157 <= 1'b0;
end
end
assign VAR179 = (VAR143)? VAR84: VAR116;
assign VAR59 = VAR144 & ~VAR166;
assign VAR82 = VAR115 & ~VAR166;
assign VAR175 = VAR180 & ~VAR166;
assign VAR3 = VAR44 & ~VAR166;
always @ (posedge clk) begin
VAR100[1:0] <= (VAR143)? VAR100[1:0]: VAR153[1:0];
VAR9[1:0] <= VAR100[1:0];
VAR81[2:0] <= (VAR143)? VAR81[2:0]: VAR1[2:0];
VAR32[2:0] <= (VAR143)? VAR32[2:0]: VAR147[2:0];
VAR117[2:0] <= VAR32[2:0];
VAR61[1:0] <= (VAR143)? VAR61[1:0]: VAR128[2:1];
VAR150[1:0] <= (VAR143)? VAR150[1:0]: VAR165[2:1];
VAR92[1:0] <= VAR150[1:0];
VAR144 <= (VAR143)? VAR144 & VAR166: VAR127;
VAR64 <= VAR59;
VAR115 <= (VAR143)? VAR115 & VAR166: VAR7;
VAR66 <= VAR82;
VAR180 <= (VAR143)? VAR180 & VAR166: VAR149;
VAR187 <= VAR175;
VAR84 <= VAR179;
end
always @ (posedge clk) begin
VAR44 <= (VAR143)? VAR44 & VAR166: VAR96;
VAR85 <= VAR3;
VAR101[1:0] <= (VAR143)? VAR101[1:0]: VAR78[1:0];
VAR39[1:0] <= VAR101[1:0];
VAR197[1:0] <= (VAR143)? VAR197[1:0]: VAR203[1:0];
VAR93[1:0] <= (VAR143)? VAR93[1:0]: VAR163[1:0];
VAR90[1:0] <= VAR93[1:0];
end
always @ (posedge clk) begin
if (VAR45 & (~VAR166 | ~VAR139)) begin
VAR145[VAR42] = VAR20;
end
if (VAR157 & (~VAR166 | ~VAR139)) begin
VAR145[VAR177] = VAR130;
end
if (VAR3) begin
for (VAR33 = 6'd0; VAR33 < 6'd8; VAR33 = VAR33 + 1) begin
VAR176[6:0] = {VAR101[1:0], VAR33[4:0]};
VAR58[7:0] = {1'b0, VAR101[1:0], VAR197[1:0], VAR33[2:0]};
if (VAR85 & (VAR101[1:0] == VAR39[1:0])) begin
VAR168[VAR58[6:0]] = {72{1'VAR94}};
end
else VAR168[VAR58[6:0]] = VAR145[VAR176[6:0]];
end
end
if (VAR85) begin
for (VAR33 = 6'd0; VAR33 < 6'd8; VAR33 = VAR33 + 1) begin
VAR176[6:0] = {VAR39[1:0], VAR33[4:0]};
VAR58[7:0] = {1'b0, VAR39[1:0], VAR90[1:0], VAR33[2:0]};
if (VAR3 & (VAR101[1:0] == VAR39[1:0])) begin
VAR145[VAR176] = {72{1'VAR94}};
VAR168[VAR58[6:0]] = {72{1'VAR94}};
end
else VAR145[VAR176] = VAR168[VAR58[6:0]];
end
end
if (VAR59) begin
for (VAR33 = 6'd16; VAR33 < 6'd24; VAR33 = VAR33 + 1) begin
VAR176[6:0] = {VAR100[1:0], VAR33[4:0]};
VAR58[7:0] = {VAR100[1:0], VAR81[2:0], VAR33[2:0]};
if (VAR64 & ~VAR179 & (VAR100[1:0] == VAR9[1:0]))
VAR172[VAR58[7:0]] = {72{1'VAR94}};
end
else
VAR172[VAR58[7:0]] = VAR145[VAR176];
end
end
if (VAR175) begin
for (VAR33 = 6'd24; VAR33 < 6'd32; VAR33 = VAR33 + 1) begin
VAR176[6:0] = {VAR100[1:0], VAR33[4:0]};
VAR58[7:0] = {1'b0, VAR100[1:0], VAR61[1:0], VAR33[2:0]};
if (VAR187 & ~VAR179 & (VAR100[1:0] == VAR9[1:0]))
VAR198[VAR58[6:0]] = {72{1'VAR94}};
end
else
VAR198[VAR58[6:0]] = VAR145[VAR176];
end
end
if (VAR82) begin
for (VAR33 = 6'd8; VAR33 < 6'd16; VAR33 = VAR33 + 1) begin
VAR176[6:0] = {VAR100[1:0], VAR33[4:0]};
VAR58[7:0] = {1'b0, VAR100[1:0], VAR81[2:1], VAR33[2:0]};
if (VAR66 & ~VAR179 & (VAR100[1:0] == VAR9[1:0]))
VAR26[VAR58[6:0]] = {72{1'VAR94}};
end
else
VAR26[VAR58[6:0]] = VAR145[VAR176];
end
end
if(~VAR179) begin
if (VAR64) begin
for (VAR33 = 6'd16; VAR33 < 6'd24; VAR33 = VAR33 + 1) begin
VAR176[6:0] = {VAR9[1:0], VAR33[4:0]};
VAR58[7:0] = {VAR9[1:0], VAR117[2:0], VAR33[2:0]};
if (VAR59 & (VAR100[1:0] == VAR9[1:0])) begin
VAR145[VAR176] = {72{1'VAR94}};
VAR172[VAR58[7:0]] = {72{1'VAR94}};
end
else
VAR145[VAR176] = VAR172[VAR58[7:0]];
end
end
if (VAR187) begin
for (VAR33 = 6'd24; VAR33 < 6'd32; VAR33 = VAR33 + 1) begin
VAR176[6:0] = {VAR9[1:0], VAR33[4:0]};
VAR58[7:0] = {1'b0, VAR9[1:0], VAR92[1:0], VAR33[2:0]};
if (VAR175 & (VAR100[1:0] == VAR9[1:0])) begin
VAR145[VAR176] = {72{1'VAR94}};
VAR198[VAR58[6:0]] = {72{1'VAR94}};
end
else
VAR145[VAR176] = VAR198[VAR58[6:0]];
end
end
if (VAR66) begin
for (VAR33 = 6'd8; VAR33 < 6'd16; VAR33 = VAR33 + 1) begin
VAR176[6:0] = {VAR9[1:0], VAR33[4:0]};
VAR58[7:0] = {1'b0, VAR9[1:0], VAR117[2:1], VAR33[2:0]};
if (VAR82 & (VAR100[1:0] == VAR9[1:0])) begin
VAR145[VAR176] = {72{1'VAR94}};
VAR26[VAR58[6:0]] = {72{1'VAR94}};
end
else
VAR145[VAR176] = VAR26[VAR58[6:0]];
end
end
end
end
endmodule
|
gpl-2.0
|
scalable-networks/ext
|
uhd/fpga/usrp2/sdr_lib/hb/coeff_rom.v
| 1,153 |
module MODULE1 (input VAR1, input [2:0] addr, output reg [15:0] VAR2);
always @(posedge VAR1)
case (addr)
3'd0 : VAR2 <= -16'd49;
3'd1 : VAR2 <= 16'd165;
3'd2 : VAR2 <= -16'd412;
3'd3 : VAR2 <= 16'd873;
3'd4 : VAR2 <= -16'd1681;
3'd5 : VAR2 <= 16'd3135;
3'd6 : VAR2 <= -16'd6282;
3'd7 : VAR2 <= 16'd20628;
endcase
endmodule
|
gpl-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ls
|
cells/ebufn/sky130_fd_sc_ls__ebufn_2.v
| 2,148 |
module MODULE1 (
VAR5 ,
VAR2 ,
VAR1,
VAR8,
VAR6,
VAR3 ,
VAR9
);
output VAR5 ;
input VAR2 ;
input VAR1;
input VAR8;
input VAR6;
input VAR3 ;
input VAR9 ;
VAR4 VAR7 (
.VAR5(VAR5),
.VAR2(VAR2),
.VAR1(VAR1),
.VAR8(VAR8),
.VAR6(VAR6),
.VAR3(VAR3),
.VAR9(VAR9)
);
endmodule
module MODULE1 (
VAR5 ,
VAR2 ,
VAR1
);
output VAR5 ;
input VAR2 ;
input VAR1;
supply1 VAR8;
supply0 VAR6;
supply1 VAR3 ;
supply0 VAR9 ;
VAR4 VAR7 (
.VAR5(VAR5),
.VAR2(VAR2),
.VAR1(VAR1)
);
endmodule
|
apache-2.0
|
solowandererY2K/FPGA-Quantum-Compiler
|
src/gate_rom.v
| 6,739 |
module MODULE1 (
address,
VAR29,
VAR46);
input [7:0] address;
input VAR29;
output [39:0] VAR46;
tri1 VAR29;
wire [39:0] VAR39;
wire [39:0] VAR46 = VAR39[39:0];
VAR48 VAR5 (
.VAR35 (address),
.VAR42 (VAR29),
.VAR16 (VAR39),
.VAR14 (1'b0),
.VAR9 (1'b0),
.VAR44 (1'b1),
.VAR47 (1'b0),
.VAR10 (1'b0),
.VAR30 (1'b1),
.VAR32 (1'b1),
.VAR20 (1'b1),
.VAR2 (1'b1),
.VAR50 (1'b1),
.VAR31 (1'b1),
.VAR49 (1'b1),
.VAR41 ({40{1'b1}}),
.VAR38 (1'b1),
.VAR25 (),
.VAR22 (),
.VAR3 (1'b1),
.VAR7 (1'b1),
.VAR1 (1'b0),
.VAR18 (1'b0));
VAR5.VAR6 = "VAR11",
VAR5.VAR28 = "VAR11",
VAR5.VAR36 = "VAR26.VAR15"
VAR5.VAR36 = "VAR26.VAR40"
,
VAR5.VAR33 = "VAR12 VAR54",
VAR5.VAR4 = "VAR17=VAR8",
VAR5.VAR45 = "VAR48",
VAR5.VAR27 = 256,
VAR5.VAR51 = "VAR43",
VAR5.VAR34 = "VAR24",
VAR5.VAR37 = "VAR21",
VAR5.VAR19 = "VAR52",
VAR5.VAR23 = 8,
VAR5.VAR13 = 40,
VAR5.VAR53 = 1;
endmodule
|
mit
|
martinmiranda14/Digitales
|
Lab_6/new/lab_6.v
| 34,782 |
module MODULE1(
input VAR168,
input VAR89,
input VAR114,
input VAR52,
input VAR18,
input VAR151,
output VAR110,
output VAR63,
output [3:0] VAR205,
output [3:0] VAR117,
output [3:0] VAR92,
output [5:0] VAR26,
output VAR81
);
localparam VAR104 = 212;
localparam VAR147 = 812;
localparam VAR207 = 184;
localparam VAR111 = 584;
wire [10:0]VAR25,VAR1;
wire VAR175;
VAR15 VAR142(
.VAR55(VAR175),
.VAR100(VAR193),
.reset(1'b0),
.VAR56(VAR168)
);
VAR77 VAR85(VAR175, VAR110, VAR63, VAR1, VAR25);
VAR70 VAR75(VAR175, 1'b0, VAR52, VAR114, VAR11, VAR17, VAR107, VAR198);
wire VAR107;
wire [7:0] VAR11;
wire [2:0] VAR17;
wire VAR198;
wire [10:0]VAR136, VAR182;
wire [2:0]VAR119;
wire [1:0]VAR177;
wire VAR199;
wire [63:0] VAR59;
wire [2:0] VAR9;
wire VAR76;
wire [3:0] VAR78;
wire [11:0] VAR35,VAR33,VAR103,VAR108;
wire VAR193;
VAR194 VAR130(VAR175, VAR1, VAR25, VAR119, VAR177, VAR199);
reg [11:0]VAR141;
wire VAR166, VAR139;
localparam VAR44=5'd19;
localparam VAR208=5'd20;
localparam VAR80=5'd17;
localparam VAR140=5'd18;
localparam VAR90=5'd21;
localparam VAR23=5'd22;
localparam VAR64=5'd23;
localparam VAR172=5'd24;
localparam VAR154=5'd25;
wire VAR153,VAR150,VAR53,VAR8,VAR148,VAR116,VAR101,VAR203,VAR7,VAR173;
wire VAR131,VAR66,VAR201,VAR14,VAR188,VAR20,VAR127;
wire VAR206,VAR115,VAR10,VAR159,VAR74,VAR36,VAR62,VAR73,VAR124,VAR212,VAR87,VAR86;
wire VAR174,VAR179,VAR71,VAR204;
wire VAR128,VAR41,VAR191,VAR202,VAR43,VAR170,VAR156,VAR176,VAR30,VAR54;
wire VAR29,VAR120,VAR187,VAR69,VAR88,VAR155,VAR183;
wire VAR165,VAR48,VAR146,VAR5,VAR27,VAR97,VAR138,VAR22,VAR180,VAR93,VAR196,VAR98;
wire [25:0] VAR134;
wire [25:0] VAR160;
wire [4:0] VAR122;
wire reset;
wire [7:0] VAR13;
wire [63:0] VAR189;
wire [7:0] VAR112;
wire VAR137;
wire VAR126;
wire [15:0] VAR192;
wire VAR143;
reg [11:0] VAR58;
reg [11:0] VAR68;
reg [2:0] VAR145,VAR163;
reg [1:0] VAR197,VAR129;
assign reset=~VAR18;
assign VAR134={VAR153,VAR150,VAR53,VAR8,VAR148,VAR116,VAR101,VAR203,VAR7,VAR173,
VAR131,VAR66,VAR201,VAR14,VAR188,VAR20,VAR206,VAR115,VAR10,VAR159,VAR74,VAR36,VAR62,VAR73,VAR124,VAR212};
assign VAR160={ VAR128,VAR41,VAR191,VAR202,VAR43,VAR170,VAR156,VAR176,VAR30,VAR54,
VAR29,VAR120,VAR187,VAR69,VAR88,VAR155,
VAR165,VAR48,VAR146,VAR5,VAR27,VAR97,VAR138,VAR22,VAR180,VAR93};
assign VAR26[5:2]=VAR78;
VAR2
.VAR133 (11'd222)
) VAR39
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209({8'd0}),
.VAR102(VAR153),
.VAR144(VAR128)
);
VAR2
.VAR133 (11'd222)
) VAR32
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209({8'd1}),
.VAR102(VAR150),
.VAR144(VAR41)
);
VAR2
.VAR133 (11'd222)
) VAR132
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209({8'd2}),
.VAR102(VAR53),
.VAR144(VAR191)
);
VAR2
.VAR133 (11'd222)
) VAR57
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209({8'd3}),
.VAR102(VAR8),
.VAR144(VAR202)
);
VAR2
.VAR133 (11'd322)
) VAR50
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209({8'd4}),
.VAR102(VAR148),
.VAR144(VAR43)
);
VAR2
.VAR133 (11'd322)
) VAR40
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209({8'd5}),
.VAR102(VAR116),
.VAR144(VAR170)
);
VAR2
.VAR133 (11'd322)
) VAR83
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209({8'd6}),
.VAR102(VAR101),
.VAR144(VAR156)
);
VAR2
.VAR133 (11'd322)
) VAR12
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209({8'd7}),
.VAR102(VAR203),
.VAR144(VAR176)
);
VAR2
.VAR133 (11'd422)
) VAR195
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209({8'd8}),
.VAR102(VAR7),
.VAR144(VAR30)
);
VAR2
.VAR133 (11'd422)
) VAR164
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209({8'd9}),
.VAR102(VAR173),
.VAR144(VAR54)
);
VAR2
.VAR133 (11'd422)
) VAR162
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd10),
.VAR102(VAR131),
.VAR144(VAR29)
);
VAR2
.VAR133 (11'd422)
) VAR24
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd11),
.VAR102(VAR66),
.VAR144(VAR120)
);
VAR2
.VAR133 (11'd522)
) VAR211
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd12),
.VAR102(VAR201),
.VAR144(VAR187)
);
VAR2
.VAR133 (11'd522)
) VAR106
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd13),
.VAR102(VAR14),
.VAR144(VAR69)
);
VAR2
.VAR133 (11'd522)
) VAR3
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd14),
.VAR102(VAR188),
.VAR144(VAR88)
);
VAR2
.VAR133 (11'd522)
) VAR152
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd15),
.VAR102(VAR20),
.VAR144(VAR155)
);
VAR2
.VAR133 (11'd222)
) VAR72
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209("+"),
.VAR102(VAR206),
.VAR144(VAR165)
);
VAR2
.VAR133 (11'd222)
) VAR109
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209("-"),
.VAR102(VAR115),
.VAR144(VAR48)
);
VAR2
.VAR133 (11'd322)
) VAR46
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209("*"),
.VAR102(VAR10),
.VAR144(VAR146)
);
VAR2
.VAR133 (11'd422)
) VAR42
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209("&"),
.VAR102(VAR159),
.VAR144(VAR5)
);
VAR2
.VAR133 (11'd322)
) VAR118
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209("|"),
.VAR102(VAR74),
.VAR144(VAR27)
);
VAR2
.VAR133 (11'd522)
) VAR184
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd201),
.VAR102(VAR36),
.VAR144(VAR97)
);
VAR2
.VAR133 (11'd522)
) VAR125
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd220),
.VAR102(VAR124),
.VAR144(VAR180)
);
VAR2
.VAR133 (11'd522)
) VAR181
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd201),
.VAR102(VAR62),
.VAR144(VAR138)
);
VAR2
.VAR133 (11'd422)
) VAR167
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd199),
.VAR102(VAR212),
.VAR144(VAR93)
);
VAR2
.VAR133 (11'd422)
) VAR99
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(8'd201),
.VAR102(VAR73),
.VAR144(VAR22)
);
VAR113
.VAR133 (11'd112)
) VAR200
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR210({" ",VAR189}),
.VAR102(VAR127),
.VAR144(VAR183)
);
VAR96
.VAR133 (11'd112)
) VAR31
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR210({8'd204,8'd201,8'd220}),
.VAR102(VAR87),
.VAR144(VAR196)
);
VAR96
.VAR133 (11'd92)
) VAR94
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR210({8'd200,8'd201,8'd199}),
.VAR102(VAR86),
.VAR144(VAR98)
);
VAR34
.VAR133 (11'd112)
) VAR51
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(" "),
.VAR102(VAR174),
.VAR144()
);
VAR34
.VAR133 (11'd127)
) VAR161
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(" "),
.VAR102(VAR179),
.VAR144()
);
VAR34
.VAR133 (11'd142)
) VAR169
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(" "),
.VAR102(VAR71),
.VAR144()
);
VAR34
.VAR133 (11'd157)
) VAR19
(
.clk(VAR175),
.rst(1'b0),
.VAR1(VAR1),
.VAR25(VAR25),
.VAR209(" "),
.VAR102(VAR204),
.VAR144()
);
VAR49 VAR65(
.VAR121(VAR175),
.reset(reset),
.VAR145(VAR145),
.VAR197(VAR197),
.VAR95(VAR52),
.VAR16(VAR114),
.VAR59(VAR59),
.VAR13(VAR13),
.VAR76(VAR76),
.VAR122(VAR122),
.VAR143(VAR143)
);
VAR171 VAR123(
.VAR121(VAR175),
.reset(reset),
.VAR79(VAR59),
.VAR107(VAR107),
.VAR13(VAR13),
.VAR17(VAR17),
.VAR9(VAR9),
.VAR189({VAR189}),
.VAR78(VAR78),
.VAR190(VAR26[1:0]),
.VAR45(VAR89),
.VAR76(VAR76),
.VAR192(VAR192),
.VAR143(VAR143)
);
VAR60 VAR38(
.VAR95(VAR11),
.VAR186(VAR122),
.VAR9(VAR9),
.VAR190()
);
VAR84(
.flag(VAR78),
.VAR35(VAR35),
.VAR33(VAR33),
.VAR103(VAR103),
.VAR108(VAR108)
);
VAR47 VAR157 (
.clk(VAR193),
.reset(reset),
.VAR91(),
.VAR6(),
.VAR178(),
.VAR37(VAR81),
.VAR126(VAR126),
.VAR112(VAR112),
.VAR21()
);
VAR158 VAR4(
.VAR121 (VAR193),
.reset (reset),
.VAR137 (VAR137),
.VAR28 (VAR192),
.VAR112 (VAR112),
.VAR126 (VAR126),
.VAR135 ()
);
VAR61 VAR149(
.clk (VAR175),
.VAR67 (VAR151),
.VAR82 (),
.VAR185 (VAR137),
.VAR105 ()
);
always @begin
VAR163=VAR145;
VAR129 = VAR197;
case({VAR107,VAR122,VAR17})
{1'b1,VAR44,3'd1}: VAR129=VAR197 - 2'd1;
{1'b1,VAR208,3'd1}: VAR129=VAR197 + 2'd1;
{1'b1,VAR80,3'd1}: begin
if(VAR145==3'b0)
VAR163=3'd5;
end
else
VAR163=VAR145-3'd1;
end
{1'b1,VAR140,3'd1}: begin
if(VAR145==3'd5)
VAR163=3'b0;
end
else
VAR163=VAR145 + 3'd1;
end
{1'b1,VAR90,3'd1}:begin
VAR163=3'd4;
VAR129=2'd0;
end
{1'b1,VAR23,3'd1}: begin
VAR163=3'd5;
VAR129=2'd0;
end
{1'b1,VAR64,3'd1}:begin
VAR163=3'd4;
VAR129=2'd1;
end
{1'b1,VAR172,3'd1}:begin
VAR163=3'd4;
VAR129=2'd2;
end
{1'b1,VAR154,3'd1}:begin
VAR163=3'd5;
VAR129=2'd1;
end
{1'b1,5'd0,3'd1}:begin
VAR163=3'd0;
VAR129=3'd0;
end
{1'b1,5'd1,3'd1}:begin
VAR163=3'd1;
VAR129=3'd0;
end
{1'b1,5'd2,3'd1}:begin
VAR163=3'd2;
VAR129=3'd0;
end
{1'b1,5'd3,3'd1}:begin
VAR163=3'd3;
VAR129=3'd0;
end
{1'b1,5'd4,3'd1}:begin
VAR163=3'd0;
VAR129=3'd1;
end
{1'b1,5'd5,3'd1}:begin
VAR163=3'd1;
VAR129=3'd1;
end
{1'b1,5'd6,3'd1}:begin
VAR163=3'd2;
VAR129=3'd1;
end
{1'b1,5'd7,3'd1}:begin
VAR163=3'd3;
VAR129=3'd1;
end
{1'b1,5'd8,3'd1}:begin
VAR163=3'd0;
VAR129=3'd2;
end
{1'b1,5'd9,3'd1}:begin
VAR163=3'd1;
VAR129=3'd2;
end
{1'b1,5'd10,3'd1}:begin
VAR163=3'd2;
VAR129=3'd2;
end
{1'b1,5'd11,3'd1}:begin
VAR163=3'd3;
VAR129=3'd2;
end
{1'b1,5'd12,3'd1}:begin
VAR163=3'd0;
VAR129=3'd3;
end
{1'b1,5'd13,3'd1}:begin
VAR163=3'd1;
VAR129=3'd3;
end
{1'b1,5'd14,3'd1}:begin
VAR163=3'd2;
VAR129=3'd3;
end
{1'b1,5'd15,3'd1}:begin
VAR163=3'd3;
VAR129=3'd3;
end
endcase
end
always @
if((VAR1 != 0) && (VAR25 != 0))
begin
if(VAR139 == 1'b1) begin
VAR141 = {12'h555}; end
else if (VAR166 == 1'b1) begin
VAR141 = {12'hFFF}; end
else if((VAR1 > VAR104) && (VAR1 <= VAR147) && (VAR25 > VAR207) && (VAR25 <= VAR111)) begin
if((VAR199==1'b1) | (VAR160 !=26'b0) )
end
VAR141 = {12'h000}; else if ((VAR145==VAR119)&(VAR197==VAR177))
end
VAR141 = {4'b1111,4'b0,4'b0}; else
VAR141 = {4'hC, {2'b0, VAR119} + {2'b00, VAR177}, 4'hF}; end else if (VAR183 ==1'b1) begin
VAR141 = {4'h9,4'hF,4'hF};
end
else if (VAR127 == 1'b1) begin
VAR141 ={12'h94F};
end
else if (VAR196)
VAR141 = VAR58;
else if (VAR98)
VAR141 = VAR68;
else if (VAR174)
VAR141 = VAR35;
else if (VAR179)
VAR141 = VAR33;
else if (VAR71)
VAR141 = VAR103;
else if (VAR204)
VAR141 = VAR108;
else begin
VAR141 = {12'hCAF}; end
end
else
VAR141 = {12'd0};
assign {VAR205, VAR117, VAR92} = VAR141;
endmodule
|
apache-2.0
|
Fabeltranm/FPGA-Game-D1
|
HW/RTL/02CAD-JOYSTICK/Version_02/02 verilog/peripheral_adc.v
| 1,139 |
module MODULE1(input VAR7,
input VAR4,
input wr
input rd,
input din,
input rst,
input reg [3:0]addr,
output reg [7:0]dout,
output VAR10, output VAR6);
reg [3:0] VAR8;
wire VAR10; wire VAR6; wire dout;
VAR1 VAR3(.VAR2(din), .VAR7(VAR7), .reset(rst), .VAR5(dout), .VAR10(VAR10), .VAR6(VAR6), .rd(rd));
always @(*) begin
case (addr)
4'h0:begin VAR8 = (VAR4 && rd) ? 3'b001 : 5'b000 ;end 4'h2:begin VAR8 = (VAR4 && rd) ? 3'b010 : 5'b000 ;end 4'h4:begin VAR8 = (VAR4 && rd) ? 3'b100 : 5'b000 ;end default:begin VAR8=3'b000 ; end
endcase
end
always @(negedge clk) VAR9 (VAR8)
3'b001: dout[0]= VAR10;
3'b010: dout[0]= VAR6;
3'b100: dout[7:0]= dout;
default: dout=0;
endcase
end
endmodule
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_hs
|
cells/a2bb2oi/sky130_fd_sc_hs__a2bb2oi_2.v
| 2,350 |
module MODULE1 (
VAR9 ,
VAR8,
VAR5,
VAR7 ,
VAR4 ,
VAR3,
VAR1
);
output VAR9 ;
input VAR8;
input VAR5;
input VAR7 ;
input VAR4 ;
input VAR3;
input VAR1;
VAR6 VAR2 (
.VAR9(VAR9),
.VAR8(VAR8),
.VAR5(VAR5),
.VAR7(VAR7),
.VAR4(VAR4),
.VAR3(VAR3),
.VAR1(VAR1)
);
endmodule
module MODULE1 (
VAR9 ,
VAR8,
VAR5,
VAR7 ,
VAR4
);
output VAR9 ;
input VAR8;
input VAR5;
input VAR7 ;
input VAR4 ;
supply1 VAR3;
supply0 VAR1;
VAR6 VAR2 (
.VAR9(VAR9),
.VAR8(VAR8),
.VAR5(VAR5),
.VAR7(VAR7),
.VAR4(VAR4)
);
endmodule
|
apache-2.0
|
GSejas/Karatsuba_FPU
|
ASIC_FLOW/global_sources/RecursiveKOA.v
| 2,527 |
module MODULE1
parameter VAR8=1) (
input wire clk,
input wire rst,
input wire VAR9,
input wire [VAR19-1:0] VAR7,
input wire [VAR19-1:0] VAR4,
output wire [2*VAR19-1:0] VAR6
);
wire [2*VAR19-1:0] VAR10;
generate
if (VAR8) begin : VAR5
VAR5 #(.VAR19(VAR19)) VAR2(
.VAR7(VAR7[VAR19-1:0]),
.VAR4(VAR4[VAR19-1:0]),
.VAR6(VAR10[2*VAR19-1:0])
);
end else begin : VAR16
VAR18 #(.VAR19(VAR19), .VAR12(0), .VAR3(1)) VAR2(
.VAR7(VAR7[VAR19-1:0]),
.VAR4(VAR4[VAR19-1:0]),
.VAR6(VAR10[2*VAR19-1:0])
);
end
endgenerate
VAR11 #(.VAR15(2*VAR19)) VAR14 ( .clk(clk),
.rst(rst),
.VAR17(VAR9),
.VAR13(VAR10[2*VAR19-1:0]),
.VAR1({VAR6[2*VAR19-1:0]})
);
endmodule
|
gpl-3.0
|
8l/soc
|
backends/small1/hw/soc/atlys/3rdparty/uart_rx.v
| 4,083 |
module MODULE1 #
(
parameter VAR6 = 8
)
(
input wire clk,
input wire rst,
output wire [VAR6-1:0] VAR18,
output wire VAR9,
input wire VAR11,
input wire VAR17,
output wire VAR13,
output wire VAR1,
output wire VAR10,
input wire [15:0] VAR4
);
reg [VAR6-1:0] VAR8 = 0;
reg VAR5 = 0;
reg VAR7 = 1;
reg VAR16 = 0;
reg VAR14 = 0;
reg VAR15 = 0;
reg [VAR6-1:0] VAR2 = 0;
reg [18:0] VAR12 = 0;
reg [3:0] VAR3 = 0;
assign VAR18 = VAR8;
assign VAR9 = VAR5;
assign VAR13 = VAR16;
assign VAR1 = VAR14;
assign VAR10 = VAR15;
always @(posedge clk or posedge rst) begin
if (rst) begin
VAR8 <= 0;
VAR5 <= 0;
VAR7 <= 1;
VAR12 <= 0;
VAR3 <= 0;
VAR16 <= 0;
VAR14 <= 0;
VAR15 <= 0;
end else begin
VAR7 <= VAR17;
VAR14 <= 0;
VAR15 <= 0;
if (VAR9 & VAR11) begin
VAR5 <= 0;
end
if (VAR12 > 0) begin
VAR12 <= VAR12 - 1;
end else if (VAR3 > 0) begin
if (VAR3 > VAR6+1) begin
if (~VAR7) begin
VAR3 <= VAR3 - 1;
VAR12 <= (VAR4 << 3)-1;
end else begin
VAR3 <= 0;
VAR12 <= 0;
end
end else if (VAR3 > 1) begin
VAR3 <= VAR3 - 1;
VAR12 <= (VAR4 << 3)-1;
VAR2 <= {VAR7, VAR2[VAR6-1:1]};
end else if (VAR3 == 1) begin
VAR3 <= VAR3 - 1;
if (VAR7) begin
VAR8 <= VAR2;
VAR5 <= 1;
VAR14 <= VAR5;
end else begin
VAR15 <= 1;
end
end
end else begin
VAR16 <= 0;
if (~VAR7) begin
VAR12 <= (VAR4 << 2)-2;
VAR3 <= VAR6+2;
VAR2 <= 0;
VAR16 <= 1;
end
end
end
end
endmodule
|
mit
|
tugrulyatagan/RISC-processor
|
xilinx_processor/uart_tx.v
| 3,133 |
module MODULE1 #
(
parameter VAR3 = 8
)
(
input wire clk,
input wire rst,
input wire [VAR3-1:0] VAR1,
input wire VAR6,
output wire VAR7,
output wire VAR5,
output wire VAR4,
input wire [15:0] VAR12
);
reg VAR2 = 0;
reg VAR10 = 1;
reg VAR8 = 0;
reg [VAR3:0] VAR11 = 0;
reg [18:0] VAR13 = 0;
reg [3:0] VAR9 = 0;
assign VAR7 = VAR2;
assign VAR5 = VAR10;
assign VAR4 = VAR8;
always @(posedge clk or posedge rst) begin
if (rst) begin
VAR2 <= 0;
VAR10 <= 1;
VAR13 <= 0;
VAR9 <= 0;
VAR8 <= 0;
end else begin
if (VAR13 > 0) begin
VAR2 <= 0;
VAR13 <= VAR13 - 1;
end else if (VAR9 == 0) begin
VAR2 <= 1;
VAR8 <= 0;
if (VAR6) begin
VAR2 <= ~VAR2;
VAR13 <= (VAR12 << 3)-1;
VAR9 <= VAR3+1;
VAR11 <= {1'b1, VAR1};
VAR10 <= 0;
VAR8 <= 1;
end
end else begin
if (VAR9 > 1) begin
VAR9 <= VAR9 - 1;
VAR13 <= (VAR12 << 3)-1;
{VAR11, VAR10} <= {1'b0, VAR11};
end else if (VAR9 == 1) begin
VAR9 <= VAR9 - 1;
VAR13 <= (VAR12 << 3);
VAR10 <= 1;
end
end
end
end
endmodule
|
gpl-2.0
|
htogarcia/Microcontrolador-Calculadora
|
VGA Mouse/number_in.v
| 1,725 |
module MODULE1(
input [31:0] VAR4,
input [31:0] VAR10,
input [31:0] VAR2,
input [4:0] VAR1,
input VAR9,
output reg [32:0] VAR5
);
reg [31:0] new;
reg [6:0] VAR7;
reg [1:0] state;
reg VAR6;
parameter [1:0] VAR3 = 2'b00;
parameter [1:0] VAR12 = 2'b01;
parameter [1:0] VAR11 = 2'b10;
VAR8 state = 2'b00;
VAR8 VAR6 = 0;
always @(*)
begin
if(VAR9)
begin
if(~VAR6)
begin
VAR6 = 1;
if(state == VAR3) begin
if(VAR1 > 9 && VAR1 < 15) begin
state = VAR12;
end
end
else if(state == VAR12) begin
if(VAR1 == 15) begin
state = VAR11;
end
end
else
begin
if(VAR1 == 16) begin
state = VAR3;
end
end
end
end
else
begin
VAR6 = 0;
end
end
always @(state)
begin
case (state)
VAR3: new = VAR4;
VAR12: new = VAR10;
VAR11: new = VAR2;
default: new = VAR4;
endcase
if(new[31])
begin
for(VAR7 = 0; VAR7 < 32; VAR7 = VAR7 + 1)
VAR5[VAR7] = ~new[VAR7];
VAR5 = VAR5 + 1'b1;
VAR5[32] = 1'b1;
end
else
begin
VAR5 = new;
end
end
endmodule
|
mit
|
tmatsuya/milkymist-ml401
|
cores/tmu2/rtl/tmu2_fdest.v
| 3,937 |
module MODULE1 #(
parameter VAR1 = 26
) (
input VAR14,
input VAR22,
output [VAR1-1:0] VAR23,
output reg VAR24,
input VAR19,
input [63:0] VAR12,
input VAR4,
output VAR3,
input VAR10,
input VAR7,
output reg VAR20,
input [15:0] VAR13,
input [VAR1-1-1:0] VAR5,
output VAR17,
input VAR2,
output reg [15:0] VAR11,
output [VAR1-1-1:0] VAR9,
output reg [15:0] VAR6
);
reg valid;
reg [VAR1-1-1-4:0] VAR15;
reg [VAR1-1-1:0] VAR16;
reg VAR21;
reg VAR18;
always @(posedge VAR14) begin
if(VAR22) begin
valid <= 1'b0;
VAR21 <= 1'b0;
VAR16 <= {VAR1-1{1'b0}};
end else begin
if(VAR18)
valid <= 1'b1;
if(VAR4)
valid <= 1'b0;
if(VAR7 & VAR20) begin
VAR21 <= VAR15 == VAR5[VAR1-1-1:4];
VAR16 <= VAR5;
end
end
end
always @(posedge VAR14) begin
if(VAR22)
VAR15 <= {VAR1-1-4{1'b0}};
end
else if(VAR18)
VAR15 <= VAR16[VAR1-1-1:4];
end
always @(posedge VAR14) begin
if(VAR22)
VAR11 <= 16'd0;
end
else if(VAR7 & VAR20)
VAR11 <= VAR13;
end
assign VAR9 = VAR16;
reg [63:0] VAR8[0:3];
|
lgpl-3.0
|
keith-epidev/VHDL-lib
|
top/lab_1/part_5/ip/clk_base/clk_base_stub.v
| 1,174 |
module MODULE1(VAR1, VAR3, VAR2)
;
input VAR1;
output VAR3;
output VAR2;
endmodule
|
gpl-2.0
|
LuckyChewie/SPI-Connection
|
ADCConnector.v
| 3,963 |
module MODULE1
(
VAR8, VAR3,
VAR9, VAR57, VAR51,
VAR17, VAR10, VAR43, VAR30, VAR23, VAR45, VAR1, VAR53,
VAR11, VAR52, VAR28, VAR35, VAR2, VAR5,
VAR47, VAR15, VAR26, VAR34, VAR46
);
input VAR8;
input VAR3;
input VAR9;
input VAR57;
input VAR51;
input VAR47;
input VAR15;
output VAR26;
output VAR34;
output VAR46;
input [15:0]VAR11;
output [13:0]VAR52;
output [13:0]VAR28;
input [15:0]VAR35;
output [13:0]VAR2;
output [13:0]VAR5;
output VAR17;
output VAR10;
output VAR43;
input VAR30;
input VAR23;
output VAR45;
input VAR1;
input VAR53;
wire [5:0] VAR16;
wire VAR24, VAR38;
wire VAR37, VAR25, VAR18, VAR42, VAR14, VAR54;
wire [15:0] VAR6, VAR7;
wire VAR32;
assign VAR10 = VAR51;
assign VAR38 = ~VAR16[5] & ~VAR16[4];
assign VAR24 = (~VAR16[5] & VAR16[4] & (VAR16[3] | VAR16[2] | VAR16[1] & VAR16[0]) ) | (VAR16[5] & ~VAR16[4] & ~VAR16[3] & ~VAR16[2] & ~VAR16[1] & ~VAR16[0]);
assign VAR26 = VAR16[5];
assign VAR34 = (VAR6 == VAR11)? 1'b1: 1'b0;
assign VAR46 = 1'b1;
assign VAR14 = VAR6[15];
assign VAR54 = VAR7[15];
VAR20 VAR59
(
.clk(VAR8),
.VAR3(VAR3 & ~VAR10),
.enable(~VAR10 & ~(VAR16[5] & ~VAR16[4] & ~VAR16[3] & ~VAR16[2] & ~VAR16[1] & VAR16[0]) ),
.VAR33(VAR16)
);
VAR31 VAR56
(
.VAR27(VAR8),
.VAR29(VAR51),
.VAR9(VAR9),
.VAR17(VAR17)
);
VAR50 VAR12
(
.VAR57(VAR57),
.VAR9(VAR9),
.VAR39(VAR32)
);
VAR40 VAR21
(
.clk(~(VAR8 ^ VAR32)),
.VAR3(VAR3),
.enable(VAR38),
.select(VAR47),
.VAR44(VAR11),
.VAR33(VAR6)
);
VAR41 VAR49
(
.clk(~(VAR8 ^ VAR32)),
.VAR3(VAR3),
.enable(VAR24),
.VAR44(VAR37),
.VAR33(VAR52)
);
VAR41 VAR48
(
.clk(~(VAR8 ^ VAR32)),
.VAR3(VAR3),
.enable(VAR24),
.VAR44(VAR25),
.VAR33(VAR28)
);
VAR22 VAR36
(
.VAR4(VAR14),
.VAR55(VAR38),
.VAR19(VAR43)
);
VAR22 VAR58
(
.VAR4(VAR30),
.VAR55(VAR24),
.VAR19(VAR37)
);
VAR22 VAR13
(
.VAR4(VAR23),
.VAR55(VAR24),
.VAR19(VAR25)
);
endmodule
|
mit
|
ptracton/wb_soc_template
|
rtl/MOR1KX/bench/verilog/mor1kx_traceport_monitor.v
| 3,447 |
module MODULE1(
VAR13,
clk, rst, VAR3, VAR8,
VAR2, VAR10, VAR6,
VAR26, VAR17
);
parameter VAR4 = 32;
parameter VAR7 = 5;
parameter VAR19 = "../out";
parameter VAR15 = 0;
parameter VAR20 = 1;
integer VAR21 = 0;
integer VAR24 = 0;
integer VAR25 = 0;
input clk;
input rst;
input VAR3;
input [31:0] VAR8;
input [VAR5-1:0] VAR2;
input [VAR4-1:0] VAR10;
input [VAR7-1:0] VAR6;
input VAR26;
input [VAR20-1:0] VAR17;
output reg VAR13;
reg VAR18;
VAR23 VAR18 = ("VAR11");
reg VAR9;
VAR23 VAR9 = ("VAR16");
reg [63:0] VAR22 = 0 ;
reg [VAR4-1:0] VAR14;
reg [7:0] VAR1 [0:255];
integer VAR12;
begin
begin
begin
begin
begin
begin
|
mit
|
kyzhai/NUNY
|
src/hardware/reading.v
| 6,374 |
module MODULE1 (
address,
VAR42,
VAR5);
input [11:0] address;
input VAR42;
output [11:0] VAR5;
tri1 VAR42;
wire [11:0] VAR39;
wire [11:0] VAR5 = VAR39[11:0];
VAR17 VAR6 (
.VAR26 (address),
.VAR37 (VAR42),
.VAR46 (VAR39),
.VAR30 (1'b0),
.VAR31 (1'b0),
.VAR21 (1'b1),
.VAR18 (1'b0),
.VAR2 (1'b0),
.VAR38 (1'b1),
.VAR35 (1'b1),
.VAR28 (1'b1),
.VAR7 (1'b1),
.VAR29 (1'b1),
.VAR27 (1'b1),
.VAR49 (1'b1),
.VAR20 ({12{1'b1}}),
.VAR48 (1'b1),
.VAR34 (),
.VAR36 (),
.VAR14 (1'b1),
.VAR44 (1'b1),
.VAR33 (1'b0),
.VAR45 (1'b0));
VAR6.VAR15 = "VAR52",
VAR6.VAR16 = "VAR32",
VAR6.VAR47 = "VAR32",
VAR6.VAR19 = "./VAR12/MODULE1.VAR4",
VAR6.VAR22 = "VAR10 VAR11",
VAR6.VAR41 = "VAR43=VAR24",
VAR6.VAR23 = "VAR17",
VAR6.VAR1 = 4096,
VAR6.VAR3 = "VAR50",
VAR6.VAR40 = "VAR52",
VAR6.VAR13 = "VAR25",
VAR6.VAR8 = 12,
VAR6.VAR51 = 12,
VAR6.VAR9 = 1;
endmodule
|
gpl-2.0
|
EPiCS/soundgates
|
hardware/design/reference/cf_lib/edk/pcores/axi_ad9122_v6_00_a/hdl/verilog/axi_ad9122_dds.v
| 10,665 |
module MODULE1 (
VAR21,
VAR33,
VAR27,
VAR36,
VAR15,
VAR56,
VAR11,
VAR35,
VAR65,
VAR6,
VAR7,
VAR44,
VAR37,
VAR64,
VAR5,
VAR49,
VAR26);
input VAR21;
input VAR33;
output [15:0] VAR27;
output [15:0] VAR36;
output [15:0] VAR15;
output [15:0] VAR56;
input VAR11;
input VAR35;
input VAR65;
input [15:0] VAR6;
input [15:0] VAR7;
input [15:0] VAR44;
input [ 3:0] VAR37;
input [15:0] VAR64;
input [15:0] VAR5;
input [15:0] VAR49;
input [ 3:0] VAR26;
reg [15:0] VAR52 = 'd0;
reg [15:0] VAR63 = 'd0;
reg [15:0] VAR32 = 'd0;
reg [15:0] VAR41 = 'd0;
reg [15:0] VAR47 = 'd0;
reg [15:0] VAR59 = 'd0;
reg [15:0] VAR16 = 'd0;
reg [15:0] VAR30 = 'd0;
reg [15:0] VAR3 = 'd0;
reg [15:0] VAR53 = 'd0;
reg [15:0] VAR31 = 'd0;
reg [15:0] VAR22 = 'd0;
reg [15:0] VAR9 = 'd0;
reg [15:0] VAR28 = 'd0;
reg [15:0] VAR23 = 'd0;
reg [15:0] VAR12 = 'd0;
reg [15:0] VAR45 = 'd0;
reg [15:0] VAR34 = 'd0;
reg [15:0] VAR61 = 'd0;
reg [15:0] VAR10 = 'd0;
reg [15:0] VAR27 = 'd0;
reg [15:0] VAR36 = 'd0;
reg [15:0] VAR15 = 'd0;
reg [15:0] VAR56 = 'd0;
wire [15:0] VAR17;
wire [15:0] VAR2;
wire [15:0] VAR57;
wire [15:0] VAR48;
wire [15:0] VAR19;
wire [15:0] VAR1;
wire [15:0] VAR54;
wire [15:0] VAR13;
wire [15:0] VAR40;
wire [15:0] VAR42;
wire [15:0] VAR25;
wire [15:0] VAR39;
function [15:0] VAR60;
input [15:0] VAR4;
input [ 3:0] VAR58;
reg [15:0] VAR20;
begin
case (VAR58)
4'b1111: VAR20 = {{15{VAR4[15]}}, VAR4[15:15]};
4'b1110: VAR20 = {{14{VAR4[15]}}, VAR4[15:14]};
4'b1101: VAR20 = {{13{VAR4[15]}}, VAR4[15:13]};
4'b1100: VAR20 = {{12{VAR4[15]}}, VAR4[15:12]};
4'b1011: VAR20 = {{11{VAR4[15]}}, VAR4[15:11]};
4'b1010: VAR20 = {{10{VAR4[15]}}, VAR4[15:10]};
4'b1001: VAR20 = {{ 9{VAR4[15]}}, VAR4[15: 9]};
4'b1000: VAR20 = {{ 8{VAR4[15]}}, VAR4[15: 8]};
4'b0111: VAR20 = {{ 7{VAR4[15]}}, VAR4[15: 7]};
4'b0110: VAR20 = {{ 6{VAR4[15]}}, VAR4[15: 6]};
4'b0101: VAR20 = {{ 5{VAR4[15]}}, VAR4[15: 5]};
4'b0100: VAR20 = {{ 4{VAR4[15]}}, VAR4[15: 4]};
4'b0011: VAR20 = {{ 3{VAR4[15]}}, VAR4[15: 3]};
4'b0010: VAR20 = {{ 2{VAR4[15]}}, VAR4[15: 2]};
4'b0001: VAR20 = {{ 1{VAR4[15]}}, VAR4[15: 1]};
default: VAR20 = VAR4;
endcase
VAR60 = VAR20;
end
endfunction
always @(posedge VAR21) begin
if (VAR11 == 1'b0) begin
VAR52 <= VAR7;
VAR63 <= VAR52 + VAR44;
VAR32 <= VAR63 + VAR44;
VAR41 <= VAR32 + VAR44;
VAR47 <= VAR5;
VAR59 <= VAR47 + VAR49;
VAR16 <= VAR59 + VAR49;
VAR30 <= VAR16 + VAR49;
end else begin
VAR52 <= VAR52 + {VAR44[13:0], 2'd0};
VAR63 <= VAR63 + {VAR44[13:0], 2'd0};
VAR32 <= VAR32 + {VAR44[13:0], 2'd0};
VAR41 <= VAR41 + {VAR44[13:0], 2'd0};
VAR47 <= VAR47 + {VAR49[13:0], 2'd0};
VAR59 <= VAR59 + {VAR49[13:0], 2'd0};
VAR16 <= VAR16 + {VAR49[13:0], 2'd0};
VAR30 <= VAR30 + {VAR49[13:0], 2'd0};
end
end
always @(posedge VAR21) begin
VAR3 <= VAR60(VAR19, VAR37);
VAR53 <= VAR60(VAR1, VAR37);
VAR31 <= VAR60(VAR54, VAR37);
VAR22 <= VAR60(VAR13, VAR37);
VAR9 <= VAR60(VAR40, VAR26);
VAR28 <= VAR60(VAR42, VAR26);
VAR23 <= VAR60(VAR25, VAR26);
VAR12 <= VAR60(VAR39, VAR26);
VAR45 <= VAR3 + VAR9;
VAR34 <= VAR53 + VAR28;
VAR61 <= VAR31 + VAR23;
VAR10 <= VAR22 + VAR12;
end
assign VAR17[15:15] = VAR35 ^ VAR45[15];
assign VAR17[14: 0] = VAR45[14:0];
assign VAR2[15:15] = VAR35 ^ VAR34[15];
assign VAR2[14: 0] = VAR34[14:0];
assign VAR57[15:15] = VAR35 ^ VAR61[15];
assign VAR57[14: 0] = VAR61[14:0];
assign VAR48[15:15] = VAR35 ^ VAR10[15];
assign VAR48[14: 0] = VAR10[14:0];
always @(posedge VAR21) begin
if (VAR65 == 1'b1) begin
VAR27 <= VAR6;
VAR36 <= VAR64;
VAR15 <= VAR6;
VAR56 <= VAR64;
end else begin
VAR27 <= VAR17;
VAR36 <= VAR2;
VAR15 <= VAR57;
VAR56 <= VAR48;
end
end
VAR43 VAR24 (
.clk (VAR21),
.VAR18 (VAR33),
.VAR62 (VAR52),
.VAR55 (VAR19));
VAR43 VAR14 (
.clk (VAR21),
.VAR18 (VAR33),
.VAR62 (VAR63),
.VAR55 (VAR1));
VAR43 VAR8 (
.clk (VAR21),
.VAR18 (VAR33),
.VAR62 (VAR32),
.VAR55 (VAR54));
VAR43 VAR46 (
.clk (VAR21),
.VAR18 (VAR33),
.VAR62 (VAR41),
.VAR55 (VAR13));
VAR43 VAR38 (
.clk (VAR21),
.VAR18 (VAR33),
.VAR62 (VAR47),
.VAR55 (VAR40));
VAR43 VAR50 (
.clk (VAR21),
.VAR18 (VAR33),
.VAR62 (VAR59),
.VAR55 (VAR42));
VAR43 VAR29 (
.clk (VAR21),
.VAR18 (VAR33),
.VAR62 (VAR16),
.VAR55 (VAR25));
VAR43 VAR51 (
.clk (VAR21),
.VAR18 (VAR33),
.VAR62 (VAR30),
.VAR55 (VAR39));
endmodule
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_ms
|
cells/dlxbn/sky130_fd_sc_ms__dlxbn_2.v
| 2,312 |
module MODULE1 (
VAR7 ,
VAR9 ,
VAR10 ,
VAR5,
VAR1 ,
VAR2 ,
VAR3 ,
VAR8
);
output VAR7 ;
output VAR9 ;
input VAR10 ;
input VAR5;
input VAR1 ;
input VAR2 ;
input VAR3 ;
input VAR8 ;
VAR6 VAR4 (
.VAR7(VAR7),
.VAR9(VAR9),
.VAR10(VAR10),
.VAR5(VAR5),
.VAR1(VAR1),
.VAR2(VAR2),
.VAR3(VAR3),
.VAR8(VAR8)
);
endmodule
module MODULE1 (
VAR7 ,
VAR9 ,
VAR10 ,
VAR5
);
output VAR7 ;
output VAR9 ;
input VAR10 ;
input VAR5;
supply1 VAR1;
supply0 VAR2;
supply1 VAR3 ;
supply0 VAR8 ;
VAR6 VAR4 (
.VAR7(VAR7),
.VAR9(VAR9),
.VAR10(VAR10),
.VAR5(VAR5)
);
endmodule
|
apache-2.0
|
combinatorylogic/soc
|
backends/tiny1/hw/rtl/core.v
| 8,536 |
module MODULE1(
input clk, input rst,
input irq, output reg VAR18,
output [15:0] VAR2,
output [15:0] VAR7,
input [15:0] VAR42,
input [15:0] VAR28,
output VAR40,
output VAR19);
parameter VAR35 = 0; parameter VAR47 = 1; parameter VAR37 = 2; parameter VAR46 = 3; parameter VAR44 = 4;
parameter VAR36 = 140;
parameter VAR29 = 128;
reg [15:0] VAR41; reg [15:0] VAR12; reg [15:0] VAR33; reg [15:0] VAR17; reg [15:0] VAR13; reg [15:0] VAR9; reg VAR8;
reg [15:0] VAR32;
reg VAR11;
reg VAR25;
reg [15:0] VAR21;
reg VAR5;
wire [15:0] VAR48;
assign VAR48 = (VAR5)?VAR32:VAR28;
wire [1:0] VAR23 = VAR48[15:14];
wire [1:0] VAR26 = VAR48[13:12];
wire [1:0] VAR20 = VAR48[11:10];
wire [1:0] VAR27 = VAR48[9:8];
wire [1:0] VAR10 = VAR48[7:6];
wire [1:0] VAR1 = VAR48[5:4];
wire [3:0] VAR43 = VAR48[3:0];
wire [5:0] VAR30 = VAR48[5:0];
wire [1:0] VAR4 = (VAR10==0)?VAR1:0;
wire [15:0] VAR31;
wire VAR38;
assign VAR38 = (VAR1==0 && (VAR43&2)) && VAR27==1;
assign VAR31 = (VAR1==0 && (VAR43&1))?{VAR25,VAR17[3:0],1'b0}:
(VAR1==0 && (VAR43&2))?{VAR13[15:2],2'b10}:VAR17;
wire [15:0] VAR39;
assign VAR39 = (VAR11)?VAR28:VAR13;
assign VAR2 =
(VAR14 == VAR35)?VAR41:
(VAR14 == VAR47)?{10'b1,VAR28[15:11],1'b0}:
(VAR14 == VAR37)?VAR39:
VAR31;
assign VAR40 = (VAR14 == VAR46 &&
VAR27 == 2)?1:0;
assign VAR19 = (VAR14 == VAR46 &&
(VAR27!=1 || VAR5))?0:1;
wire [15:0] VAR45;
assign VAR45 = (VAR27==1 && VAR5)?VAR42:
(VAR27==3)?((VAR43&1)?VAR8:VAR9):
(VAR4==1)?VAR43:
(VAR4==2)?VAR41:
(VAR4==3)?VAR17:VAR12;
wire [15:0] VAR34;
wire VAR22;
assign {VAR22,VAR34} = (VAR23==0)?VAR45+VAR33:
(VAR23==1)?{1'b0,VAR45&VAR33}:
(VAR23==2)?{1'b0,VAR45}:{1'b0,~VAR45};
wire [15:0] VAR24;
reg VAR6;
assign VAR24 = (VAR26==0)?VAR34:
(VAR26==1)?VAR34<<1:
(VAR26==2)?VAR34>>1:
VAR34>>4;
wire [15:0] VAR16;
wire [15:0] VAR15;
assign VAR15 = (VAR30[5]==1)?{9'h1ff, VAR30[5:0], 1'b0}:
{9'h0, VAR30[5:0], 1'b0};
wire [15:0] VAR3;
assign VAR3 = VAR38?4:2;
assign VAR16 = (VAR10==0)?VAR3:
(VAR10==1)?((VAR6)?VAR15:VAR3):
(VAR10==2)?((VAR6)?VAR3:VAR15):
VAR15;
assign VAR7 = VAR24;
reg [2:0] VAR14;
always @(posedge clk)
if (!rst) begin
VAR11 <= 1;
VAR41 <= VAR36; VAR21 <= 0;
VAR18 <= 0;
VAR14 <= VAR35;
VAR5 <= 0;
VAR12 <= 0;
VAR33 <= 0;
VAR17 <= 0;
VAR25 <= 0;
VAR8 <= 0;
VAR32 <= 0;
VAR6 <= 0;
end else begin
case (VAR14)
VAR35: begin
VAR11 <= 1;
if (irq && !VAR25) begin
VAR21 <= VAR41;
VAR41 <= VAR29;
VAR25 <= 1;
VAR18 <= 1;
VAR14 <= VAR35;
end else if(VAR41 == 0 && VAR25) begin
VAR41 <= VAR21;
VAR25 <= 0;
VAR18 <= 0;
VAR14 <= VAR35;
end else begin
VAR14 <= VAR47;
end
end VAR47: begin
VAR9 <= VAR28;
VAR14 <= VAR37;
end
VAR37: begin
if(VAR11) begin
VAR13 <= VAR28;
VAR11 <= 0;
end
VAR5 <= 0;
VAR14 <= VAR46;
end
VAR46: begin
if (VAR27 == 1 && !VAR5) begin
VAR5 <= 1;
VAR14 <= VAR46; VAR32 <= VAR48;
end else begin
if (VAR27!=2 && VAR10==0) begin
VAR12 <= (VAR20==0)?VAR24: VAR12;
VAR33 <= (VAR20==1)?VAR24: VAR33;
VAR17 <= (VAR20==2)?VAR24: VAR17;
VAR41 <= (VAR20==3)?VAR24:VAR41;
VAR8 <= VAR22;
end
VAR6 <= VAR24==0;
VAR14 <= VAR44;
end end
VAR44: begin
VAR13 <= VAR13 + VAR16;
if (VAR16 == 0) begin
VAR14 <= VAR35;
end else begin
VAR14 <= VAR37;
end
end
endcase
end
endmodule
|
mit
|
peteasa/parallella-fpga
|
AdiHDLLib/library/prcfg/default/prcfg_adc.v
| 3,348 |
module MODULE1 (
clk,
VAR4,
VAR10,
VAR3,
VAR2,
VAR5,
VAR1,
VAR9,
VAR8
);
localparam VAR6 = 8'hA0;
parameter VAR7 = 0;
input clk;
input [31:0] VAR4;
output [31:0] VAR10;
input VAR3;
input VAR2;
input [15:0] VAR5;
output VAR1;
output VAR9;
output [15:0] VAR8;
reg VAR1;
reg VAR9;
reg [15:0] VAR8;
assign VAR10 = {24'h0, VAR6};
always @(posedge clk) begin
VAR1 <= VAR3;
VAR9 <= VAR2;
VAR8 <= VAR5;
end
endmodule
|
lgpl-3.0
|
AngelTerrones/MUSB
|
Hardware/memory/memory.v
| 4,030 |
module MODULE1#(
parameter VAR1 = 8 )(
input clk,
input rst,
input [VAR1-1:0] VAR7, input [31:0] VAR6, input [3:0] VAR13, input VAR5, output reg [31:0] VAR8, output reg VAR15, input [VAR1-1:0] VAR11, input [31:0] VAR12, input [3:0] VAR4, input VAR16, output reg [31:0] VAR3, output reg VAR14 );
reg [31:0] VAR17;
reg [31:0] VAR2;
always @(posedge clk) begin
VAR15 <= (rst) ? 1'b0 : VAR5;
VAR14 <= (rst) ? 1'b0 : VAR16;
end
always @(*) begin
VAR8 <= (VAR15) ? VAR17 : 32'VAR10;
VAR3 <= (VAR14) ? VAR2 : 32'VAR10;
end
reg [31:0] VAR9 [0:(2**VAR1)-1];
|
mit
|
JY-Kim/CA2016
|
Sources/Processor.v
| 8,269 |
module MODULE1
(
input VAR19,
input VAR85,
output wire [31:0] VAR91,
output reg [7:0] VAR23
);
parameter VAR108 = 0,
VAR138 = 1;
wire [31:0] VAR12;
wire [31:0] VAR9;
wire [31:0] VAR92;
wire [31:0] VAR163;
wire [31:0] VAR166;
wire [31:0] VAR117;
wire [31:0] VAR41;
wire [31:0] VAR4, VAR100;
wire [31:0] VAR84;
wire [2:0] VAR122;
wire [2:0] VAR29;
wire [4:0] VAR130;
wire [2:0] VAR156;
wire [1:0] VAR111;
wire [4:0] VAR87;
wire [31:0] VAR27;
wire VAR22;
wire VAR139;
wire [31:0] VAR144;
wire VAR112;
wire VAR79;
wire VAR42;
wire [31:0] VAR96;
wire [2:0] VAR2;
wire [1:0] VAR47;
wire [4:0] VAR37;
wire [31:0] VAR113;
wire [31:0] VAR71[1:2];
wire [4:0] VAR33;
wire [4:0] VAR152;
wire [31:0] VAR158;
wire [3:0] VAR106;
wire [31:0] VAR114;
wire [4:0] VAR103;
wire [31:0] VAR7;
wire [31:0] VAR16;
wire [31:0] VAR32;
wire [31:0] VAR14;
wire [31:0] VAR161;
wire [4:0] VAR140;
wire [31:0] VAR54;
wire [31:0] VAR38;
wire [2:0] VAR102;
wire [1:0] VAR121;
wire [2:0] VAR89;
wire [31:0] VAR124;
wire [31:0] VAR74;
wire [31:0] VAR98;
wire [4:0] VAR50;
wire [31:0] VAR148;
wire [1:0] VAR149;
wire [1:0] VAR95;
wire VAR45;
wire VAR21;
wire VAR97;
wire VAR141;
reg VAR3, VAR164;
reg [7:0] VAR145;
wire [31:0] VAR134;
assign VAR163 = VAR92 + 32'd4;
assign VAR27 = VAR41 + VAR158;
VAR159 VAR133 ( VAR163, VAR27, VAR22, VAR12 );
VAR159 VAR101 ( VAR92, VAR9, VAR45, VAR134 );
VAR159 VAR67 ( VAR122, 3'b000, VAR97, VAR156 );
VAR159 VAR11 ( VAR29[1:0], 2'b00, VAR97, VAR111 );
VAR159 VAR118 ( VAR130, 5'b00000, VAR97, VAR87 );
VAR159 VAR52 ( VAR32, VAR113, VAR37[0], VAR16 );
VAR94 VAR13 ( VAR12, VAR144, VAR4, { VAR79, VAR112 }, VAR9 );
VAR94 VAR104 ( VAR71[1], VAR148, VAR161, VAR149, VAR7 );
VAR94 VAR1 ( VAR71[2], VAR148, VAR161, VAR95, VAR32 );
VAR94 VAR167( VAR152, VAR113[15:11], 5'd31, VAR37[4:3], VAR103 );
assign VAR139 = ( VAR4 == VAR100 ) ? 1'b1 : 1'b0;
assign VAR84 = { {16{VAR117[15]}}, VAR117[15:0] };
assign VAR158 = VAR84 << 2;
assign VAR22 = VAR139 && VAR29[2];
assign VAR8 = VAR42 || VAR112;
assign VAR144 = { VAR41[31:28], VAR117[25:0], 2'b0 };
assign VAR91 = VAR114;
assign VAR141 = ~VAR19;
VAR75 VAR75
( .VAR19 ( VAR19 ),
.VAR85 ( VAR85 ),
.VAR134 ( VAR134 ),
.VAR92 ( VAR92 )
);
VAR81 VAR72
(
.VAR19 ( VAR19 ),
.VAR85 ( VAR85 ),
.VAR134 ( VAR163 ),
.VAR53 ( VAR166 ),
.VAR46 ( VAR117 ),
.VAR92 ( VAR41 ),
.VAR107 ( VAR8 ),
.VAR56 ( VAR21 )
);
VAR10 VAR123
(
.VAR19 ( VAR19 ),
.VAR85 ( VAR85 ),
.VAR134 ( VAR41 ),
.VAR126 ( VAR4 ),
.VAR62 ( VAR100 ),
.VAR15 ( VAR117[25:21] ),
.VAR110 ( VAR117[20:16] ),
.VAR136 ( VAR84 ),
.VAR61 ( VAR156 ),
.VAR63 ( VAR111[1:0] ),
.VAR34 ( VAR87 ),
.VAR92 ( VAR96 ),
.VAR147 ( VAR71[1] ),
.VAR109 ( VAR71[2] ),
.VAR125 ( VAR33 ),
.VAR39 ( VAR152 ),
.VAR105 ( VAR113 ),
.VAR137 ( VAR2 ),
.VAR49 ( VAR47 ),
.VAR17 ( VAR37 )
);
VAR155 VAR66
(
.VAR19 ( VAR19 ),
.VAR85 ( VAR85 ),
.VAR61 ( VAR2 ),
.VAR63 ( VAR47 ),
.VAR134 ( VAR96 ),
.VAR146 ( VAR114 ),
.VAR93 ( VAR71[2] ),
.VAR135 ( VAR103 ),
.VAR137 ( VAR102 ),
.VAR49 ( VAR121 ),
.VAR92 ( VAR14 ),
.VAR25 ( VAR161 ),
.VAR119 ( VAR54 ),
.VAR20 ( VAR140 )
);
VAR160 VAR65
(
.VAR19 ( VAR19 ),
.VAR85 ( VAR85 ),
.VAR61 ( VAR102 ),
.VAR134 ( VAR14 ),
.VAR93 ( VAR38 ),
.VAR143 ( VAR161 ),
.VAR69 ( VAR140 ),
.VAR137 ( VAR89 ),
.VAR92 ( VAR124 ),
.VAR119 ( VAR74 ),
.VAR162 ( VAR98 ),
.VAR64 ( VAR50 )
);
VAR132 VAR51
(
.VAR24 ( VAR37[2:1] ),
.VAR59 ( VAR113[3:0] ),
.VAR157 ( VAR106 )
);
VAR80 VAR26
(
.VAR59 ( VAR117[31:26] ),
.VAR129 ( VAR117[5:0] ),
.VAR139 ( VAR139 ),
.VAR128 ( VAR130[4:3] ),
.VAR120 ( VAR130[0] ),
.VAR150 ( VAR122[1:0] ),
.VAR154 ( VAR122[2] ),
.VAR142 ( VAR29[1] ),
.VAR18 ( VAR29[0] ),
.VAR151 ( VAR29[2] ),
.VAR24 ( VAR130[2:1] ),
.VAR112 ( VAR112 ),
.VAR79 ( VAR79 ),
.VAR8 ( VAR42 )
);
VAR6 VAR44
(
.VAR68 ( VAR117[25:21] ),
.VAR82 ( VAR117[20:16] ),
.VAR152 ( VAR152 ),
.VAR70 ( VAR47[1] ),
.VAR45 ( VAR45 ),
.VAR21 ( VAR21 ),
.VAR97 ( VAR97 )
);
VAR57 VAR99
(
.VAR36 ( VAR33 ),
.VAR131 ( VAR152 ),
.VAR140 ( VAR140 ),
.VAR78 ( VAR50 ),
.VAR30 ( VAR102[2] ),
.VAR43 ( VAR89[2] ),
.VAR149 ( VAR149 ),
.VAR95 ( VAR95 )
);
VAR40 VAR35
(
.VAR116 ( VAR7 ),
.VAR90 ( VAR16 ),
.VAR153 ( VAR106 ),
.VAR88 ( VAR114 ),
.VAR58 ( ),
.VAR83 ( )
);
VAR168 VAR55 (
.VAR77 ( VAR92 ),
.VAR85 ( VAR85 ),
.VAR19 ( VAR141 ),
.VAR119 ( VAR166 )
);
VAR127 VAR60 (
.VAR19 ( VAR141 ),
.VAR77 ( VAR161 ),
.VAR142 ( VAR121[1] ),
.VAR18 ( VAR121[0] ),
.VAR93 ( VAR54 ),
.VAR119 ( VAR38 )
);
VAR76 VAR165
(
.VAR85 ( VAR85 ),
.VAR19 ( VAR141 ),
.VAR154 ( VAR89[2] ),
.VAR115 ( VAR117[25:16] ),
.VAR28 ( VAR148 ),
.VAR73 ( VAR50 ),
.VAR48 ( VAR4 ),
.VAR5 ( VAR100 )
);
always @ ( posedge VAR19 or posedge VAR85 ) begin
if ( VAR85 ) VAR3 <= VAR108;
end
else VAR3 <= VAR164;
end
always @ ( * ) begin
case ( VAR3 )
VAR108 : VAR164 <= VAR138;
VAR138 : VAR164 <= VAR138;
default : VAR164 <= VAR108;
endcase
end
always @ ( posedge VAR19 ) begin
VAR23 <= VAR145;
end
always @ ( * ) begin
case ( VAR3 )
VAR108 : VAR145 <= 8'd0;
VAR138 : VAR145 <= VAR114[7:0];
default : VAR145 <= VAR114[7:0];
endcase
end
endmodule
|
mit
|
trivoldus28/pulsarch-verilog
|
design/sys/iop/ccx/rtl/pcx_dp_array.v
| 10,348 |
module MODULE1(
VAR20, VAR30,
VAR22, VAR24, VAR17,
VAR4, VAR43,
VAR49, VAR21, VAR1,
VAR11, VAR2, VAR42,
VAR10, VAR14, VAR5, VAR16, VAR45,
VAR48, VAR33, VAR37,
VAR50, VAR6,
VAR13, VAR18,
VAR38, VAR25,
VAR31, VAR3,
VAR29, VAR39,
VAR51, VAR12,
VAR23, VAR19,
VAR15, VAR8,
VAR28, VAR44,
VAR47, VAR41,
VAR46, VAR36,
VAR27, VAR9
);
output VAR43; output VAR4; output [VAR35-1:0]VAR17; output [VAR35-1:0]VAR24; output [VAR35-1:0]VAR22; output [VAR35-1:0]VAR30; output [VAR35-1:0]VAR20;
input [7:0] VAR9; input [7:0] VAR27; input [7:0] VAR36; input [7:0] VAR46; input [7:0] VAR41; input [7:0] VAR47; input [7:0] VAR44; input [7:0] VAR28; input [7:0] VAR8; input [7:0] VAR15; input [7:0] VAR19; input [7:0] VAR23; input [7:0] VAR12; input [7:0] VAR51; input [7:0] VAR39; input [7:0] VAR29; input [7:0] VAR3; input [7:0] VAR31; input [7:0] VAR25; input [7:0] VAR38; input [7:0] VAR18; input [7:0] VAR13; input [7:0] VAR6; input [7:0] VAR50; input [7:0] VAR37; input VAR33; input VAR48; input VAR45; input VAR16; input VAR5; input [VAR35-1:0]VAR14; input [VAR35-1:0]VAR10; input [VAR35-1:0]VAR42; input [VAR35-1:0]VAR2; input [VAR35-1:0]VAR11; input [VAR35-1:0]VAR1; input [VAR35-1:0]VAR21; input [VAR35-1:0]VAR49;
VAR26 VAR26(
.VAR24(VAR24[VAR35-1:0]),
.VAR30(VAR30[VAR35-1:0]),
.VAR7(VAR43), .VAR9(VAR9[7:0]),
.VAR27(VAR27[7:0]),
.VAR36(VAR36[7:0]),
.VAR46(VAR46[7:0]),
.VAR41(VAR41[7:0]),
.VAR19(VAR19[7:0]),
.VAR23(VAR23[7:0]),
.VAR12(VAR12[7:0]),
.VAR51(VAR51[7:0]),
.VAR39(VAR39[7:0]),
.VAR33 (VAR33),
.VAR32(VAR45), .VAR14(VAR14[VAR35-1:0]),
.VAR10(VAR10[VAR35-1:0]),
.VAR42(VAR42[VAR35-1:0]),
.VAR2(VAR2[VAR35-1:0]),
.VAR11(VAR11[VAR35-1:0]),
.VAR1(VAR1[VAR35-1:0]),
.VAR21(VAR21[VAR35-1:0]),
.VAR49(VAR49[VAR35-1:0]),
.VAR40(VAR5));
VAR34 VAR34(
.VAR17(VAR17[VAR35-1:0]),
.VAR22(VAR22[VAR35-1:0]),
.VAR20(VAR20[VAR35-1:0]),
.VAR7(VAR4), .VAR47(VAR47[7:0]),
.VAR44(VAR44[7:0]),
.VAR28(VAR28[7:0]),
.VAR8(VAR8[7:0]),
.VAR15(VAR15[7:0]),
.VAR29(VAR29[7:0]),
.VAR3(VAR3[7:0]),
.VAR31(VAR31[7:0]),
.VAR25(VAR25[7:0]),
.VAR38(VAR38[7:0]),
.VAR18(VAR18[7:0]),
.VAR13(VAR13[7:0]),
.VAR6(VAR6[7:0]),
.VAR50(VAR50[7:0]),
.VAR37(VAR37[7:0]),
.VAR33(VAR33),
.VAR32(VAR48), .VAR14(VAR14[VAR35-1:0]),
.VAR10(VAR10[VAR35-1:0]),
.VAR42(VAR42[VAR35-1:0]),
.VAR2(VAR2[VAR35-1:0]),
.VAR11(VAR11[VAR35-1:0]),
.VAR1(VAR1[VAR35-1:0]),
.VAR21(VAR21[VAR35-1:0]),
.VAR49(VAR49[VAR35-1:0]),
.VAR40(VAR16)); endmodule
|
gpl-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/nor3/sky130_fd_sc_lp__nor3.behavioral.pp.v
| 1,844 |
module MODULE1 (
VAR3 ,
VAR5 ,
VAR14 ,
VAR10 ,
VAR2,
VAR6,
VAR8 ,
VAR7
);
output VAR3 ;
input VAR5 ;
input VAR14 ;
input VAR10 ;
input VAR2;
input VAR6;
input VAR8 ;
input VAR7 ;
wire VAR12 ;
wire VAR13;
nor VAR11 (VAR12 , VAR10, VAR5, VAR14 );
VAR4 VAR9 (VAR13, VAR12, VAR2, VAR6);
buf VAR1 (VAR3 , VAR13 );
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ms
|
cells/o32a/sky130_fd_sc_ms__o32a_4.v
| 2,428 |
module MODULE2 (
VAR4 ,
VAR2 ,
VAR7 ,
VAR10 ,
VAR1 ,
VAR9 ,
VAR8,
VAR3,
VAR11 ,
VAR6
);
output VAR4 ;
input VAR2 ;
input VAR7 ;
input VAR10 ;
input VAR1 ;
input VAR9 ;
input VAR8;
input VAR3;
input VAR11 ;
input VAR6 ;
VAR12 VAR5 (
.VAR4(VAR4),
.VAR2(VAR2),
.VAR7(VAR7),
.VAR10(VAR10),
.VAR1(VAR1),
.VAR9(VAR9),
.VAR8(VAR8),
.VAR3(VAR3),
.VAR11(VAR11),
.VAR6(VAR6)
);
endmodule
module MODULE2 (
VAR4 ,
VAR2,
VAR7,
VAR10,
VAR1,
VAR9
);
output VAR4 ;
input VAR2;
input VAR7;
input VAR10;
input VAR1;
input VAR9;
supply1 VAR8;
supply0 VAR3;
supply1 VAR11 ;
supply0 VAR6 ;
VAR12 VAR5 (
.VAR4(VAR4),
.VAR2(VAR2),
.VAR7(VAR7),
.VAR10(VAR10),
.VAR1(VAR1),
.VAR9(VAR9)
);
endmodule
|
apache-2.0
|
andrewandrepowell/zybo_petalinux
|
zybo_petalinux_webcam/zybo_petalinux_webcam.ip_user_files/ipstatic/axi_register_slice_v2_1/hdl/verilog/axi_register_slice_v2_1_axic_register_slice.v
| 23,247 |
module MODULE2 #
(
parameter VAR9 = 2 )
(
input wire clk, input wire [VAR9-1:0] VAR19, input wire VAR28, input wire VAR18, output wire VAR21 );
localparam integer VAR13 = 2**VAR9;
reg [VAR13-1:0] VAR1 = {VAR13{1'b0}};
always @(posedge clk)
if (VAR28)
VAR1 <= {VAR1[VAR13-2:0], VAR18};
assign VAR21 = VAR1[VAR19];
endmodule
module MODULE1 #
(
parameter VAR31 = "VAR22",
parameter VAR16 = 32,
parameter VAR14 = 32'h00000000
)
(
input wire VAR35,
input wire VAR4,
input wire [VAR16-1:0] VAR5,
input wire VAR24,
output wire VAR2,
output wire [VAR16-1:0] VAR6,
output wire VAR37,
input wire VAR39
);
generate
if (VAR14 == 32'h00000000) begin
assign VAR6 = VAR5;
assign VAR37 = VAR24;
assign VAR2 = VAR39;
end
else if (VAR14 == 32'h00000009) begin
reg [VAR16-1:0] VAR23;
wire [VAR16-1:0] VAR17;
reg VAR12;
reg VAR34;
reg VAR10;
reg VAR40;
reg VAR3;
wire VAR36;
reg VAR7;
reg VAR38 = 1'b0;
reg VAR15 = 1'b0;
reg [2:0] VAR41 = 3'b110;
reg VAR33 = 1'b0;
always @(posedge VAR35) begin
VAR33 <= VAR4;
end
assign VAR36 = VAR7 & VAR38;
always @ * begin
case (VAR41)
3'b111: begin VAR12 = 1'b1;
VAR10 = 1'b0;
VAR3 = 1'b0;
case ({VAR36, VAR39})
2'b00, 2'b01: begin VAR34 = 1'b0;
VAR40 = 1'b0;
end
2'b10: begin VAR34 = 1'b1;
VAR40 = 1'b1;
end
2'b11: begin VAR34 = 1'b1;
VAR40 = 1'b0;
end
endcase
end
3'b000: begin VAR34 = 1'b1;
VAR10 = 1'b1;
case ({VAR36, VAR39})
2'b00: begin VAR12 = 1'b1;
VAR40 = 1'b0;
VAR3 = 1'b0;
end
2'b01: begin VAR12 = 1'b1;
VAR40 = 1'b0;
VAR3 = 1'b1;
end
2'b10: begin VAR12 = 1'b0; VAR40 = 1'b1;
VAR3 = 1'b0;
end
2'b11: begin VAR12 = 1'b1;
VAR40 = 1'b1;
VAR3 = 1'b1;
end
endcase
end
3'b001: begin VAR34 = 1'b1;
VAR10 = 1'b1;
case ({VAR36, VAR39})
2'b00: begin VAR12 = 1'b0;
VAR40 = 1'b0;
VAR3 = 1'b0;
end
2'b01: begin VAR12 = 1'b1;
VAR40 = 1'b0;
VAR3 = 1'b1;
end
2'b10: begin VAR12 = 1'b0;
VAR40 = 1'b1;
VAR3 = 1'b0;
end
2'b11: begin VAR12 = 1'b0;
VAR40 = 1'b1;
VAR3 = 1'b1;
end
endcase
end
3'b010: begin VAR34 = 1'b1;
VAR12 = 1'b0;
VAR10 = 1'b1;
VAR40 = 1'b0;
if (VAR39) begin VAR3 = 1'b1;
end else begin
VAR3 = 1'b0;
end
end
default: begin VAR34 = 1'b0;
VAR12 = 1'b0;
VAR10 = 1'b0;
VAR40 = 1'b1; VAR3 = 1'b0;
end endcase
end
always @(posedge VAR35) begin
if (VAR33) begin
VAR41 <= 3'b110;
VAR15 <= 1'b0;
VAR38 <= 1'b0;
end else begin
VAR15 <= VAR12;
VAR38 <= VAR15;
if (VAR40 & ~VAR3) begin
VAR41 <= VAR41 + 1;
end else if (~VAR40 & VAR3) begin
VAR41 <= VAR41 - 1;
end
end
end
always @(posedge VAR35) begin
VAR7 <= VAR24;
VAR23 <= VAR5;
end
assign VAR2 = VAR15;
assign VAR37 = VAR34;
assign VAR6 = VAR10 ? VAR17 : VAR23;
genvar VAR20;
for (VAR20=0;VAR20<VAR16;VAR20=VAR20+1) begin : VAR29
MODULE2 #
(
.VAR9 (2)
)
VAR8
(
.clk (VAR35),
.VAR19 (VAR41[1:0]),
.VAR28 (VAR40),
.VAR18 (VAR23[VAR20]),
.VAR21 (VAR17[VAR20])
);
end
end
else if ((VAR14 == 32'h00000001) || (VAR14 == 32'h00000008)) begin
reg [VAR16-1:0] VAR32;
reg [VAR16-1:0] VAR26;
reg VAR12;
reg VAR34;
assign VAR2 = VAR12;
assign VAR37 = VAR34;
assign VAR6 = VAR32;
reg [1:0] VAR25 = 2'b00; always @(posedge VAR35) begin
if (VAR4) begin
VAR25 <= 2'b00;
end else begin
VAR25 <= {VAR25[0], ~VAR4};
end
end
always @(posedge VAR35) begin
if (~VAR25[0]) begin
VAR12 <= 1'b0;
end else begin
VAR12 <= VAR39 | ~VAR34 | (VAR12 & ~VAR24);
end
if (~VAR25[1]) begin
VAR34 <= 1'b0;
end else begin
VAR34 <= VAR24 | ~VAR12 | (VAR34 & ~VAR39);
end
if (VAR39 | ~VAR34) begin
VAR32 <= VAR12 ? VAR5 : VAR26;
end
if (VAR12) begin
VAR26 <= VAR5;
end
end
end
else if (VAR14 == 32'h00000002)
begin
reg [VAR16-1:0] VAR30;
wire VAR12; reg VAR34;
assign VAR2 = VAR12;
assign VAR37 = VAR34;
reg VAR25 = 1'b0; always @(posedge VAR35) begin
if (VAR4) begin
VAR25 <= 1'b0;
end else begin
VAR25 <= ~VAR4;
end
end
always @(posedge VAR35)
begin
if (VAR24 & VAR12)
VAR30 <= VAR5;
end
assign VAR6 = VAR30;
always @(posedge VAR35)
begin
if (~VAR25)
VAR34 <= 1'b0;
end
else
if (VAR24) VAR34 <= 1'b1;
end
else
if (VAR39) VAR34 <= 1'b0;
end
assign VAR12 = (VAR39 | ~VAR34) & VAR25;
end else if (VAR14 == 32'h00000003)
begin
reg [VAR16-1:0] VAR30;
reg VAR12; reg VAR27;
reg VAR11;
reg [1:0] VAR25 = 2'b00; always @(posedge VAR35) begin
if (VAR4) begin
VAR25 <= 2'b00;
end else begin
VAR25 <= {VAR25[0], ~VAR4};
end
end
always @(posedge VAR35)
begin
if (VAR24 & VAR12)
VAR30 <= VAR5;
end
assign VAR6 = VAR11?VAR30:VAR5;
always @ *
begin
if (VAR24 & VAR12 & ~VAR39)
VAR27 = 1'b1;
end
else if ( (VAR11 == 1) && (VAR39 == 1) && ( (VAR24 == 0) || (VAR12 == 0)))
VAR27 = 1'b0;
end
else
VAR27 = VAR11;
end
always @(posedge VAR35)
begin
if (~VAR25[0])
VAR11 <= 1'b0;
end
else
VAR11 <= VAR27;
end
always @(posedge VAR35)
begin
if (~VAR25[0])
VAR12 <= 1'b0;
end
else
VAR12 <= VAR39 | ~VAR27;
end
assign VAR2 = VAR12;
assign VAR37 = (VAR24 | VAR11) & VAR25[1];
end
else if ((VAR14 == 32'h00000004) || (VAR14 == 32'h00000005))
begin
end
begin
begin
begin
begin
begin
end
begin
begin
end
|
gpl-3.0
|
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0
|
cells/oai31/gf180mcu_fd_sc_mcu9t5v0__oai31_2.functional.pp.v
| 1,462 |
module MODULE1( VAR9, VAR16, VAR4, VAR1, VAR5, VAR15, VAR13 );
input VAR5, VAR1, VAR4, VAR9;
inout VAR15, VAR13;
output VAR16;
wire VAR14;
not VAR3( VAR14, VAR5 );
wire VAR8;
not VAR7( VAR8, VAR1 );
wire VAR18;
not VAR10( VAR18, VAR4 );
wire VAR6;
and VAR12( VAR6, VAR14, VAR8, VAR18 );
wire VAR17;
not VAR2( VAR17, VAR9 );
or VAR11( VAR16, VAR6, VAR17 );
endmodule
|
apache-2.0
|
peteg944/music-fpga
|
Enlightened Main Project/Microphone.v
| 2,866 |
module MODULE1(
output VAR31, output VAR26, output reg VAR16, input VAR5, input clk,
input rst,
input VAR20, output reg VAR29, output reg [9:0] VAR17
);
reg VAR1;
reg [9:0] VAR10;
reg VAR12, VAR21;
reg VAR15;
reg [7:0] VAR6, VAR22;
wire [7:0] VAR8;
wire VAR9;
VAR18 #(6) VAR14(clk, rst, VAR5, VAR26, VAR31, VAR12, VAR6, VAR8, , VAR9);
reg [3:0] state, VAR11; reg [3:0] VAR19, VAR25; localparam VAR13 = 4'd0,
VAR3 = 4'd1,
VAR30 = 4'd2,
VAR28 = 4'd3,
VAR27 = 4'd4,
VAR24 = 4'd5,
VAR23 = 4'd6,
VAR4 = 4'd7,
VAR2 = 4'd8,
VAR7 = 4'd9;
always @ (posedge clk) begin
if(rst) begin
VAR17 <= 10'b0;
VAR29 <= 1'b0;
VAR12 <= 1'b0;
VAR16 <= 1'b1;
VAR6 <= 8'b0;
state <= VAR30;
VAR19 <= VAR30;
end else begin
VAR17 <= VAR10;
VAR29 <= VAR1;
VAR12 <= VAR21;
VAR16 <= VAR15;
VAR6 <= VAR22;
state <= VAR11;
VAR19 <= VAR25;
end
end
always @ (*) begin
VAR10 = VAR17;
VAR1 = 1'b0;
VAR21 = 1'b0;
VAR15 = VAR16;
VAR22 = VAR6;
VAR11 = state;
VAR25 = VAR19;
case(state)
VAR30: begin
if(VAR20 == 1'b1) begin
VAR15 = 1'b0; VAR11 = VAR27;
end
end
VAR27: begin
VAR22 = 8'h01;
VAR11 = VAR13;
VAR25 = VAR24;
end
VAR24: begin
VAR22 = 8'h00; VAR11 = VAR13;
VAR25 = VAR23;
end
VAR23: begin
VAR10[9:8] = VAR8[1:0];
VAR11 = VAR4;
end
VAR4: begin
VAR22 = 8'h00; VAR11 = VAR13;
VAR25 = VAR2;
end
VAR2: begin
VAR10[7:0] = VAR8;
VAR11 = VAR30;
VAR1 = 1'b1;
VAR15 = 1'b1; end
VAR13: begin
VAR21 = 1'b1;
VAR11 = VAR3;
end
VAR3: begin
if(VAR9)
VAR11 = VAR19; end
endcase
end
endmodule
|
mit
|
sirchuckalot/zet
|
cores/ps2/rtl/ps2_mouse_cmdout.v
| 9,859 |
module MODULE1 (
input clk,
input reset,
input [7:0] VAR13,
input VAR15,
input VAR10,
input VAR24,
input VAR30,
inout VAR6,
inout VAR32,
output reg VAR25,
output reg VAR27
);
parameter VAR31 = 1262; parameter VAR28 = 13; parameter VAR7 = 13'h0001; parameter VAR22 = 187500; parameter VAR19 = 20; parameter VAR16 = 20'h00001; parameter VAR34 = 25000; parameter VAR14 = 17; parameter VAR18 = 17'h00001;
parameter VAR12 = 3'h0,
VAR9 = 3'h1,
VAR4 = 3'h2,
VAR5 = 3'h3,
VAR17 = 3'h4,
VAR26 = 3'h5,
VAR23 = 3'h6,
VAR11 = 3'h7;
reg [3:0] VAR20; reg [8:0] VAR8;
reg [VAR28:1] VAR33;
reg [VAR19:1] VAR21;
reg [VAR14:1] VAR1;
reg [2:0] VAR29; reg [2:0] VAR3;
always @(posedge clk) begin
if(reset == 1'b1) VAR3 <= VAR12;
end
else VAR3 <= VAR29;
end
always @(*) begin VAR29 = VAR12;
case (VAR3)
VAR12:
begin
if (VAR15 == 1'b1) VAR29 = VAR9;
end
else VAR29 = VAR12;
end
VAR9:
begin
if (VAR33 == VAR31)
VAR29 = VAR4;
end
else
VAR29 = VAR9;
end
VAR4:
begin
if (VAR24 == 1'b1)
VAR29 = VAR5;
end
else if (VAR21 == VAR22)
VAR29 = VAR11;
else
VAR29 = VAR4;
end
VAR5:
begin
if ((VAR20 == 4'd8) && (VAR24 == 1'b1))
VAR29 = VAR17;
end
else if (VAR1 == VAR34)
VAR29 = VAR11;
else
VAR29 = VAR5;
end
VAR17:
begin
if (VAR24 == 1'b1)
VAR29 = VAR26;
end
else if (VAR1 == VAR34)
VAR29 = VAR11;
else
VAR29 = VAR17;
end
VAR26:
begin
if (VAR10 == 1'b1)
VAR29 = VAR23;
end
else if (VAR1 == VAR34)
VAR29 = VAR11;
else
VAR29 = VAR26;
end
VAR23:
begin
if (VAR15 == 1'b0)
VAR29 = VAR12;
end
else
VAR29 = VAR23;
end
VAR11:
begin
if (VAR15 == 1'b0)
VAR29 = VAR12;
end
else
VAR29 = VAR11;
end
default:
begin
VAR29 = VAR12;
end
endcase
end
always @(posedge clk) begin
if(reset == 1'b1) VAR8 <= 9'h000;
end
else if(VAR3 == VAR12)
VAR8 <= {(^VAR13) ^ 1'b1, VAR13};
end
always @(posedge clk) begin
if(reset == 1'b1) VAR33 <= {VAR28{1'b0}};
end
else if((VAR3 == VAR9) &&
(VAR33 != VAR31))
VAR33 <=
VAR33 + VAR7;
else if(VAR3 != VAR9)
VAR33 <= {VAR28{1'b0}};
end
always @(posedge clk) begin
if(reset == 1'b1) VAR21 <= {VAR19{1'b0}};
end
else if((VAR3 == VAR4) &&
(VAR21 != VAR22))
VAR21 <= VAR21 + VAR16;
else if(VAR3 != VAR4)
VAR21 <= {VAR19{1'b0}};
end
always @(posedge clk) begin
if(reset == 1'b1) VAR1 <= {VAR14{1'b0}};
end
else begin
if((VAR3 == VAR5) ||
(VAR3 == VAR17) ||
(VAR3 == VAR26))
begin
if(VAR1 != VAR34)
VAR1 <= VAR1 + VAR18;
end
else VAR1 <= {VAR14{1'b0}};
end
end
always @(posedge clk) begin
if(reset == 1'b1) VAR20 <= 4'h0;
end
else if((VAR3 == VAR5) &&
(VAR24 == 1'b1))
VAR20 <= VAR20 + 4'h1;
else if(VAR3 != VAR5)
VAR20 <= 4'h0;
end
always @(posedge clk) begin
if(reset == 1'b1) VAR25 <= 1'b0;
end
else if(VAR3 == VAR23)
VAR25 <= 1'b1;
else if(VAR15 == 1'b0) VAR25 <= 1'b0;
end
always @(posedge clk) begin
if(reset == 1'b1) VAR27 <= 1'b0;
end
else if(VAR3 == VAR11)
VAR27 <= 1'b1;
else if(VAR15 == 1'b0)
VAR27 <= 1'b0;
end
assign VAR6 = (VAR3 == VAR9 || VAR30) ? 1'b0 : 1'VAR2;
assign VAR32 = (VAR3 == VAR5) ? VAR8[VAR20] :
(VAR3 == VAR4) ? 1'b0 :
((VAR3 == VAR9) &&
(VAR33[VAR28] == 1'b1)) ? 1'b0 : 1'VAR2;
endmodule
|
gpl-3.0
|
vvk/sysrek
|
pipeline_summator/ipcore_dir/add.v
| 13,407 |
module MODULE2 (
VAR67, VAR146, VAR20
);
output [20 : 0] VAR67;
input [20 : 0] VAR146;
input [20 : 0] VAR20;
wire \VAR52/VAR110 ;
wire \VAR52/VAR137 ;
wire \VAR52/VAR89 ;
wire \VAR52/VAR108 ;
wire \VAR52/VAR4 ;
wire \VAR52/VAR96 ;
wire \VAR52/VAR63 ;
wire \VAR52/VAR65 ;
wire \VAR52/VAR104 ;
wire \VAR52/VAR72 ;
wire \VAR52/VAR33 ;
wire \VAR52/VAR25 ;
wire \VAR52/VAR54 ;
wire \VAR52/VAR103 ;
wire \VAR52/VAR150 ;
wire \VAR52/VAR17 ;
wire \VAR52/VAR56 ;
wire \VAR52/VAR123 ;
wire \VAR52/VAR59 ;
wire \VAR52/VAR37 ;
wire \VAR52/VAR138 ;
wire \VAR52/VAR21 ;
wire \VAR52/VAR88 ;
wire \VAR52/VAR15 ;
wire \VAR52/VAR45 ;
wire \VAR52/VAR43 ;
wire \VAR52/VAR115 ;
wire \VAR52/VAR1 ;
wire \VAR52/VAR111 ;
wire \VAR52/VAR3 ;
wire \VAR52/VAR34 ;
wire \VAR52/VAR6 ;
wire \VAR52/VAR14 ;
wire \VAR52/VAR81 ;
wire \VAR52/VAR11 ;
wire \VAR52/VAR32 ;
wire \VAR52/VAR60 ;
wire \VAR52/VAR9 ;
wire \VAR52/VAR153 ;
wire \VAR52/VAR84 ;
wire \VAR52/VAR42 ;
wire \VAR52/VAR7 ;
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR35 (
.VAR122(VAR20[0]),
.VAR127(VAR146[0]),
.VAR125(\VAR52/VAR138 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR75 (
.VAR122(VAR20[1]),
.VAR127(VAR146[1]),
.VAR125(\VAR52/VAR72 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR26 (
.VAR122(VAR20[2]),
.VAR127(VAR146[2]),
.VAR125(\VAR52/VAR65 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR8 (
.VAR122(VAR20[3]),
.VAR127(VAR146[3]),
.VAR125(\VAR52/VAR63 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR130 (
.VAR122(VAR20[4]),
.VAR127(VAR146[4]),
.VAR125(\VAR52/VAR96 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR140 (
.VAR122(VAR20[5]),
.VAR127(VAR146[5]),
.VAR125(\VAR52/VAR4 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR80 (
.VAR122(VAR20[6]),
.VAR127(VAR146[6]),
.VAR125(\VAR52/VAR108 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR113 (
.VAR122(VAR20[7]),
.VAR127(VAR146[7]),
.VAR125(\VAR52/VAR89 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR121 (
.VAR122(VAR20[8]),
.VAR127(VAR146[8]),
.VAR125(\VAR52/VAR137 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR19 (
.VAR122(VAR20[9]),
.VAR127(VAR146[9]),
.VAR125(\VAR52/VAR110 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR141 (
.VAR122(VAR20[10]),
.VAR127(VAR146[10]),
.VAR125(\VAR52/VAR37 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR132 (
.VAR122(VAR20[11]),
.VAR127(VAR146[11]),
.VAR125(\VAR52/VAR59 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR95 (
.VAR122(VAR20[12]),
.VAR127(VAR146[12]),
.VAR125(\VAR52/VAR123 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR116 (
.VAR122(VAR20[13]),
.VAR127(VAR146[13]),
.VAR125(\VAR52/VAR56 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR83 (
.VAR122(VAR20[14]),
.VAR127(VAR146[14]),
.VAR125(\VAR52/VAR17 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR106 (
.VAR122(VAR20[15]),
.VAR127(VAR146[15]),
.VAR125(\VAR52/VAR150 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR148 (
.VAR122(VAR20[16]),
.VAR127(VAR146[16]),
.VAR125(\VAR52/VAR103 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR139 (
.VAR122(VAR20[17]),
.VAR127(VAR146[17]),
.VAR125(\VAR52/VAR54 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR53 (
.VAR122(VAR20[18]),
.VAR127(VAR146[18]),
.VAR125(\VAR52/VAR25 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR76 (
.VAR122(VAR20[19]),
.VAR127(VAR146[19]),
.VAR125(\VAR52/VAR33 )
);
VAR78 #(
.VAR47 ( 4'h6 ))
\VAR52/VAR29 (
.VAR122(VAR20[20]),
.VAR127(VAR146[20]),
.VAR125(\VAR52/VAR104 )
);
VAR48 \VAR52/VAR36 (
.VAR98(\VAR52/VAR7 ),
.VAR57(VAR146[0]),
.VAR18(\VAR52/VAR138 ),
.VAR125(\VAR52/VAR42 )
);
VAR61 \VAR52/VAR82 (
.VAR98(\VAR52/VAR7 ),
.VAR27(\VAR52/VAR138 ),
.VAR125(VAR67[0])
);
VAR61 \VAR52/VAR31 (
.VAR98(\VAR52/VAR34 ),
.VAR27(\VAR52/VAR104 ),
.VAR125(VAR67[20])
);
VAR48 \VAR52/VAR85 (
.VAR98(\VAR52/VAR42 ),
.VAR57(VAR146[1]),
.VAR18(\VAR52/VAR72 ),
.VAR125(\VAR52/VAR3 )
);
VAR61 \VAR52/VAR101 (
.VAR98(\VAR52/VAR42 ),
.VAR27(\VAR52/VAR72 ),
.VAR125(VAR67[1])
);
VAR48 \VAR52/VAR13 (
.VAR98(\VAR52/VAR3 ),
.VAR57(VAR146[2]),
.VAR18(\VAR52/VAR65 ),
.VAR125(\VAR52/VAR111 )
);
VAR61 \VAR52/VAR100 (
.VAR98(\VAR52/VAR3 ),
.VAR27(\VAR52/VAR65 ),
.VAR125(VAR67[2])
);
VAR48 \VAR52/VAR135 (
.VAR98(\VAR52/VAR111 ),
.VAR57(VAR146[3]),
.VAR18(\VAR52/VAR63 ),
.VAR125(\VAR52/VAR1 )
);
VAR61 \VAR52/VAR105 (
.VAR98(\VAR52/VAR111 ),
.VAR27(\VAR52/VAR63 ),
.VAR125(VAR67[3])
);
VAR48 \VAR52/VAR22 (
.VAR98(\VAR52/VAR1 ),
.VAR57(VAR146[4]),
.VAR18(\VAR52/VAR96 ),
.VAR125(\VAR52/VAR115 )
);
VAR61 \VAR52/VAR87 (
.VAR98(\VAR52/VAR1 ),
.VAR27(\VAR52/VAR96 ),
.VAR125(VAR67[4])
);
VAR48 \VAR52/VAR102 (
.VAR98(\VAR52/VAR115 ),
.VAR57(VAR146[5]),
.VAR18(\VAR52/VAR4 ),
.VAR125(\VAR52/VAR43 )
);
VAR61 \VAR52/VAR66 (
.VAR98(\VAR52/VAR115 ),
.VAR27(\VAR52/VAR4 ),
.VAR125(VAR67[5])
);
VAR48 \VAR52/VAR41 (
.VAR98(\VAR52/VAR43 ),
.VAR57(VAR146[6]),
.VAR18(\VAR52/VAR108 ),
.VAR125(\VAR52/VAR45 )
);
VAR61 \VAR52/VAR64 (
.VAR98(\VAR52/VAR43 ),
.VAR27(\VAR52/VAR108 ),
.VAR125(VAR67[6])
);
VAR48 \VAR52/VAR55 (
.VAR98(\VAR52/VAR45 ),
.VAR57(VAR146[7]),
.VAR18(\VAR52/VAR89 ),
.VAR125(\VAR52/VAR15 )
);
VAR61 \VAR52/VAR149 (
.VAR98(\VAR52/VAR45 ),
.VAR27(\VAR52/VAR89 ),
.VAR125(VAR67[7])
);
VAR48 \VAR52/VAR120 (
.VAR98(\VAR52/VAR15 ),
.VAR57(VAR146[8]),
.VAR18(\VAR52/VAR137 ),
.VAR125(\VAR52/VAR88 )
);
VAR61 \VAR52/VAR124 (
.VAR98(\VAR52/VAR15 ),
.VAR27(\VAR52/VAR137 ),
.VAR125(VAR67[8])
);
VAR48 \VAR52/VAR5 (
.VAR98(\VAR52/VAR88 ),
.VAR57(VAR146[9]),
.VAR18(\VAR52/VAR110 ),
.VAR125(\VAR52/VAR21 )
);
VAR61 \VAR52/VAR119 (
.VAR98(\VAR52/VAR88 ),
.VAR27(\VAR52/VAR110 ),
.VAR125(VAR67[9])
);
VAR48 \VAR52/VAR71 (
.VAR98(\VAR52/VAR21 ),
.VAR57(VAR146[10]),
.VAR18(\VAR52/VAR37 ),
.VAR125(\VAR52/VAR84 )
);
VAR61 \VAR52/VAR114 (
.VAR98(\VAR52/VAR21 ),
.VAR27(\VAR52/VAR37 ),
.VAR125(VAR67[10])
);
VAR48 \VAR52/VAR144 (
.VAR98(\VAR52/VAR84 ),
.VAR57(VAR146[11]),
.VAR18(\VAR52/VAR59 ),
.VAR125(\VAR52/VAR153 )
);
VAR61 \VAR52/VAR131 (
.VAR98(\VAR52/VAR84 ),
.VAR27(\VAR52/VAR59 ),
.VAR125(VAR67[11])
);
VAR48 \VAR52/VAR50 (
.VAR98(\VAR52/VAR153 ),
.VAR57(VAR146[12]),
.VAR18(\VAR52/VAR123 ),
.VAR125(\VAR52/VAR9 )
);
VAR61 \VAR52/VAR107 (
.VAR98(\VAR52/VAR153 ),
.VAR27(\VAR52/VAR123 ),
.VAR125(VAR67[12])
);
VAR48 \VAR52/VAR142 (
.VAR98(\VAR52/VAR9 ),
.VAR57(VAR146[13]),
.VAR18(\VAR52/VAR56 ),
.VAR125(\VAR52/VAR60 )
);
VAR61 \VAR52/VAR93 (
.VAR98(\VAR52/VAR9 ),
.VAR27(\VAR52/VAR56 ),
.VAR125(VAR67[13])
);
VAR48 \VAR52/VAR145 (
.VAR98(\VAR52/VAR60 ),
.VAR57(VAR146[14]),
.VAR18(\VAR52/VAR17 ),
.VAR125(\VAR52/VAR32 )
);
VAR61 \VAR52/VAR16 (
.VAR98(\VAR52/VAR60 ),
.VAR27(\VAR52/VAR17 ),
.VAR125(VAR67[14])
);
VAR48 \VAR52/VAR129 (
.VAR98(\VAR52/VAR32 ),
.VAR57(VAR146[15]),
.VAR18(\VAR52/VAR150 ),
.VAR125(\VAR52/VAR11 )
);
VAR61 \VAR52/VAR97 (
.VAR98(\VAR52/VAR32 ),
.VAR27(\VAR52/VAR150 ),
.VAR125(VAR67[15])
);
VAR48 \VAR52/VAR147 (
.VAR98(\VAR52/VAR11 ),
.VAR57(VAR146[16]),
.VAR18(\VAR52/VAR103 ),
.VAR125(\VAR52/VAR81 )
);
VAR61 \VAR52/VAR126 (
.VAR98(\VAR52/VAR11 ),
.VAR27(\VAR52/VAR103 ),
.VAR125(VAR67[16])
);
VAR48 \VAR52/VAR10 (
.VAR98(\VAR52/VAR81 ),
.VAR57(VAR146[17]),
.VAR18(\VAR52/VAR54 ),
.VAR125(\VAR52/VAR14 )
);
VAR61 \VAR52/VAR74 (
.VAR98(\VAR52/VAR81 ),
.VAR27(\VAR52/VAR54 ),
.VAR125(VAR67[17])
);
VAR48 \VAR52/VAR40 (
.VAR98(\VAR52/VAR14 ),
.VAR57(VAR146[18]),
.VAR18(\VAR52/VAR25 ),
.VAR125(\VAR52/VAR6 )
);
VAR61 \VAR52/VAR28 (
.VAR98(\VAR52/VAR14 ),
.VAR27(\VAR52/VAR25 ),
.VAR125(VAR67[18])
);
VAR48 \VAR52/VAR51 (
.VAR98(\VAR52/VAR6 ),
.VAR57(VAR146[19]),
.VAR18(\VAR52/VAR33 ),
.VAR125(\VAR52/VAR34 )
);
VAR61 \VAR52/VAR134 (
.VAR98(\VAR52/VAR6 ),
.VAR27(\VAR52/VAR33 ),
.VAR125(VAR67[19])
);
VAR118 \VAR52/VAR112 (
.VAR143(\VAR52/VAR7 )
);
endmodule
module MODULE1 ();
parameter VAR90 = 100000;
parameter VAR154 = 0;
wire VAR23;
wire VAR68;
wire VAR30;
wire VAR86;
tri1 VAR69;
tri (weak1, strong0) VAR152 = VAR69;
wire VAR79;
wire VAR58;
reg VAR73;
reg VAR49;
reg VAR46;
wire VAR70;
wire VAR38;
wire VAR2;
wire VAR151;
wire VAR109;
reg VAR24;
reg VAR117;
reg VAR91;
reg VAR99;
reg VAR128;
reg VAR92 = 0;
reg VAR77 = 0 ;
reg VAR136 = 0;
reg VAR94 = 0;
reg VAR133 = 1'VAR62;
reg VAR44 = 1'VAR62;
reg VAR39 = 1'VAR62;
reg VAR12 = 1'VAR62;
assign (weak1, weak0) VAR23 = VAR73;
assign (weak1, weak0) VAR68 = VAR49;
assign (weak1, weak0) VAR86 = VAR46;
|
gpl-2.0
|
Jawanga/ece385lab8
|
lab8_usb/usb_system/synthesis/submodules/usb_system_sdram.v
| 24,482 |
module MODULE1 (
clk,
rd,
VAR33,
wr,
VAR55,
VAR15,
VAR77,
VAR9,
VAR81,
VAR49
)
;
output VAR15;
output VAR77;
output VAR9;
output VAR81;
output [ 61: 0] VAR49;
input clk;
input rd;
input VAR33;
input wr;
input [ 61: 0] VAR55;
wire VAR15;
wire VAR77;
wire VAR9;
reg [ 1: 0] VAR24;
reg [ 61: 0] VAR66;
reg [ 61: 0] VAR5;
wire VAR81;
reg VAR60;
reg [ 61: 0] VAR49;
wire [ 1: 0] VAR14;
reg VAR31;
assign VAR14 = {rd, wr};
assign VAR81 = VAR24 == 2;
assign VAR77 = VAR24 >= 1;
assign VAR9 = VAR24 == 0;
assign VAR15 = VAR24 <= 1;
always @(VAR66 or VAR5 or VAR60)
begin
case (VAR60)
1'd0: begin
VAR49 = VAR66;
end
1'd1: begin
VAR49 = VAR5;
end
default: begin
end
endcase end
always @(posedge clk or negedge VAR33)
begin
if (VAR33 == 0)
begin
VAR31 <= 0;
VAR60 <= 0;
VAR24 <= 0;
end
else
case (VAR14)
2'd1: begin
if (!VAR81)
begin
VAR24 <= VAR24 + 1;
VAR31 <= (VAR31 == 1) ? 0 : (VAR31 + 1);
end
end
2'd2: begin
if (!VAR9)
begin
VAR24 <= VAR24 - 1;
VAR60 <= (VAR60 == 1) ? 0 : (VAR60 + 1);
end
end
2'd3: begin
VAR31 <= (VAR31 == 1) ? 0 : (VAR31 + 1);
VAR60 <= (VAR60 == 1) ? 0 : (VAR60 + 1);
end
default: begin
end
endcase end
always @(posedge clk)
begin
if (wr & !VAR81)
case (VAR31)
1'd0: begin
VAR66 <= VAR55;
end
1'd1: begin
VAR5 <= VAR55;
end
default: begin
end
endcase end
endmodule
module MODULE2 (
VAR22,
VAR16,
VAR76,
VAR6,
VAR42,
VAR34,
clk,
VAR33,
VAR51,
VAR62,
VAR21,
VAR37,
VAR27,
VAR44,
VAR50,
VAR40,
VAR18,
VAR30,
VAR54,
VAR46
)
;
output [ 31: 0] VAR51;
output VAR62;
output VAR21;
output [ 12: 0] VAR37;
output [ 1: 0] VAR27;
output VAR44;
output VAR50;
output VAR40;
inout [ 31: 0] VAR18;
output [ 3: 0] VAR30;
output VAR54;
output VAR46;
input [ 24: 0] VAR22;
input [ 3: 0] VAR16;
input VAR76;
input [ 31: 0] VAR6;
input VAR42;
input VAR34;
input clk;
input VAR33;
wire [ 23: 0] VAR48;
reg VAR39;
reg [ 24: 0] VAR58;
wire [ 1: 0] VAR65;
reg VAR36;
reg [ 31: 0] VAR82;
reg [ 3: 0] VAR80;
reg VAR35;
wire VAR15;
wire VAR77;
wire VAR41;
wire [ 9: 0] VAR63;
wire VAR84;
wire [ 3: 0] VAR52;
wire [ 2: 0] VAR7;
wire VAR73;
wire VAR10;
wire VAR20;
wire [ 24: 0] VAR28;
wire [ 1: 0] VAR29;
wire VAR56;
wire [ 31: 0] VAR57;
wire [ 3: 0] VAR74;
wire VAR64;
reg VAR17;
wire VAR8;
wire VAR78;
wire [ 61: 0] VAR32;
reg [ 12: 0] VAR47;
reg [ 3: 0] VAR53;
reg [ 2: 0] VAR70;
reg [ 2: 0] VAR59;
reg [ 2: 0] VAR38;
reg [ 2: 0] VAR4;
reg VAR45;
reg [ 12: 0] VAR13 ;
reg [ 1: 0] VAR23 ;
reg [ 3: 0] VAR25 ;
reg [ 2: 0] VAR2;
reg [ 31: 0] VAR12 ;
reg [ 3: 0] VAR69 ;
reg [ 8: 0] VAR43;
reg [ 8: 0] VAR79;
reg VAR1 ;
wire VAR67;
wire VAR61;
reg [ 2: 0] VAR11;
reg [ 13: 0] VAR83;
reg VAR75;
wire VAR19;
wire VAR72;
wire [ 23: 0] VAR3;
reg VAR71;
reg [ 31: 0] VAR51 ;
reg VAR62;
wire VAR21;
wire [ 12: 0] VAR37;
wire [ 1: 0] VAR27;
wire VAR44;
wire VAR50;
wire VAR40;
wire [ 31: 0] VAR18;
wire [ 3: 0] VAR30;
wire VAR54;
wire VAR46;
assign VAR84 = 1;
assign {VAR40, VAR54, VAR44, VAR46} = VAR25;
assign VAR37 = VAR13;
assign VAR50 = VAR84;
assign VAR18 = VAR1?VAR12:{32{1'VAR26}};
assign VAR30 = VAR69;
assign VAR27 = VAR23;
assign VAR78 = VAR17 & VAR67;
assign VAR56 = 1'b0;
assign VAR73 = VAR78 ? VAR56 : VAR36;
assign VAR10 = VAR73;
assign {VAR8, VAR28, VAR74, VAR57} = VAR32;
MODULE1 MODULE1
(
.VAR15 (VAR15),
.VAR77 (VAR77),
.clk (clk),
.VAR9 (VAR64),
.VAR81 (VAR21),
.rd (VAR78),
.VAR49 (VAR32),
.VAR33 (VAR33),
.wr ((~VAR34 | ~VAR42) & !VAR21),
.VAR55 ({VAR34, VAR22, VAR34 ? 4'b0 : VAR16, VAR6})
);
assign VAR29 = {VAR28[24],VAR28[10]};
always @(posedge clk or negedge VAR33)
begin
if (VAR33 == 0)
VAR83 <= 10000;
end
else if (VAR83 == 0)
VAR83 <= 390;
else
VAR83 <= VAR83 - 1'b1;
end
always @(posedge clk or negedge VAR33)
begin
if (VAR33 == 0)
VAR75 <= 0;
end
else if (1)
VAR75 <= ((VAR83 == 0) | VAR75) & ~VAR39 & VAR45;
end
always @(posedge clk or negedge VAR33)
begin
if (VAR33 == 0)
VAR71 <= 0;
end
else if (1)
VAR71 <= (VAR83 == 0) & VAR75;
end
always @(posedge clk or negedge VAR33)
begin
if (VAR33 == 0)
VAR45 <= 0;
end
else if (1)
VAR45 <= VAR45 | (VAR4 == 3'b101);
end
always @(posedge clk or negedge VAR33)
begin
if (VAR33 == 0)
begin
VAR4 <= 3'b000;
VAR59 <= 3'b000;
VAR53 <= 4'b1111;
VAR47 <= {13{1'b1}};
VAR70 <= {3{1'b0}};
end
else
begin
VAR47 <= {13{1'b1}};
case (VAR4)
3'b000: begin
VAR53 <= 4'b1111;
VAR38 <= 3'b0;
if (VAR83 == 0)
VAR4 <= 3'b001;
end
3'b001: begin
VAR4 <= 3'b011;
VAR53 <= {{1{1'b0}},3'h2};
VAR70 <= 0;
VAR59 <= 3'b010;
end
3'b010: begin
VAR53 <= {{1{1'b0}},3'h1};
VAR38 <= VAR38 + 1'b1;
VAR4 <= 3'b011;
VAR70 <= 3;
if (VAR38 == 3'h1)
VAR59 <= 3'b111;
end
else
VAR59 <= 3'b010;
end
3'b011: begin
VAR53 <= {{1{1'b0}},3'h7};
if (VAR70 > 1)
VAR70 <= VAR70 - 1'b1;
end
else
VAR4 <= VAR59;
end
3'b101: begin
VAR4 <= 3'b101;
end
3'b111: begin
VAR4 <= 3'b011;
VAR53 <= {{1{1'b0}},3'h0};
VAR47 <= {{3{1'b0}},1'b0,2'b00,3'h3,4'h0};
VAR70 <= 4;
VAR59 <= 3'b101;
end
default: begin
VAR4 <= 3'b000;
end
endcase end
end
assign VAR65 = {VAR58[24],VAR58[10]};
assign VAR20 = VAR36 == VAR56;
assign VAR19 = VAR35 == VAR8;
assign VAR41 = VAR65 == VAR29;
assign VAR72 = {VAR58[23 : 11]} == {VAR28[23 : 11]};
assign VAR67 = VAR20 && VAR19 && VAR41 && VAR72 && !VAR64;
assign VAR63 = VAR78 ? { {3{1'b0}},VAR28[9 : 0] } : { {3{1'b0}},VAR58[9 : 0] };
always @(posedge clk or negedge VAR33)
begin
if (VAR33 == 0)
begin
VAR79 <= 9'b000000001;
VAR43 <= 9'b000000001;
VAR25 <= 4'b1111;
VAR23 <= 2'b00;
VAR13 <= 13'b0000000000000;
VAR12 <= 32'b00000000000000000000000000000000;
VAR69 <= 4'b0000;
VAR2 <= 3'b000;
VAR39 <= 1'b0;
VAR17 <= 1'b0;
VAR1 <= 1'b0;
end
else
begin
VAR17 <= 1'b0;
VAR1 <= 1'b0;
case (VAR79)
9'b000000001: begin
if (VAR45)
begin
if (VAR75)
VAR25 <= {{1{1'b0}},3'h7};
end
else
VAR25 <= 4'b1111;
VAR39 <= 1'b0;
if (VAR75)
begin
VAR79 <= 9'b001000000;
VAR43 <= 9'b010000000;
VAR2 <= 0;
VAR36 <= 1'b1;
end
else if (!VAR64)
begin
VAR17 <= 1'b1;
VAR36 <= VAR56;
VAR35 <= VAR8;
VAR58 <= VAR28;
VAR82 <= VAR57;
VAR80 <= VAR74;
VAR79 <= 9'b000000010;
end
end
else
begin
VAR13 <= VAR47;
VAR79 <= 9'b000000001;
VAR43 <= 9'b000000001;
VAR25 <= VAR53;
end
end
9'b000000010: begin
VAR79 <= 9'b000000100;
VAR25 <= {VAR10,3'h3};
VAR23 <= VAR65;
VAR13 <= VAR58[23 : 11];
VAR12 <= VAR82;
VAR69 <= VAR80;
VAR2 <= 1;
VAR43 <= VAR35 ? 9'b000001000 : 9'b000010000;
end
9'b000000100: begin
if (VAR43 == 9'b010000000)
VAR25 <= {{1{1'b0}},3'h7};
end
else
VAR25 <= {VAR10,3'h7};
if (VAR2 > 1)
VAR2 <= VAR2 - 1'b1;
end
else
VAR79 <= VAR43;
end
9'b000001000: begin
VAR25 <= {VAR10,3'h5};
VAR23 <= VAR78 ? VAR29 : VAR65;
VAR69 <= VAR78 ? VAR74 : VAR80;
VAR13 <= VAR63;
if (VAR67)
begin
if (VAR75)
begin
VAR79 <= 9'b000000100;
VAR43 <= 9'b000000001;
VAR2 <= 2;
end
else
begin
VAR17 <= 1'b1;
VAR36 <= VAR56;
VAR35 <= VAR8;
VAR58 <= VAR28;
VAR82 <= VAR57;
VAR80 <= VAR74;
end
end
else
begin
if (~VAR67 & VAR17)
VAR25 <= {VAR10,3'h7};
VAR79 <= 9'b100000000;
end
end
9'b000010000: begin
VAR25 <= {VAR10,3'h4};
VAR1 <= 1'b1;
VAR12 <= VAR78 ? VAR57 : VAR82;
VAR69 <= VAR78 ? VAR74 : VAR80;
VAR23 <= VAR78 ? VAR29 : VAR65;
VAR13 <= VAR63;
if (VAR67)
begin
if (VAR75)
begin
VAR79 <= 9'b000000100;
VAR43 <= 9'b000000001;
VAR2 <= 1;
end
else
begin
VAR17 <= 1'b1;
VAR36 <= VAR56;
VAR35 <= VAR8;
VAR58 <= VAR28;
VAR82 <= VAR57;
VAR80 <= VAR74;
end
end
else
begin
if (~VAR67 & VAR17)
begin
VAR25 <= {VAR10,3'h7};
VAR1 <= 1'b0;
end
VAR79 <= 9'b100000000;
end
end
9'b000100000: begin
VAR25 <= {VAR10,3'h7};
if (VAR2 > 1)
VAR2 <= VAR2 - 1'b1;
end
else
begin
VAR79 <= 9'b001000000;
VAR2 <= 0;
end
end
9'b001000000: begin
VAR79 <= 9'b000000100;
VAR13 <= {13{1'b1}};
if (VAR75)
VAR25 <= {{1{1'b0}},3'h2};
end
else
VAR25 <= {VAR10,3'h2};
end
9'b010000000: begin
VAR39 <= 1'b1;
VAR79 <= 9'b000000100;
VAR25 <= {{1{1'b0}},3'h1};
VAR2 <= 3;
VAR43 <= 9'b000000001;
end
9'b100000000: begin
VAR25 <= {VAR10,3'h7};
if (VAR75)
begin
VAR79 <= 9'b000000100;
VAR43 <= 9'b000000001;
VAR2 <= 1;
end
else if (!VAR64)
if (VAR20 && VAR19 && VAR41 && VAR72)
begin
VAR79 <= VAR8 ? 9'b000001000 : 9'b000010000;
VAR17 <= 1'b1;
VAR36 <= VAR56;
VAR35 <= VAR8;
VAR58 <= VAR28;
VAR82 <= VAR57;
VAR80 <= VAR74;
end
else
begin
VAR79 <= 9'b000100000;
VAR43 <= 9'b000000001;
VAR2 <= 1;
end
end
default: begin
VAR79 <= VAR79;
VAR25 <= 4'b1111;
VAR17 <= 1'b0;
VAR1 <= 1'b0;
end
endcase end
end
assign VAR61 = VAR25[2 : 0] == 3'h5;
always @(posedge clk or negedge VAR33)
begin
if (VAR33 == 0)
VAR11 <= {3{1'b0}};
end
else
VAR11 <= (VAR11 << 1) | { {2{1'b0}}, VAR61 };
end
always @(posedge clk or negedge VAR33)
begin
if (VAR33 == 0)
VAR51 <= 0;
end
else
VAR51 <= VAR18;
end
always @(posedge clk or negedge VAR33)
begin
if (VAR33 == 0)
VAR62 <= 0;
end
else if (1)
VAR62 <= VAR11[2];
end
assign VAR7 = VAR25[2 : 0];
assign VAR52 = VAR25;
begin
|
apache-2.0
|
mcoughli/root_of_trust
|
operational_os/hls/contact_discovery_axi/solution1/impl/ip/hdl/verilog/compare.v
| 64,801 |
module MODULE1 (
VAR166,
VAR186,
VAR172,
VAR373,
VAR453,
VAR184,
VAR21,
VAR178,
VAR306,
VAR169,
VAR407,
VAR159,
VAR24,
VAR249,
VAR71,
VAR128,
VAR335,
VAR171,
VAR212,
VAR286,
VAR379
);
parameter VAR157 = 33'd1;
parameter VAR237 = 33'd2;
parameter VAR276 = 33'd4;
parameter VAR438 = 33'd8;
parameter VAR219 = 33'd16;
parameter VAR54 = 33'd32;
parameter VAR396 = 33'd64;
parameter VAR303 = 33'd128;
parameter VAR291 = 33'd256;
parameter VAR167 = 33'd512;
parameter VAR360 = 33'd1024;
parameter VAR354 = 33'd2048;
parameter VAR191 = 33'd4096;
parameter VAR250 = 33'd8192;
parameter VAR363 = 33'd16384;
parameter VAR193 = 33'd32768;
parameter VAR6 = 33'd65536;
parameter VAR425 = 33'd131072;
parameter VAR239 = 33'd262144;
parameter VAR189 = 33'd524288;
parameter VAR387 = 33'd1048576;
parameter VAR55 = 33'd2097152;
parameter VAR345 = 33'd4194304;
parameter VAR87 = 33'd8388608;
parameter VAR246 = 33'd16777216;
parameter VAR432 = 33'd33554432;
parameter VAR267 = 33'd67108864;
parameter VAR33 = 33'd134217728;
parameter VAR99 = 33'd268435456;
parameter VAR64 = 33'd536870912;
parameter VAR338 = 33'd1073741824;
parameter VAR89 = 33'd2147483648;
parameter VAR461 = 33'd4294967296;
input VAR166;
input VAR186;
input VAR172;
output VAR373;
output VAR453;
output VAR184;
input [30:0] VAR21;
input [7:0] VAR178;
output [12:0] VAR306;
output VAR169;
input [7:0] VAR407;
output [12:0] VAR159;
output VAR24;
input [7:0] VAR249;
output [14:0] VAR71;
output VAR128;
input [7:0] VAR335;
output [14:0] VAR171;
output VAR212;
input [7:0] VAR286;
output [0:0] VAR379;
reg VAR373;
reg VAR453;
reg VAR184;
reg[12:0] VAR306;
reg VAR169;
reg[12:0] VAR159;
reg VAR24;
reg[14:0] VAR71;
reg VAR128;
reg[14:0] VAR171;
reg VAR212;
reg[0:0] VAR379;
reg [32:0] VAR374;
wire VAR290;
wire [12:0] VAR449;
reg [12:0] VAR456;
wire [31:0] VAR146;
reg [31:0] VAR462;
wire [0:0] VAR20;
reg [0:0] VAR341;
wire VAR190;
wire [0:0] VAR256;
reg [0:0] VAR18;
wire VAR390;
wire [0:0] VAR422;
reg [0:0] VAR358;
reg [0:0] VAR130;
wire VAR344;
reg [0:0] VAR442;
wire VAR236;
wire [0:0] VAR86;
reg [0:0] VAR163;
reg [0:0] VAR403;
wire VAR261;
reg [0:0] VAR75;
wire VAR454;
wire [0:0] VAR143;
reg [0:0] VAR141;
reg [0:0] VAR293;
wire VAR242;
reg [0:0] VAR427;
wire VAR404;
wire [0:0] VAR443;
reg [0:0] VAR131;
reg [0:0] VAR367;
wire VAR371;
reg [0:0] VAR278;
wire VAR74;
wire [0:0] VAR301;
reg [0:0] VAR107;
reg [0:0] VAR52;
wire VAR158;
reg [0:0] VAR365;
wire VAR28;
wire [0:0] VAR151;
reg [0:0] VAR50;
reg [0:0] VAR325;
wire VAR380;
reg [0:0] VAR412;
wire VAR215;
wire [0:0] VAR126;
reg [0:0] VAR299;
reg [0:0] VAR220;
wire VAR103;
reg [0:0] VAR332;
wire VAR264;
wire [0:0] VAR316;
reg [0:0] VAR428;
reg [0:0] VAR272;
wire VAR140;
reg [0:0] VAR195;
wire VAR400;
wire [0:0] VAR258;
reg [0:0] VAR36;
reg [0:0] VAR180;
wire VAR227;
reg [0:0] VAR280;
wire VAR245;
wire [0:0] VAR78;
reg [0:0] VAR134;
reg [0:0] VAR29;
wire VAR11;
reg [0:0] VAR263;
wire VAR155;
wire [0:0] VAR70;
reg [0:0] VAR294;
reg [0:0] VAR255;
wire VAR46;
reg [0:0] VAR448;
wire VAR351;
wire [0:0] VAR224;
reg [0:0] VAR148;
reg [0:0] VAR35;
wire VAR42;
reg [0:0] VAR243;
wire VAR125;
wire [0:0] VAR320;
reg [0:0] VAR393;
reg [0:0] VAR1;
wire VAR339;
reg [0:0] VAR352;
wire VAR133;
wire [0:0] VAR377;
reg [0:0] VAR53;
reg [0:0] VAR32;
wire VAR435;
reg [0:0] VAR185;
wire VAR455;
wire [0:0] VAR83;
reg [0:0] VAR111;
reg [0:0] VAR311;
wire VAR60;
reg [0:0] VAR43;
wire [63:0] VAR112;
wire signed [63:0] VAR349;
wire [63:0] VAR307;
wire signed [63:0] VAR187;
wire [63:0] VAR331;
wire signed [63:0] VAR12;
wire [63:0] VAR206;
wire signed [63:0] VAR120;
wire [63:0] VAR251;
wire signed [63:0] VAR197;
wire [63:0] VAR381;
wire signed [63:0] VAR231;
wire [63:0] VAR211;
wire signed [63:0] VAR30;
wire [63:0] VAR199;
wire signed [63:0] VAR434;
wire [63:0] VAR327;
wire signed [63:0] VAR80;
wire [63:0] VAR368;
wire signed [63:0] VAR138;
wire [63:0] VAR270;
wire signed [63:0] VAR17;
wire [63:0] VAR139;
wire signed [63:0] VAR88;
wire [63:0] VAR323;
wire signed [63:0] VAR98;
wire [63:0] VAR309;
wire signed [63:0] VAR106;
wire [63:0] VAR118;
wire signed [63:0] VAR334;
wire [63:0] VAR61;
wire signed [63:0] VAR458;
wire [63:0] VAR395;
wire signed [63:0] VAR451;
wire [63:0] VAR177;
wire signed [63:0] VAR232;
wire [63:0] VAR145;
wire signed [63:0] VAR424;
wire [63:0] VAR283;
wire signed [63:0] VAR269;
wire [63:0] VAR414;
wire signed [63:0] VAR203;
wire [63:0] VAR437;
wire signed [63:0] VAR119;
wire [63:0] VAR77;
wire signed [63:0] VAR44;
wire [63:0] VAR275;
wire signed [63:0] VAR2;
wire [63:0] VAR94;
wire signed [63:0] VAR96;
wire [63:0] VAR235;
wire signed [63:0] VAR122;
wire [63:0] VAR188;
wire signed [63:0] VAR313;
wire [63:0] VAR355;
wire signed [63:0] VAR408;
wire [63:0] VAR310;
wire signed [63:0] VAR417;
wire [63:0] VAR136;
wire signed [63:0] VAR26;
wire [63:0] VAR447;
wire signed [63:0] VAR289;
wire [63:0] VAR397;
wire signed [63:0] VAR216;
wire [63:0] VAR198;
wire signed [63:0] VAR268;
wire [63:0] VAR319;
wire signed [63:0] VAR201;
wire [63:0] VAR123;
wire signed [63:0] VAR375;
wire [63:0] VAR419;
wire signed [63:0] VAR415;
wire [63:0] VAR65;
wire signed [63:0] VAR200;
wire [63:0] VAR121;
wire signed [63:0] VAR72;
wire [63:0] VAR259;
wire signed [63:0] VAR265;
wire [63:0] VAR14;
wire signed [63:0] VAR441;
wire [63:0] VAR234;
wire signed [63:0] VAR115;
wire [63:0] VAR253;
wire signed [63:0] VAR429;
wire [63:0] VAR16;
wire signed [63:0] VAR340;
wire [63:0] VAR436;
wire signed [63:0] VAR19;
wire [63:0] VAR260;
wire signed [63:0] VAR102;
wire [63:0] VAR418;
wire signed [63:0] VAR81;
wire [63:0] VAR3;
wire signed [63:0] VAR347;
wire [63:0] VAR209;
wire signed [63:0] VAR73;
wire [63:0] VAR85;
wire signed [63:0] VAR298;
wire [63:0] VAR37;
wire signed [63:0] VAR336;
wire [63:0] VAR273;
wire signed [63:0] VAR383;
wire [63:0] VAR247;
wire signed [63:0] VAR287;
wire [63:0] VAR282;
wire signed [63:0] VAR228;
wire [63:0] VAR322;
wire signed [63:0] VAR230;
wire [63:0] VAR445;
wire signed [63:0] VAR326;
wire [63:0] VAR207;
wire signed [63:0] VAR113;
wire [63:0] VAR378;
wire signed [63:0] VAR416;
wire [63:0] VAR58;
wire signed [63:0] VAR342;
wire [63:0] VAR10;
wire signed [63:0] VAR421;
wire [63:0] VAR170;
wire signed [63:0] VAR147;
wire [63:0] VAR51;
wire signed [63:0] VAR312;
wire [63:0] VAR411;
wire signed [63:0] VAR95;
wire [63:0] VAR183;
wire signed [63:0] VAR135;
wire [63:0] VAR110;
wire signed [63:0] VAR330;
wire VAR67;
wire [6:0] VAR154;
wire [25:0] VAR25;
wire [12:0] VAR66;
wire [31:0] VAR165;
wire [12:0] VAR142;
wire [31:0] VAR208;
wire [12:0] VAR144;
wire [31:0] VAR164;
wire [12:0] VAR328;
wire [31:0] VAR254;
wire [12:0] VAR300;
wire [31:0] VAR229;
wire [0:0] VAR238;
wire [0:0] VAR174;
wire [12:0] VAR84;
wire [31:0] VAR39;
wire [12:0] VAR444;
wire [31:0] VAR364;
wire [12:0] VAR305;
wire [31:0] VAR59;
wire [12:0] VAR388;
wire [31:0] VAR92;
wire [0:0] VAR161;
wire [0:0] VAR348;
wire [0:0] VAR389;
wire [12:0] VAR394;
wire [31:0] VAR222;
wire [12:0] VAR430;
wire [31:0] VAR150;
wire [12:0] VAR13;
wire [31:0] VAR317;
wire [12:0] VAR382;
wire [31:0] VAR132;
wire [0:0] VAR175;
wire [0:0] VAR225;
wire [12:0] VAR410;
wire [31:0] VAR47;
wire [12:0] VAR274;
wire [31:0] VAR450;
wire [12:0] VAR392;
wire [31:0] VAR321;
wire [12:0] VAR68;
wire [31:0] VAR308;
wire [0:0] VAR182;
wire [0:0] VAR271;
wire [0:0] VAR284;
wire [0:0] VAR281;
wire [12:0] VAR315;
wire [31:0] VAR105;
wire [12:0] VAR398;
wire [31:0] VAR357;
wire [12:0] VAR100;
wire [31:0] VAR205;
wire [12:0] VAR194;
wire [31:0] VAR343;
wire [0:0] VAR218;
wire [0:0] VAR27;
wire [12:0] VAR49;
wire [31:0] VAR221;
wire [12:0] VAR137;
wire [31:0] VAR34;
wire [12:0] VAR116;
wire [31:0] VAR359;
wire [12:0] VAR446;
wire [31:0] VAR391;
wire [0:0] VAR214;
wire [0:0] VAR252;
wire [0:0] VAR369;
wire [12:0] VAR40;
wire [31:0] VAR433;
wire [12:0] VAR439;
wire [31:0] VAR31;
wire [12:0] VAR457;
wire [31:0] VAR241;
wire [12:0] VAR262;
wire [31:0] VAR337;
wire [0:0] VAR277;
wire [0:0] VAR366;
wire [12:0] VAR149;
wire [31:0] VAR168;
wire [12:0] VAR385;
wire [31:0] VAR82;
wire [12:0] VAR15;
wire [31:0] VAR204;
wire [12:0] VAR266;
wire [31:0] VAR176;
wire [0:0] VAR213;
wire [0:0] VAR57;
wire [0:0] VAR346;
wire [0:0] VAR114;
wire [12:0] VAR292;
wire [31:0] VAR440;
wire [12:0] VAR45;
wire [31:0] VAR296;
wire [12:0] VAR324;
wire [31:0] VAR302;
wire [12:0] VAR22;
wire [31:0] VAR431;
wire [0:0] VAR104;
wire [0:0] VAR9;
wire [12:0] VAR409;
wire [31:0] VAR459;
wire [12:0] VAR361;
wire [31:0] VAR97;
wire [12:0] VAR333;
wire [31:0] VAR117;
wire [12:0] VAR124;
wire [31:0] VAR285;
wire [0:0] VAR38;
wire [0:0] VAR93;
wire [0:0] VAR288;
wire [12:0] VAR23;
wire [31:0] VAR413;
wire [12:0] VAR173;
wire [31:0] VAR223;
wire [12:0] VAR179;
wire [31:0] VAR181;
wire [12:0] VAR384;
wire [31:0] VAR196;
wire [0:0] VAR160;
wire [0:0] VAR362;
wire [12:0] VAR226;
wire [31:0] VAR353;
wire [12:0] VAR240;
wire [31:0] VAR7;
wire [12:0] VAR8;
wire [31:0] VAR376;
wire [12:0] VAR423;
wire [31:0] VAR401;
wire [0:0] VAR48;
wire [0:0] VAR370;
wire [0:0] VAR156;
wire [0:0] VAR402;
wire [12:0] VAR108;
wire [31:0] VAR79;
wire [12:0] VAR90;
wire [31:0] VAR127;
wire [12:0] VAR4;
wire [31:0] VAR233;
wire [12:0] VAR210;
wire [31:0] VAR460;
wire [0:0] VAR350;
wire [0:0] VAR192;
wire [12:0] VAR386;
wire [31:0] VAR279;
wire [12:0] VAR329;
wire [31:0] VAR406;
wire [12:0] VAR304;
wire [31:0] VAR426;
wire [12:0] VAR297;
wire [31:0] VAR248;
wire [0:0] VAR63;
wire [0:0] VAR109;
wire [0:0] VAR356;
wire [12:0] VAR244;
wire [31:0] VAR257;
wire [12:0] VAR5;
wire [31:0] VAR202;
wire [12:0] VAR162;
wire [31:0] VAR41;
wire [12:0] VAR420;
wire [31:0] VAR69;
wire [0:0] VAR91;
wire [0:0] VAR405;
wire [12:0] VAR152;
wire [31:0] VAR295;
wire [12:0] VAR314;
wire [31:0] VAR56;
wire [0:0] VAR318;
wire [0:0] VAR76;
wire [0:0] VAR153;
wire [0:0] VAR129;
wire [0:0] VAR399;
wire [0:0] VAR101;
wire [0:0] VAR217;
wire [0:0] VAR372;
reg [0:0] VAR62;
reg [32:0] VAR452;
|
gpl-3.0
|
r2t2sdr/r2t2
|
fpga/modules/adi_hdl/library/controllerperipheralhdladi_pcore/controllerHdl_ADC_Peripheral_To_Phase_Current.v
| 2,998 |
module MODULE1
(
VAR9,
VAR15,
VAR2,
VAR18
);
input signed [17:0] VAR9; input signed [17:0] VAR15; output signed [17:0] VAR2; output signed [17:0] VAR18;
wire signed [17:0] VAR17 [0:1]; wire signed [17:0] VAR13; wire signed [19:0] VAR16; wire signed [19:0] VAR4; wire signed [19:0] VAR8; wire signed [19:0] VAR11 [0:1]; wire signed [17:0] VAR3; wire signed [37:0] VAR7; wire signed [37:0] VAR1; wire signed [17:0] VAR12 [0:1];
assign VAR17[0] = VAR9;
assign VAR17[1] = VAR15;
assign VAR13 = 18'VAR10;
assign VAR16 = {VAR13[17], {VAR13, 1'b0}};
assign VAR4 = VAR17[0];
assign VAR11[0] = VAR4 - VAR16;
assign VAR8 = VAR17[1];
assign VAR11[1] = VAR8 - VAR16;
assign VAR3 = 18'VAR6;
assign VAR7 = VAR11[0] * VAR3;
assign VAR12[0] = ((VAR7[37] == 1'b0) && (VAR7[36:34] != 3'b000) ? 18'VAR14 :
((VAR7[37] == 1'b1) && (VAR7[36:34] != 3'b111) ? 18'VAR5 :
(VAR7[34:17])));
assign VAR1 = VAR11[1] * VAR3;
assign VAR12[1] = ((VAR1[37] == 1'b0) && (VAR1[36:34] != 3'b000) ? 18'VAR14 :
((VAR1[37] == 1'b1) && (VAR1[36:34] != 3'b111) ? 18'VAR5 :
(VAR1[34:17])));
assign VAR2 = VAR12[0];
assign VAR18 = VAR12[1];
endmodule
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/srsdfrtp/sky130_fd_sc_lp__srsdfrtp.behavioral.pp.v
| 3,432 |
module MODULE1 (
VAR36 ,
VAR7 ,
VAR22 ,
VAR35 ,
VAR9 ,
VAR2,
VAR8,
VAR18 ,
VAR3 ,
VAR4 ,
VAR11 ,
VAR29
);
output VAR36 ;
input VAR7 ;
input VAR22 ;
input VAR35 ;
input VAR9 ;
input VAR2;
input VAR8;
input VAR18 ;
input VAR3 ;
input VAR4 ;
input VAR11 ;
input VAR29 ;
wire VAR30 ;
wire VAR10 ;
wire VAR21 ;
reg VAR16 ;
wire VAR15 ;
wire VAR19 ;
wire VAR13 ;
wire VAR5 ;
wire VAR31 ;
wire VAR1 ;
wire VAR25 ;
wire VAR23 ;
wire VAR14 ;
wire VAR6 ;
wire VAR12 ;
wire VAR27;
not VAR34 (VAR30 , VAR5 );
VAR17 VAR20 (VAR10 , VAR15, VAR19, VAR13 );
VAR24 VAR28 (VAR21 , VAR10, VAR31, VAR30, VAR8, VAR16, VAR18, VAR4, VAR3);
assign VAR1 = ( ( VAR8 === 1'b1 ) && VAR1 );
assign VAR25 = ( ( VAR5 === 1'b1 ) && VAR1 );
assign VAR23 = ( ( VAR13 === 1'b0 ) && VAR25 && VAR1 );
assign VAR14 = ( ( VAR13 === 1'b1 ) && VAR25 && VAR1 );
assign VAR6 = ( ( VAR15 !== VAR19 ) && VAR25 && VAR1 );
assign VAR12 = ( ( VAR2 === 1'b1 ) && VAR1 );
VAR32 VAR26 (VAR27, VAR21, VAR3, VAR4 );
buf VAR33 (VAR36 , VAR27 );
endmodule
|
apache-2.0
|
aj-michael/Digital-Systems
|
Lab6-Part1/ipcore_dir/Clock65MHz.v
| 5,608 |
module MODULE1
( input VAR33,
output VAR16,
output VAR2
);
VAR8 VAR29
(.VAR24 (VAR13),
.VAR17 (VAR33));
wire VAR23;
wire VAR49;
wire [7:0] VAR37;
wire VAR10;
wire VAR25;
wire VAR20;
VAR26
.VAR15 (20),
.VAR35 (13),
.VAR34 ("VAR28"),
.VAR47 (10.0),
.VAR6 ("VAR12"),
.VAR38 ("1X"),
.VAR30 ("VAR27"),
.VAR42 (0),
.VAR5 ("VAR28"))
VAR39
(.VAR44 (VAR13),
.VAR14 (VAR10),
.VAR48 (VAR25),
.VAR18 (),
.VAR40 (),
.VAR19 (),
.VAR9 (),
.VAR31 (),
.VAR36 (VAR20),
.VAR7 (),
.VAR11 (),
.VAR4 (1'b0),
.VAR45 (1'b0),
.VAR43 (1'b0),
.VAR46 (),
.VAR2 (VAR49),
.VAR21 (VAR37),
.VAR1 (1'b0),
.VAR3 (1'b0));
assign VAR2 = VAR49;
VAR22 VAR41
(.VAR24 (VAR10),
.VAR17 (VAR25));
VAR22 VAR32
(.VAR24 (VAR16),
.VAR17 (VAR20));
endmodule
|
mit
|
SI-RISCV/e200_opensource
|
rtl/e203/core/e203_clk_ctrl.v
| 4,939 |
module MODULE1 (
input clk, input VAR17, input VAR15,
input VAR31,
output VAR11,
input VAR32,
input VAR14,
input VAR10,
input VAR9,
input VAR22,
output VAR33,
input VAR3,
output VAR24,
output VAR27,
output VAR7,
output VAR13,
output VAR20,
output VAR36,
output VAR35,
input VAR39
);
wire VAR5 = VAR31 | (VAR32 & (~VAR39));
wire VAR25 = VAR31 | (VAR14);
wire VAR18 = VAR31 | (VAR10);
wire VAR12 = VAR31 | (VAR9);
VAR34 VAR6(
.VAR40 (clk ),
.VAR15(VAR15 ),
.VAR4 (VAR5),
.VAR37 (VAR27)
);
VAR34 VAR19(
.VAR40 (clk ),
.VAR15(VAR15 ),
.VAR4 (VAR25),
.VAR37 (VAR7)
);
VAR34 VAR2(
.VAR40 (clk ),
.VAR15(VAR15 ),
.VAR4 (VAR18),
.VAR37 (VAR13)
);
VAR34 VAR16(
.VAR40 (clk ),
.VAR15(VAR15 ),
.VAR4 (VAR12),
.VAR37 (VAR20)
);
wire VAR23;
VAR30 #(1)VAR8(VAR22, VAR23, clk, VAR17);
wire VAR21 = VAR31 | VAR22 | VAR23;
assign VAR33 = ~VAR21;
VAR34 VAR1(
.VAR40 (clk ),
.VAR15(VAR15 ),
.VAR4 (VAR21),
.VAR37 (VAR36)
);
wire VAR38;
VAR30 #(1)VAR29(VAR3, VAR38, clk, VAR17);
wire VAR26 = VAR31 | VAR3 | VAR38;
assign VAR24 = ~VAR26;
VAR34 VAR28(
.VAR40 (clk ),
.VAR15(VAR15 ),
.VAR4 (VAR26),
.VAR37 (VAR35)
);
assign VAR11 = clk;
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_hs
|
cells/dlrtn/sky130_fd_sc_hs__dlrtn.behavioral.pp.v
| 2,350 |
module MODULE1 (
VAR19 ,
VAR8 ,
VAR11 ,
VAR3,
VAR6 ,
VAR9
);
input VAR19 ;
input VAR8 ;
output VAR11 ;
input VAR3;
input VAR6 ;
input VAR9 ;
wire VAR14 ;
wire VAR15 ;
reg VAR13 ;
wire VAR21 ;
wire VAR10 ;
wire VAR1 ;
wire VAR7;
wire VAR16 ;
wire VAR22 ;
wire VAR17 ;
wire VAR5 ;
not VAR20 (VAR14 , VAR7 );
not VAR2 (VAR15, VAR10 );
VAR12 VAR4 (VAR16 , VAR21, VAR15, VAR14, VAR13, VAR19, VAR8);
assign VAR22 = ( VAR19 === 1'b1 );
assign VAR17 = ( VAR22 && ( VAR7 === 1'b1 ) );
assign VAR5 = ( VAR22 && ( VAR3 === 1'b1 ) );
buf VAR18 (VAR11 , VAR16 );
endmodule
|
apache-2.0
|
jameshegarty/rigel
|
platform/camera/vsrc/fifo_64w_32r_512d.v
| 13,842 |
module MODULE1(
rst,
VAR16,
VAR175,
din,
VAR221,
VAR248,
dout,
VAR239,
VAR21,
VAR427,
VAR11
);
input rst;
input VAR16;
input VAR175;
input [63 : 0] din;
input VAR221;
input VAR248;
output [31 : 0] dout;
output VAR239;
output VAR21;
output [9 : 0] VAR427;
output [8 : 0] VAR11;
VAR404 #(
.VAR261(0),
.VAR116(0),
.VAR2(0),
.VAR371(0),
.VAR220(0),
.VAR362(0),
.VAR233(0),
.VAR208(32),
.VAR313(1),
.VAR47(1),
.VAR357(1),
.VAR85(64),
.VAR284(4),
.VAR389(1),
.VAR69(0),
.VAR49(1),
.VAR330(64),
.VAR94(4),
.VAR245(8),
.VAR333(4),
.VAR65(4),
.VAR83(4),
.VAR67(0),
.VAR166(0),
.VAR401(0),
.VAR249(9),
.VAR58("VAR274"),
.VAR34(64),
.VAR182(1),
.VAR243(32),
.VAR155(64),
.VAR374(32),
.VAR305(64),
.VAR165(2),
.VAR25("0"),
.VAR290(32),
.VAR356(0),
.VAR1(1),
.VAR252(0),
.VAR229(0),
.VAR335(0),
.VAR411(0),
.VAR56(0),
.VAR263(0),
.VAR234(0),
.VAR322("VAR61"),
.VAR122(1),
.VAR282(0),
.VAR280(0),
.VAR185(0),
.VAR127(0),
.VAR36(0),
.VAR90(0),
.VAR76(0),
.VAR115(0),
.VAR125(0),
.VAR257(0),
.VAR80(0),
.VAR297(0),
.VAR364(0),
.VAR89(0),
.VAR241(1),
.VAR344(0),
.VAR178(0),
.VAR348(0),
.VAR8(0),
.VAR226(0),
.VAR79(0),
.VAR268(0),
.VAR281(0),
.VAR342(0),
.VAR97(0),
.VAR138(0),
.VAR60(0),
.VAR271(0),
.VAR398(0),
.VAR341(0),
.VAR237(0),
.VAR384(0),
.VAR3(0),
.VAR110(0),
.VAR5(0),
.VAR327(1),
.VAR294(0),
.VAR388(1),
.VAR230(0),
.VAR53(0),
.VAR103(0),
.VAR188(0),
.VAR143(0),
.VAR422(1),
.VAR179(0),
.VAR194(2),
.VAR323(1),
.VAR23(2),
.VAR222(1),
.VAR6(2),
.VAR7(1),
.VAR298(2),
.VAR168(0),
.VAR291(0),
.VAR149(1),
.VAR201("VAR274"),
.VAR213(1),
.VAR124(0),
.VAR212(0),
.VAR167(0),
.VAR32(1),
.VAR292("512x72"),
.VAR329(4),
.VAR309(1022),
.VAR111(1022),
.VAR414(1022),
.VAR350(1022),
.VAR27(1022),
.VAR118(1022),
.VAR316(5),
.VAR108(0),
.VAR202(0),
.VAR145(0),
.VAR380(0),
.VAR48(0),
.VAR159(0),
.VAR231(0),
.VAR416(509),
.VAR417(1023),
.VAR415(1023),
.VAR136(1023),
.VAR216(1023),
.VAR207(1023),
.VAR96(1023),
.VAR181(508),
.VAR44(0),
.VAR385(0),
.VAR35(0),
.VAR30(0),
.VAR132(0),
.VAR244(0),
.VAR413(0),
.VAR24(0),
.VAR232(10),
.VAR196(1024),
.VAR17(1),
.VAR219(10),
.VAR102(0),
.VAR57(0),
.VAR190(0),
.VAR419(0),
.VAR106(0),
.VAR258(0),
.VAR387(0),
.VAR77(2),
.VAR109(0),
.VAR352(0),
.VAR324(0),
.VAR312(0),
.VAR82(1),
.VAR299(0),
.VAR70(0),
.VAR43(0),
.VAR285(0),
.VAR223(0),
.VAR66(0),
.VAR428(0),
.VAR152(0),
.VAR187(0),
.VAR163(0),
.VAR41(0),
.VAR300(0),
.VAR334(0),
.VAR117(0),
.VAR275(9),
.VAR86(512),
.VAR88(1024),
.VAR227(16),
.VAR391(1024),
.VAR426(16),
.VAR191(1024),
.VAR40(16),
.VAR255(1),
.VAR254(9),
.VAR343(10),
.VAR405(4),
.VAR87(10),
.VAR39(4),
.VAR225(10),
.VAR236(4),
.VAR98(1),
.VAR195(0)
)
VAR353 (
.VAR276(rst),
.VAR74(VAR16),
.VAR238(VAR175),
.VAR278(din),
.VAR368(VAR221),
.VAR205(VAR248),
.VAR247(dout),
.VAR228(VAR239),
.VAR332(VAR21),
.VAR429(VAR427),
.VAR134(VAR11),
.VAR20(),
.VAR38(),
.VAR120(),
.VAR128(),
.VAR186(),
.VAR320(),
.VAR92(),
.VAR105(),
.VAR59(),
.VAR170(),
.VAR158(),
.VAR199(),
.VAR19(),
.VAR399(),
.VAR28(),
.VAR54(),
.VAR318(),
.VAR346(),
.VAR367(),
.VAR71(),
.VAR376(),
.VAR272(),
.VAR359(),
.VAR183(),
.VAR337(),
.VAR308(),
.VAR176(),
.VAR307(),
.VAR319(),
.VAR331(),
.VAR301(),
.VAR381(),
.VAR129(),
.VAR375(),
.VAR373(),
.VAR296(),
.VAR408(),
.VAR287(),
.VAR50(),
.VAR354(),
.VAR310(),
.VAR26(),
.VAR355(),
.VAR283(),
.VAR33(),
.VAR153(),
.VAR304(),
.VAR154(),
.VAR184(),
.VAR156(),
.VAR377(),
.VAR160(),
.VAR107(),
.VAR264(),
.VAR421(),
.VAR394(),
.VAR210(),
.VAR174(),
.VAR42(),
.VAR240(),
.VAR289(),
.VAR31(),
.VAR204(),
.VAR37(),
.VAR193(),
.VAR9(),
.VAR119(),
.VAR390(),
.VAR151(),
.VAR266(),
.VAR214(),
.VAR62(),
.VAR15(),
.VAR242(),
.VAR366(),
.VAR317(),
.VAR140(),
.VAR395(),
.VAR114(),
.VAR363(),
.VAR45(),
.VAR325(),
.VAR265(),
.VAR12(),
.VAR311(),
.VAR189(),
.VAR206(),
.VAR369(),
.VAR259(),
.VAR162(),
.VAR130(),
.VAR161(),
.VAR68(),
.VAR211(),
.VAR397(),
.VAR383(),
.VAR315(),
.VAR269(),
.VAR302(),
.VAR267(),
.VAR64(),
.VAR218(),
.VAR403(),
.VAR126(),
.VAR112(),
.VAR339(),
.VAR52(),
.VAR133(),
.VAR10(),
.VAR91(),
.VAR293(),
.VAR250(),
.VAR286(),
.VAR22(),
.VAR139(),
.VAR169(),
.VAR378(),
.VAR101(),
.VAR351(),
.VAR180(),
.VAR358(),
.VAR379(),
.VAR137(),
.VAR141(),
.VAR29(),
.VAR147(),
.VAR295(),
.VAR425(),
.VAR72(),
.VAR393(),
.VAR51(),
.VAR148(),
.VAR84(),
.VAR144(),
.VAR18(),
.VAR173(),
.VAR157(),
.VAR192(),
.VAR386(),
.VAR396(),
.VAR14(),
.VAR235(),
.VAR121(),
.VAR420(),
.VAR303(),
.VAR407(),
.VAR93(),
.VAR135(),
.VAR246(),
.VAR123(),
.VAR328(),
.VAR340(),
.VAR402(),
.VAR75(),
.VAR409(),
.VAR277(),
.VAR217(),
.VAR270(),
.VAR171(),
.VAR131(),
.VAR279(),
.VAR349(),
.VAR347(),
.VAR260(),
.VAR360(),
.VAR215(),
.VAR372(),
.VAR142(),
.VAR410(),
.VAR113(),
.VAR150(),
.VAR400(),
.VAR412(),
.VAR418(),
.VAR321(),
.VAR392(),
.VAR13(),
.VAR46(),
.VAR336(),
.VAR95(),
.VAR326(),
.VAR253(),
.VAR288(),
.VAR361(),
.VAR209(),
.VAR146(),
.VAR365(),
.VAR100(),
.VAR81(),
.VAR55(),
.VAR345(),
.VAR224(),
.VAR314(),
.VAR338(),
.VAR256(),
.VAR198(),
.VAR164(),
.VAR73(),
.VAR200(),
.VAR4(),
.VAR424(),
.VAR203(),
.VAR273(),
.VAR251(),
.VAR78(),
.VAR370(),
.VAR306(),
.VAR262(),
.VAR406(),
.VAR63(),
.VAR99(),
.VAR104(),
.VAR172(),
.VAR423(),
.VAR177(),
.VAR197(),
.VAR382()
);
endmodule
|
mit
|
DeadWitcher/amber-de0-nano
|
hw/vlog/amber25/a25_barrel_shift.v
| 4,644 |
module MODULE1 (
input VAR9,
input [31:0] VAR2,
input VAR10,
input [7:0] VAR11, input VAR4, input [1:0] VAR5,
output [31:0] VAR18,
output VAR1,
output VAR19
);
wire [31:0] VAR8;
wire VAR20;
wire [31:0] VAR6;
wire VAR14;
reg [31:0] VAR15 = 'd0;
reg VAR12 = 'd0;
reg VAR7 = 1'd1;
assign VAR19 = (|VAR11[7:2]) & VAR7;
assign VAR18 = VAR7 ? VAR8 : VAR15;
assign VAR1 = VAR7 ? VAR20 : VAR12;
always @(posedge VAR9)
begin
VAR15 <= VAR6;
VAR12 <= VAR14;
VAR7 <= !VAR19;
end
VAR16 #(
.VAR3 (1)
)
VAR13 (
.VAR2 ( VAR2 ),
.VAR10 ( VAR10 ),
.VAR11 ( VAR11 ),
.VAR4 ( VAR4 ),
.VAR5 ( VAR5 ),
.VAR18 ( VAR6 ),
.VAR1 ( VAR14 )
);
VAR16 #(
.VAR3 ( 0 )
)
VAR17 (
.VAR2 ( VAR2 ),
.VAR10 ( VAR10 ),
.VAR11 ( VAR11 ),
.VAR4 ( VAR4 ),
.VAR5 ( VAR5 ),
.VAR18 ( VAR8 ),
.VAR1 ( VAR20 )
);
endmodule
|
lgpl-2.1
|
google/skywater-pdk-libs-sky130_fd_sc_hdll
|
cells/and4/sky130_fd_sc_hdll__and4.blackbox.v
| 1,283 |
module MODULE1 (
VAR2,
VAR7,
VAR4,
VAR6,
VAR1
);
output VAR2;
input VAR7;
input VAR4;
input VAR6;
input VAR1;
supply1 VAR8;
supply0 VAR9;
supply1 VAR5 ;
supply0 VAR3 ;
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/inputiso1p/sky130_fd_sc_lp__inputiso1p.pp.blackbox.v
| 1,361 |
module MODULE1 (
VAR4 ,
VAR1 ,
VAR6,
VAR3 ,
VAR7 ,
VAR5 ,
VAR2
);
output VAR4 ;
input VAR1 ;
input VAR6;
input VAR3 ;
input VAR7 ;
input VAR5 ;
input VAR2 ;
endmodule
|
apache-2.0
|
scalable-networks/ext
|
uhd/fpga/usrp2/custom/custom_engine_tx.v
| 1,882 |
module MODULE1
parameter VAR9 = 10,
parameter VAR1 = 0
)
(
input VAR15, input reset, input VAR13,
input VAR11, input [7:0] VAR14, input [31:0] VAR16,
output VAR2,
output VAR4,
input VAR5,
output VAR10,
output VAR12,
output [VAR9-1:0] VAR3,
input [VAR9-1:0] VAR7,
output [35:0] VAR8,
input [35:0] VAR6
);
assign VAR10 = VAR5;
endmodule
|
gpl-2.0
|
trivoldus28/pulsarch-verilog
|
design/sys/iop/fpu/rtl/fpu_out_dp.v
| 6,151 |
module MODULE1 (
VAR17,
VAR18,
VAR36,
VAR1,
VAR4,
VAR13,
VAR7,
VAR40,
VAR12,
VAR45,
VAR41,
VAR20,
VAR31,
VAR35,
VAR14,
VAR10,
VAR24,
VAR3,
VAR6,
VAR11,
VAR26,
VAR15,
VAR44,
VAR28,
VAR43,
VAR30,
VAR27,
VAR42,
VAR25,
VAR9
);
input [2:0] VAR17; input [1:0] VAR18; input [4:0] VAR36; input VAR1; input VAR4; input VAR13; input [10:0] VAR7; input [51:0] VAR40; input [4:0] VAR12; input VAR45; input VAR41; input VAR20; input [10:0] VAR31; input [51:0] VAR35; input [4:0] VAR14; input VAR10; input [1:0] VAR24; input [1:0] VAR3; input VAR6; input VAR11; input VAR26; input VAR15; input VAR44; input [10:0] VAR28; input [63:0] VAR43; input VAR30;
output [144:0] VAR27;
input VAR42; input VAR25; output VAR9;
wire [63:0] VAR19;
wire [63:0] VAR33;
wire [63:0] VAR23;
wire [7:0] VAR34;
wire [76:0] VAR22;
wire [7:0] VAR21;
wire [76:0] VAR5;
wire [144:0] VAR27;
wire sel;
assign sel = ~VAR42;
VAR16 VAR32 (
.clk(clk),
.VAR30(VAR30),
.VAR38(1'b0),
.VAR29(sel)
);
assign VAR19[63:0]= ({64{VAR6}}
& {VAR44, VAR28[10:0],
VAR43[62:11]})
| ({64{VAR11}}
& {VAR44, VAR28[7:0],
VAR43[62:40], 32'b0})
| ({64{VAR26}}
& VAR43[63:0])
| ({64{VAR15}}
& {VAR43[63:32], 32'b0});
assign VAR33[63:0]= ({64{VAR45}}
& {VAR20, VAR31[10:0],
VAR35[51:0]})
| ({64{VAR41}}
& {VAR20, VAR31[7:0],
VAR35[51:29], 32'b0});
assign VAR23[63:0]= ({64{VAR1}}
& {VAR13, VAR7[10:0],
VAR40[51:0]})
| ({64{VAR4}}
& {VAR13, VAR7[7:0],
VAR40[51:29], 32'b0});
assign VAR34[7:0]= ({8{(|VAR17)}}
& {1'b1, 4'b1000, 1'b0, VAR18[1:0]});
assign VAR22[76:0]= ({77{VAR17[2]}}
& {VAR36[4:0], 8'b0, VAR23[63:0]})
| ({77{VAR17[1]}}
& {VAR12[4:0], 8'b0, VAR33[63:0]})
| ({77{VAR17[0]}}
& {VAR14[4:0], 2'b0, VAR10,
VAR24[1:0], VAR3[1:0], 1'b0,
VAR19[63:0]});
VAR37 #(8) VAR39 (
.din (VAR34[7:0]),
.clk (clk),
.VAR8 (VAR21[7:0]),
.VAR42 (VAR42),
.VAR25 (),
.VAR9 ()
);
VAR37 #(77) VAR2 (
.din (VAR22[76:0]),
.clk (clk),
.VAR8 (VAR5[76:0]),
.VAR42 (VAR42),
.VAR25 (),
.VAR9 ()
);
assign VAR27[144:0]= {VAR21[7:3],
3'b0,
VAR21[2:0],
57'b0,
VAR5[76:0]};
endmodule
|
gpl-2.0
|
dagrende/quad_stepper
|
qsfpga/gearbox.v
| 2,042 |
module MODULE1(clk, VAR3, VAR21, VAR10);
parameter VAR15 = 32;
parameter VAR16 = 53200000; parameter VAR20 = 19;
parameter VAR7 = 1 << VAR20; parameter VAR4 = 5;
parameter VAR13 = 1;
parameter VAR23 = 1;
parameter VAR24 = 200 * 32 * 6 / 1600; parameter VAR25 = VAR13 * VAR24;
input clk, VAR3, VAR21;
output VAR10;
reg [VAR15 - 1:0] VAR8 = 0, VAR17 = 0, VAR14 = 0, VAR2, VAR1;
VAR5 VAR22(clk, VAR3, VAR21, VAR12, VAR19);
VAR11 rd(clk, VAR2, VAR1, VAR9);
reg [31:0] VAR26 = 0;
assign VAR10 = VAR26 > 0;
reg [VAR15 - 1:0] VAR18 = 0;
reg [31:0] VAR6 = 0;
always @(posedge clk) begin
if (VAR6 == 0) begin
VAR2 = 2 * VAR17 - VAR18 - VAR14;
VAR1 = VAR23 << VAR20;
VAR18 = VAR17;
VAR6 = VAR7;
end
VAR6 = VAR6 - 1;
end
always @(posedge clk) begin
if (VAR9 == 1) begin
VAR14 = VAR14 + VAR23;
VAR26 = VAR4;
end
if (VAR26 > 0) VAR26 = VAR26 - 1;
end
always @(posedge VAR12) begin
if (VAR19) begin
VAR8 = VAR8 + 1;
VAR17 = VAR17 + VAR25;
end else begin
VAR8 = VAR8 - 1;
VAR17 = VAR17 - VAR25;
end
end
endmodule
|
apache-2.0
|
jotego/jt12
|
hdl/alt/eg_step_ram.v
| 1,917 |
module MODULE1(
input [2:0] VAR1,
input [5:0] VAR11,
input [2:0] VAR8,
output reg VAR13
);
localparam VAR2=3'd0, VAR7=3'd1, VAR12=3'd2, VAR5=3'd7, VAR9=3'd3;
reg [7:0] VAR4;
reg [7:0] VAR3;
always @ begin : VAR6
if( VAR11[5:2]==4'hf && VAR1 == VAR2)
end
VAR4 = 8'b11111111; else
if( VAR11[5:2]==4'd0 && VAR1 != VAR2)
VAR4 = 8'b11111110; else
VAR4 = VAR3;
VAR13 = VAR11[5:1]==5'd0 ? 1'b0 : VAR4[ VAR8 ];
end
endmodule VAR10
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_ls
|
cells/o311a/sky130_fd_sc_ls__o311a.blackbox.v
| 1,373 |
module MODULE1 (
VAR6 ,
VAR4,
VAR10,
VAR5,
VAR7,
VAR3
);
output VAR6 ;
input VAR4;
input VAR10;
input VAR5;
input VAR7;
input VAR3;
supply1 VAR8;
supply0 VAR9;
supply1 VAR1 ;
supply0 VAR2 ;
endmodule
|
apache-2.0
|
plindstroem/oh
|
elink/hdl/ereset.v
| 2,666 |
module MODULE1 (
VAR7, VAR11, VAR12,VAR15,VAR8,
reset, VAR10, VAR1, VAR3,VAR9,VAR4
);
input reset;
input VAR10; input VAR1; input VAR3; input VAR9;
input VAR4;
output VAR7; output VAR11; output VAR12; output VAR15;
output VAR8;
reg VAR2;
reg VAR14;
reg VAR6;
reg VAR5;
reg VAR13;
always @ (posedge VAR3)
VAR14 <= reset;
always @ (posedge VAR1)
VAR6 <= reset;
always @ (posedge VAR10)
VAR5 <= reset;
always @ (posedge VAR9)
VAR13 <= reset;
always @ (posedge VAR4)
VAR2 <= reset;
assign VAR8 =VAR2;
assign VAR7 =VAR6;
assign VAR11 =VAR14;
assign VAR12 =VAR5;
assign VAR15 =VAR13;
endmodule
|
gpl-3.0
|
r2t2sdr/r2t2
|
fpga/modules/adi_hdl/library/spi_engine/spi_engine_execution/spi_engine_execution.v
| 7,260 |
module MODULE1 (
input clk,
input VAR22,
output reg VAR56,
output VAR2,
input VAR26,
input [15:0] VAR32,
input VAR50,
output reg VAR35,
input [7:0] VAR8,
input VAR17,
output reg VAR9,
output [7:0] VAR66,
input VAR15,
output reg VAR62,
output [7:0] sync,
output reg VAR52,
output VAR21,
output reg VAR3,
input VAR18,
output reg [VAR37-1:0] VAR59,
output reg VAR46
);
parameter VAR37 = 1;
parameter VAR44 = 0;
parameter VAR63 = 0;
localparam VAR33 = 2'b00;
localparam VAR67 = 2'b01;
localparam VAR19 = 2'b10;
localparam VAR60 = 2'b11;
localparam VAR69 = 1'b0;
localparam VAR13 = 1'b1;
localparam VAR39 = 1'b0;
localparam VAR4 = 1'b1;
reg VAR42;
reg [7:0] VAR27 = 'h00;
reg [7:0] VAR45 = 'h00;
reg VAR1;
reg [11:0] counter = 'h00;
wire [7:0] VAR61 = counter[11:4];
wire [1:0] VAR30 = counter[5:4];
wire [2:0] VAR43 = counter[6:4];
wire [2:0] VAR40 = counter[3:1];
wire [7:0] VAR29 = counter[11:4];
wire VAR7 = counter[0];
reg VAR51 = 1'b0;
reg VAR49 = 1'b0;
reg VAR57 = 1'b0;
reg VAR58 = 1'b0;
wire VAR41;
wire VAR31;
reg VAR70;
wire VAR55;
assign VAR31 = VAR40 == 'h0;
assign VAR41 = VAR40 == 'h7;
assign VAR55 = VAR41 == 1'b1 && VAR7 == 1'b1 && VAR1 == 1'b1;
reg [15:0] VAR54;
reg VAR16 = VAR44[0];
reg VAR5 = VAR44[1];
reg [7:0] VAR6 = VAR63;
wire VAR65 = VAR54[8];
wire VAR48 = VAR54[9];
reg [8:0] VAR24 = 'h0;
wire [1:0] VAR12 = VAR32[13:12];
wire [1:0] VAR34 = VAR54[13:12];
wire VAR10 = VAR2 && VAR26;
wire VAR64 = VAR10 && VAR12 == VAR33;
wire VAR68 = VAR10 && VAR12 == VAR19;
wire VAR23 = VAR10 && VAR12 == VAR67;
wire VAR25 = VAR10 && VAR12 == VAR60;
wire VAR36 = VAR25 && VAR32[8] == VAR69;
assign VAR2 = VAR42;
always @(posedge clk) begin
if (VAR2)
VAR54 <= VAR32;
end
always @(posedge clk) begin
if (VAR22 == 1'b0) begin
VAR56 <= 1'b0;
end else begin
if (VAR10 == 1'b1)
VAR56 <= 1'b1;
end
else if (VAR15 == 1'b1 && VAR62 == 1'b1)
VAR56 <= 1'b0;
end
end
always @(posedge clk) begin
if (VAR22 == 1'b0) begin
VAR16 <= VAR44[0];
VAR5 <= VAR44[1];
VAR46 <= VAR44[2];
VAR6 <= VAR63;
end else if (VAR68 == 1'b1) begin
if (VAR32[8] == VAR4) begin
VAR16 <= VAR32[0];
VAR5 <= VAR32[1];
VAR46 <= VAR32[2];
end else if (VAR32[8] == VAR39) begin
VAR6 <= VAR32[7:0];
end
end
end
always @(posedge clk) begin
if ((VAR1 == 1'b0 && VAR42 == 1'b0 && VAR57 == 1'b0 &&
VAR27 == 'h01) || VAR6 == 'h00)
VAR1 <= 1'b1;
end
else
VAR1 <= 1'b0;
end
always @(posedge clk) begin
if (VAR1 == 1'b1 || VAR42 == 1'b1 || VAR57 == 1'b1) begin
VAR27 <= VAR6;
VAR51 <= 1'b1;
end else begin
VAR27 <= VAR27 - 1'b1;
VAR51 <= 1'b0;
end
end
wire VAR14 = VAR51 == 1'b1 && VAR7 == 1'b0;
wire VAR38 = VAR51 == 1'b1 && VAR7 == 1'b1;
wire VAR47 = VAR61 == VAR54[7:0] && VAR1 == 1'b1;
wire VAR53 = VAR30 == VAR54[9:8] && VAR1 == 1'b1;
wire VAR20 = VAR43 == {VAR54[9:8],1'b1} && VAR1 == 1'b1;
always @(posedge clk) begin
if (VAR42 == 1'b1)
counter <= 'h00;
end
else if (VAR1 == 1'b1 && VAR57 == 1'b0)
counter <= counter + (VAR58 ? 'h1 : 'h10);
end
always @(posedge clk) begin
if (VAR22 == 1'b0) begin
VAR42 <= 1'b1;
end else begin
if (VAR64 || VAR23 || VAR25) begin
VAR42 <= 1'b0;
end else begin
case (VAR34)
VAR33: begin
if (VAR58 == 1'b0 && VAR57 == 1'b0)
VAR42 <= 1'b1;
end
VAR67: begin
if (VAR20)
VAR42 <= 1'b1;
end
VAR60: begin
case (VAR54[8])
VAR13: begin
if (VAR47)
VAR42 <= 1'b1;
end
VAR69: begin
if (VAR15)
VAR42 <= 1'b1;
end
endcase
end
endcase
end
end
end
always @(posedge clk) begin
if (VAR22 == 1'b0) begin
VAR59 <= 'hff;
end else if (VAR34 == VAR67 && VAR53 == 1'b1) begin
VAR59 <= VAR54[VAR37-1:0];
end
end
always @(posedge clk) begin
if (VAR22 == 1'b0) begin
VAR62 <= 1'b0;
end else begin
if (VAR36 == 1'b1) begin
VAR62 <= 1'b1;
end else if (VAR15 == 1'b1) begin
VAR62 <= 1'b0;
end
end
end
assign sync = VAR54[7:0];
always @(posedge clk) begin
if (VAR22 == 1'b0)
VAR35 <= 1'b0;
end
else if (VAR65 == 1'b1 && VAR31 == 1'b1 && VAR14 == 1'b1 &&
VAR58 == 1'b1)
VAR35 <= 1'b1;
end
else if (VAR50 == 1'b1)
VAR35 <= 1'b0;
end
always @(posedge clk) begin
if (VAR22 == 1'b0)
VAR9 <= 1'b0;
end
else if (VAR48 == 1'b1 && VAR41 == 1'b1 && VAR38 == 1'b1 &&
VAR58 == 1'b1)
VAR9 <= 1'b1;
end
else if (VAR17 == 1'b1)
VAR9 <= 1'b0;
end
wire VAR11 = (VAR9 == 1'b0 || VAR17 == 1'b1) &&
(VAR65 == 1'b0 || VAR70 == 1'b1 || VAR50 == 1'b1);
wire VAR28 = (VAR48 == 1'b0 || VAR17 == 1'b1) &&
(VAR65 == 1'b0 || VAR70 == 1'b1 || VAR50 == 1'b1);
always @(posedge clk) begin
if (VAR42 == 1'b1) begin
VAR70 <= 1'b0;
end else if (VAR14 == 1'b1 && VAR58 == 1'b1) begin
if (VAR29 == VAR54[7:0])
VAR70 <= 1'b1;
end
else
VAR70 <= 1'b0;
end
end
always @(posedge clk) begin
if (VAR22 == 1'b0) begin
VAR58 <= 1'b0;
VAR57 <= 1'b0;
end else begin
if (VAR64 == 1'b1) begin
VAR57 <= 1'b1;
VAR58 <= 1'b0;
end else if (VAR57 == 1'b1 && VAR11 == 1'b1) begin
VAR57 <= 1'b0;
if (VAR70 == 1'b0)
VAR58 <= 1'b1;
end
else
VAR58 <= 1'b0;
end else if (VAR58 == 1'b1 && VAR55 == 1'b1) begin
if (VAR70 == 1'b1 || VAR28 == 1'b0)
VAR58 <= 1'b0;
if (VAR28 == 1'b0)
VAR57 <= 1'b1;
end
end
end
always @(posedge clk) begin
if (VAR58 == 1'b1 || VAR57 == 1'b1)
begin
VAR3 <= ~VAR65;
end else begin
VAR3 <= 1'b1;
end
end
always @(posedge clk) begin
if (VAR58 == 1'b1 && VAR14 == 1'b1) begin
if (VAR31 == 1'b1)
VAR24[8:1] <= VAR8;
end
else
VAR24[8:1] <= VAR24[7:0];
end
end
assign VAR21 = VAR24[8];
assign VAR66 = VAR24[7:0];
always @(posedge clk) begin
if (VAR38 == 1'b1) begin
VAR24[0] <= VAR18;
end
end
always @(posedge clk) begin
if (VAR58 == 1'b1) begin
VAR52 <= VAR5 ^ VAR16 ^ VAR7;
end else begin
VAR52 <= VAR5;
end
end
endmodule
|
gpl-3.0
|
UGent-HES/ConnectionRouter
|
vtr_flow/benchmarks/arithmetic/generated_circuits/FIR_filters/verilog/fir_nopipe_32.v
| 21,379 |
module MODULE2 (
clk,
reset,
VAR105,
VAR52,
VAR62,
VAR140,
VAR84
);
parameter VAR14 = 18;
parameter VAR63 = 32;
parameter VAR37 = 16;
localparam VAR21 = 33;
input clk;
input reset;
input VAR105;
input VAR52;
input [VAR14-1:0] VAR62; output VAR140;
output [VAR14-1:0] VAR84;
localparam VAR124 = 18; localparam VAR10 = 36; localparam VAR8 = 17;
localparam VAR82 = 32;
reg [VAR14-1:0] VAR41;
reg [VAR14-1:0] VAR80;
reg [VAR14-1:0] VAR58;
reg [VAR14-1:0] VAR121;
reg [VAR14-1:0] VAR77;
reg [VAR14-1:0] VAR3;
reg [VAR14-1:0] VAR93;
reg [VAR14-1:0] VAR9;
reg [VAR14-1:0] VAR176;
reg [VAR14-1:0] VAR56;
reg [VAR14-1:0] VAR49;
reg [VAR14-1:0] VAR74;
reg [VAR14-1:0] VAR13;
reg [VAR14-1:0] VAR15;
reg [VAR14-1:0] VAR67;
reg [VAR14-1:0] VAR168;
always@(posedge clk) begin
VAR41 <= 18'd88;
VAR80 <= 18'd0;
VAR58 <= -18'd97;
VAR121 <= -18'd197;
VAR77 <= -18'd294;
VAR3 <= -18'd380;
VAR93 <= -18'd447;
VAR9 <= -18'd490;
VAR176 <= -18'd504;
VAR56 <= -18'd481;
VAR49 <= -18'd420;
VAR74 <= -18'd319;
VAR13 <= -18'd178;
VAR15 <= 18'd0;
VAR67 <= 18'd212;
VAR168 <= 18'd451;
end
reg [VAR21-1:0] VAR128;
always@(posedge clk or posedge reset) begin
if(reset) begin
VAR128 <= 0;
end else begin
if(VAR105) begin
VAR128 <= {VAR128[VAR21-2:0], VAR52};
end else begin
VAR128 <= VAR128;
end
end
end
wire [VAR14-1:0] VAR141;
wire [VAR14-1:0] VAR164;
wire [VAR14-1:0] VAR131;
wire [VAR14-1:0] VAR35;
wire [VAR14-1:0] VAR17;
wire [VAR14-1:0] VAR103;
wire [VAR14-1:0] VAR7;
wire [VAR14-1:0] VAR68;
wire [VAR14-1:0] VAR29;
wire [VAR14-1:0] VAR134;
wire [VAR14-1:0] VAR187;
wire [VAR14-1:0] VAR64;
wire [VAR14-1:0] VAR138;
wire [VAR14-1:0] VAR133;
wire [VAR14-1:0] VAR66;
wire [VAR14-1:0] VAR170;
wire [VAR14-1:0] VAR11;
wire [VAR14-1:0] VAR94;
wire [VAR14-1:0] VAR171;
wire [VAR14-1:0] VAR149;
wire [VAR14-1:0] VAR70;
wire [VAR14-1:0] VAR87;
wire [VAR14-1:0] VAR118;
wire [VAR14-1:0] VAR69;
wire [VAR14-1:0] VAR98;
wire [VAR14-1:0] VAR122;
wire [VAR14-1:0] VAR177;
wire [VAR14-1:0] VAR5;
wire [VAR14-1:0] VAR90;
wire [VAR14-1:0] VAR34;
wire [VAR14-1:0] VAR132;
wire [VAR14-1:0] VAR123;
MODULE4 MODULE6(
.clk(clk), .VAR105(VAR105),
.VAR116(VAR62),
.VAR157(VAR141),
.VAR4(VAR164),
.VAR161(VAR131),
.VAR12(VAR35),
.VAR78(VAR17),
.VAR108(VAR103),
.VAR16(VAR7),
.VAR20(VAR68),
.VAR127(VAR29),
.VAR46(VAR134),
.VAR42(VAR187),
.VAR185(VAR64),
.VAR120(VAR138),
.VAR26(VAR133),
.VAR99(VAR66),
.VAR71(VAR170),
.VAR53(VAR11),
.VAR50(VAR94),
.VAR190(VAR171),
.VAR151(VAR149),
.VAR158(VAR70),
.VAR156(VAR87),
.VAR186(VAR118),
.VAR89(VAR69),
.VAR51(VAR98),
.VAR2(VAR122),
.VAR91(VAR177),
.VAR30(VAR5),
.VAR40(VAR90),
.VAR101(VAR34),
.VAR95(VAR132),
.VAR129(VAR123),
.reset(reset) );
wire [VAR14-1:0] VAR57;
wire [VAR14-1:0] VAR189;
wire [VAR14-1:0] VAR65;
wire [VAR14-1:0] VAR76;
wire [VAR14-1:0] VAR45;
wire [VAR14-1:0] VAR32;
wire [VAR14-1:0] VAR181;
wire [VAR14-1:0] VAR60;
wire [VAR14-1:0] VAR136;
wire [VAR14-1:0] VAR85;
wire [VAR14-1:0] VAR173;
wire [VAR14-1:0] VAR154;
wire [VAR14-1:0] VAR112;
wire [VAR14-1:0] VAR174;
wire [VAR14-1:0] VAR180;
wire [VAR14-1:0] VAR111;
MODULE3 VAR75(
.VAR139 (VAR141),
.VAR183 (VAR123),
.VAR23(VAR57)
);
MODULE3 VAR47(
.VAR139 (VAR164),
.VAR183 (VAR132),
.VAR23(VAR189)
);
MODULE3 VAR6(
.VAR139 (VAR131),
.VAR183 (VAR34),
.VAR23(VAR65)
);
MODULE3 VAR143(
.VAR139 (VAR35),
.VAR183 (VAR90),
.VAR23(VAR76)
);
MODULE3 VAR194(
.VAR139 (VAR17),
.VAR183 (VAR5),
.VAR23(VAR45)
);
MODULE3 VAR167(
.VAR139 (VAR103),
.VAR183 (VAR177),
.VAR23(VAR32)
);
MODULE3 VAR155(
.VAR139 (VAR7),
.VAR183 (VAR122),
.VAR23(VAR181)
);
MODULE3 VAR106(
.VAR139 (VAR68),
.VAR183 (VAR98),
.VAR23(VAR60)
);
MODULE3 VAR33(
.VAR139 (VAR29),
.VAR183 (VAR69),
.VAR23(VAR136)
);
MODULE3 VAR130(
.VAR139 (VAR134),
.VAR183 (VAR118),
.VAR23(VAR85)
);
MODULE3 VAR119(
.VAR139 (VAR187),
.VAR183 (VAR87),
.VAR23(VAR173)
);
MODULE3 VAR152(
.VAR139 (VAR64),
.VAR183 (VAR70),
.VAR23(VAR154)
);
MODULE3 VAR188(
.VAR139 (VAR138),
.VAR183 (VAR149),
.VAR23(VAR112)
);
MODULE3 VAR117(
.VAR139 (VAR133),
.VAR183 (VAR171),
.VAR23(VAR174)
);
MODULE3 VAR184(
.VAR139 (VAR66),
.VAR183 (VAR94),
.VAR23(VAR180)
);
MODULE3 VAR1(
.VAR139 (VAR170),
.VAR183 (VAR11),
.VAR23(VAR111)
);
wire [VAR14-1:0] VAR153;
wire [VAR14-1:0] VAR150;
wire [VAR14-1:0] VAR142;
wire [VAR14-1:0] VAR48;
wire [VAR14-1:0] VAR147;
wire [VAR14-1:0] VAR92;
wire [VAR14-1:0] VAR54;
wire [VAR14-1:0] VAR175;
wire [VAR14-1:0] VAR115;
wire [VAR14-1:0] VAR39;
wire [VAR14-1:0] VAR107;
wire [VAR14-1:0] VAR148;
wire [VAR14-1:0] VAR169;
wire [VAR14-1:0] VAR182;
wire [VAR14-1:0] VAR81;
wire [VAR14-1:0] VAR22;
MODULE1 VAR166(
.VAR139 (VAR57),
.VAR183 (VAR41),
.VAR23(VAR153)
);
MODULE1 VAR113(
.VAR139 (VAR189),
.VAR183 (VAR80),
.VAR23(VAR150)
);
MODULE1 VAR191(
.VAR139 (VAR65),
.VAR183 (VAR58),
.VAR23(VAR142)
);
MODULE1 VAR178(
.VAR139 (VAR76),
.VAR183 (VAR121),
.VAR23(VAR48)
);
MODULE1 VAR179(
.VAR139 (VAR45),
.VAR183 (VAR77),
.VAR23(VAR147)
);
MODULE1 VAR159(
.VAR139 (VAR32),
.VAR183 (VAR3),
.VAR23(VAR92)
);
MODULE1 VAR126(
.VAR139 (VAR181),
.VAR183 (VAR93),
.VAR23(VAR54)
);
MODULE1 VAR109(
.VAR139 (VAR60),
.VAR183 (VAR9),
.VAR23(VAR175)
);
MODULE1 VAR24(
.VAR139 (VAR136),
.VAR183 (VAR176),
.VAR23(VAR115)
);
MODULE1 VAR144(
.VAR139 (VAR85),
.VAR183 (VAR56),
.VAR23(VAR39)
);
MODULE1 VAR135(
.VAR139 (VAR173),
.VAR183 (VAR49),
.VAR23(VAR107)
);
MODULE1 VAR44(
.VAR139 (VAR154),
.VAR183 (VAR74),
.VAR23(VAR148)
);
MODULE1 VAR96(
.VAR139 (VAR112),
.VAR183 (VAR13),
.VAR23(VAR169)
);
MODULE1 VAR102(
.VAR139 (VAR174),
.VAR183 (VAR15),
.VAR23(VAR182)
);
MODULE1 VAR25(
.VAR139 (VAR180),
.VAR183 (VAR67),
.VAR23(VAR81)
);
MODULE1 VAR145(
.VAR139 (VAR111),
.VAR183 (VAR168),
.VAR23(VAR22)
);
wire [VAR14-1:0] VAR28;
wire [VAR14-1:0] VAR55;
wire [VAR14-1:0] VAR192;
wire [VAR14-1:0] VAR59;
wire [VAR14-1:0] VAR100;
wire [VAR14-1:0] VAR86;
wire [VAR14-1:0] VAR125;
wire [VAR14-1:0] VAR137;
MODULE3 VAR163(
.VAR139 (VAR153),
.VAR183 (VAR150),
.VAR23(VAR28)
);
MODULE3 VAR104(
.VAR139 (VAR142),
.VAR183 (VAR48),
.VAR23(VAR55)
);
MODULE3 VAR160(
.VAR139 (VAR147),
.VAR183 (VAR92),
.VAR23(VAR192)
);
MODULE3 VAR72(
.VAR139 (VAR54),
.VAR183 (VAR175),
.VAR23(VAR59)
);
MODULE3 VAR73(
.VAR139 (VAR115),
.VAR183 (VAR39),
.VAR23(VAR100)
);
MODULE3 VAR83(
.VAR139 (VAR107),
.VAR183 (VAR148),
.VAR23(VAR86)
);
MODULE3 VAR31(
.VAR139 (VAR169),
.VAR183 (VAR182),
.VAR23(VAR125)
);
MODULE3 VAR36(
.VAR139 (VAR81),
.VAR183 (VAR22),
.VAR23(VAR137)
);
wire [VAR14-1:0] VAR162;
wire [VAR14-1:0] VAR193;
wire [VAR14-1:0] VAR43;
wire [VAR14-1:0] VAR38;
MODULE3 VAR19(
.VAR139 (VAR28),
.VAR183 (VAR55),
.VAR23(VAR162)
);
MODULE3 VAR18(
.VAR139 (VAR192),
.VAR183 (VAR59),
.VAR23(VAR193)
);
MODULE3 VAR97(
.VAR139 (VAR100),
.VAR183 (VAR86),
.VAR23(VAR43)
);
MODULE3 VAR114(
.VAR139 (VAR125),
.VAR183 (VAR137),
.VAR23(VAR38)
);
wire [VAR14-1:0] VAR27;
wire [VAR14-1:0] VAR61;
MODULE3 VAR88(
.VAR139 (VAR162),
.VAR183 (VAR193),
.VAR23(VAR27)
);
MODULE3 VAR146(
.VAR139 (VAR43),
.VAR183 (VAR38),
.VAR23(VAR61)
);
wire [VAR14-1:0] VAR172;
MODULE3 VAR165(
.VAR139 (VAR27),
.VAR183 (VAR61),
.VAR23(VAR172)
);
reg [17:0] VAR84;
always @(posedge clk) begin
if(VAR105) begin
VAR84 <= VAR172;
end
end
assign VAR140 = VAR128[VAR21-1];
endmodule
module MODULE4 (
clk,
VAR105,
VAR116,
VAR157,
VAR4,
VAR161,
VAR12,
VAR78,
VAR108,
VAR16,
VAR20,
VAR127,
VAR46,
VAR42,
VAR185,
VAR120,
VAR26,
VAR99,
VAR71,
VAR53,
VAR50,
VAR190,
VAR151,
VAR158,
VAR156,
VAR186,
VAR89,
VAR51,
VAR2,
VAR91,
VAR30,
VAR40,
VAR101,
VAR95,
VAR129,
reset);
parameter VAR110 = 1;
input clk;
input VAR105;
input [VAR110-1:0] VAR116;
output [VAR110-1:0] VAR157;
output [VAR110-1:0] VAR4;
output [VAR110-1:0] VAR161;
output [VAR110-1:0] VAR12;
output [VAR110-1:0] VAR78;
output [VAR110-1:0] VAR108;
output [VAR110-1:0] VAR16;
output [VAR110-1:0] VAR20;
output [VAR110-1:0] VAR127;
output [VAR110-1:0] VAR46;
output [VAR110-1:0] VAR42;
output [VAR110-1:0] VAR185;
output [VAR110-1:0] VAR120;
output [VAR110-1:0] VAR26;
output [VAR110-1:0] VAR99;
output [VAR110-1:0] VAR71;
output [VAR110-1:0] VAR53;
output [VAR110-1:0] VAR50;
output [VAR110-1:0] VAR190;
output [VAR110-1:0] VAR151;
output [VAR110-1:0] VAR158;
output [VAR110-1:0] VAR156;
output [VAR110-1:0] VAR186;
output [VAR110-1:0] VAR89;
output [VAR110-1:0] VAR51;
output [VAR110-1:0] VAR2;
output [VAR110-1:0] VAR91;
output [VAR110-1:0] VAR30;
output [VAR110-1:0] VAR40;
output [VAR110-1:0] VAR101;
output [VAR110-1:0] VAR95;
output [VAR110-1:0] VAR129;
reg [VAR110-1:0] VAR157;
reg [VAR110-1:0] VAR4;
reg [VAR110-1:0] VAR161;
reg [VAR110-1:0] VAR12;
reg [VAR110-1:0] VAR78;
reg [VAR110-1:0] VAR108;
reg [VAR110-1:0] VAR16;
reg [VAR110-1:0] VAR20;
reg [VAR110-1:0] VAR127;
reg [VAR110-1:0] VAR46;
reg [VAR110-1:0] VAR42;
reg [VAR110-1:0] VAR185;
reg [VAR110-1:0] VAR120;
reg [VAR110-1:0] VAR26;
reg [VAR110-1:0] VAR99;
reg [VAR110-1:0] VAR71;
reg [VAR110-1:0] VAR53;
reg [VAR110-1:0] VAR50;
reg [VAR110-1:0] VAR190;
reg [VAR110-1:0] VAR151;
reg [VAR110-1:0] VAR158;
reg [VAR110-1:0] VAR156;
reg [VAR110-1:0] VAR186;
reg [VAR110-1:0] VAR89;
reg [VAR110-1:0] VAR51;
reg [VAR110-1:0] VAR2;
reg [VAR110-1:0] VAR91;
reg [VAR110-1:0] VAR30;
reg [VAR110-1:0] VAR40;
reg [VAR110-1:0] VAR101;
reg [VAR110-1:0] VAR95;
reg [VAR110-1:0] VAR129;
input reset;
always@(posedge clk or posedge reset) begin
if(reset) begin
VAR157 <= 0;
VAR4 <= 0;
VAR161 <= 0;
VAR12 <= 0;
VAR78 <= 0;
VAR108 <= 0;
VAR16 <= 0;
VAR20 <= 0;
VAR127 <= 0;
VAR46 <= 0;
VAR42 <= 0;
VAR185 <= 0;
VAR120 <= 0;
VAR26 <= 0;
VAR99 <= 0;
VAR71 <= 0;
VAR53 <= 0;
VAR50 <= 0;
VAR190 <= 0;
VAR151 <= 0;
VAR158 <= 0;
VAR156 <= 0;
VAR186 <= 0;
VAR89 <= 0;
VAR51 <= 0;
VAR2 <= 0;
VAR91 <= 0;
VAR30 <= 0;
VAR40 <= 0;
VAR101 <= 0;
VAR95 <= 0;
VAR129 <= 0;
end else begin
if(VAR105) begin
VAR157 <= VAR116;
VAR4 <= VAR157;
VAR161 <= VAR4;
VAR12 <= VAR161;
VAR78 <= VAR12;
VAR108 <= VAR78;
VAR16 <= VAR108;
VAR20 <= VAR16;
VAR127 <= VAR20;
VAR46 <= VAR127;
VAR42 <= VAR46;
VAR185 <= VAR42;
VAR120 <= VAR185;
VAR26 <= VAR120;
VAR99 <= VAR26;
VAR71 <= VAR99;
VAR53 <= VAR71;
VAR50 <= VAR53;
VAR190 <= VAR50;
VAR151 <= VAR190;
VAR158 <= VAR151;
VAR156 <= VAR158;
VAR186 <= VAR156;
VAR89 <= VAR186;
VAR51 <= VAR89;
VAR2 <= VAR51;
VAR91 <= VAR2;
VAR30 <= VAR91;
VAR40 <= VAR30;
VAR101 <= VAR40;
VAR95 <= VAR101;
VAR129 <= VAR95;
end end
end
endmodule
module MODULE3 (
VAR139,
VAR183,
VAR23);
input clk;
input VAR105;
input [17:0] VAR139;
input [17:0] VAR183;
output [17:0] VAR23;
assign VAR23 = VAR139 + VAR183;
endmodule
module MODULE1 (
VAR139,
VAR183,
VAR23);
input clk;
input VAR105;
input [17:0] VAR139;
input [17:0] VAR183;
output [17:0] VAR23;
assign VAR23 = VAR139 * VAR183;
endmodule
|
mit
|
ShepardSiegel/ocpi
|
coregen/dram_k7_mig12/mig_7series_v1_2/user_design/rtl/clocking/infrastructure.v
| 12,892 |
module MODULE1 #
(
parameter VAR9 = 100, parameter VAR18 = 3000, parameter VAR24 = 2, parameter VAR4 = "VAR26",
parameter VAR19 = 4, parameter VAR5 = 1, parameter VAR11 = 16, parameter VAR15 = 4, parameter VAR6 = 64, parameter VAR1 = 16, parameter VAR2 = 1
)
(
input VAR17, input VAR8, input VAR25,
output clk, output VAR3, output VAR12, output VAR7,
output VAR21, output VAR16 );
localparam VAR23 = 15;
localparam VAR28 = (VAR23+1)/2;
localparam real VAR13 = VAR18 / 1000.0;
localparam integer VAR14
= (VAR13 * VAR5 * 1000) / VAR19;
localparam VAR20 = VAR14 * VAR11;
localparam VAR22 = VAR14 * VAR15;
localparam VAR27 = VAR14 * VAR6;
localparam VAR10 = VAR14 * VAR1;
|
lgpl-3.0
|
hongyunnchen/miaow
|
src/verilog/rtl/exec/exec.v
| 7,503 |
module MODULE1(
VAR57,
VAR140,
VAR101,
VAR55,
VAR64,
VAR82,
VAR27,
VAR126,
VAR28,
VAR145,
VAR97,
VAR56,
VAR18,
VAR3,
VAR123,
VAR102,
VAR103,
VAR61,
VAR139,
VAR89,
VAR68,
VAR84,
VAR53,
VAR147,
VAR87,
VAR116,
VAR4,
VAR151,
VAR76,
VAR10,
VAR6,
VAR129,
VAR14,
VAR46,
VAR52,
VAR113,
VAR85,
VAR138,
VAR7,
VAR54,
VAR33,
VAR31,
VAR43,
VAR2,
VAR22,
VAR9,
VAR93,
VAR92,
VAR136,
VAR137,
VAR124,
VAR66,
VAR65,
VAR51,
VAR71,
VAR30,
VAR94,
VAR42,
VAR118,
VAR41,
VAR69,
VAR125,
VAR128,
VAR40,
VAR133,
VAR90,
VAR114,
VAR91,
VAR144,
VAR81,
VAR112,
VAR121,
VAR72,
VAR25,
VAR152,
VAR148,
VAR150,
clk,
rst
);
input clk;
input rst;
input VAR140, VAR101, VAR27, VAR28, VAR97,
VAR56, VAR103, VAR61, VAR139, VAR89,
VAR87, VAR116, VAR4, VAR151,
VAR85, VAR138, VAR7, VAR54, VAR22,
VAR9, VAR93, VAR92, VAR65;
input[5:0] VAR57, VAR82, VAR126, VAR18, VAR3,
VAR123, VAR102, VAR68, VAR84,
VAR53, VAR147, VAR14, VAR46,
VAR52, VAR113, VAR33, VAR31,
VAR43, VAR2, VAR51;
input[15:0] VAR30;
input[31:0] VAR145;
input[63:0] VAR55, VAR64, VAR76,
VAR10, VAR6, VAR129, VAR136,
VAR137, VAR124, VAR66, VAR71;
output VAR125, VAR90, VAR81, VAR121,
VAR72, VAR25, VAR152, VAR150;
output[5:0] VAR112, VAR148;
output[31:0] VAR42, VAR69, VAR133, VAR144;
output[63:0] VAR94, VAR118, VAR41,
VAR128, VAR40, VAR114, VAR91;
wire[5:0] VAR146;
wire VAR127;
wire[5:0] VAR44;
wire[63:0] VAR39;
wire VAR99; wire[63:0] VAR37;
assign VAR114 = VAR118;
assign VAR91 = VAR41;
assign VAR144 = VAR69;
assign VAR81 = VAR125;
assign VAR128 = VAR118;
assign VAR40 = VAR41;
assign VAR133 = VAR69;
assign VAR90 = VAR125;
VAR132 #(6) VAR29(
.VAR109(VAR103),
.VAR8(VAR18),
.VAR58(VAR61),
.VAR104(VAR3),
.VAR15(VAR139),
.VAR34(VAR123),
.VAR38(VAR89),
.VAR11(VAR102),
.VAR115(VAR85),
.VAR19(VAR14),
.VAR63(VAR138),
.VAR142(VAR46),
.VAR60(VAR7),
.VAR45(VAR52),
.VAR78(VAR54),
.VAR131(VAR113),
.VAR111(VAR27),
.VAR95(VAR126),
.VAR108(VAR146)
);
VAR21 VAR75(
.select(VAR30[7:0]),
.VAR119(VAR87),
.VAR106(VAR68),
.VAR130(VAR76),
.VAR98(VAR116),
.VAR26(VAR84),
.VAR83(VAR10),
.VAR107(VAR4),
.VAR50(VAR53),
.VAR70(VAR6),
.VAR79(VAR151),
.VAR36(VAR147),
.VAR120(VAR129),
.VAR12(VAR22),
.VAR135(VAR33),
.VAR48(VAR136),
.VAR24(VAR9),
.VAR86(VAR31),
.VAR110(VAR137),
.VAR1(VAR93),
.VAR16(VAR43),
.VAR67(VAR124),
.VAR32(VAR92),
.VAR96(VAR2),
.VAR49(VAR66),
.VAR100(VAR127),
.VAR62(VAR44),
.VAR17(VAR39)
);
VAR23 #(32) VAR134(
.VAR59(VAR146),
.VAR77(VAR69),
.VAR20(VAR57),
.VAR143(VAR42),
.VAR47(VAR65),
.VAR149(VAR51),
.VAR35(32'd0),
.VAR74(VAR28),
.VAR80(VAR82),
.VAR73(VAR145),
.clk(clk),
.rst(rst)
);
VAR23 #(1) VAR117(
.VAR59(VAR146),
.VAR77(VAR125),
.VAR20(VAR57),
.VAR143(VAR99),
.VAR47(VAR65),
.VAR149(VAR51),
.VAR35(1'b0),
.VAR74(VAR97),
.VAR80(VAR82),
.VAR73(VAR56),
.clk(clk),
.rst(rst)
);
VAR13 #(64) VAR105(
.VAR59(VAR146),
.VAR77(VAR41),
.VAR20(VAR57),
.VAR143(VAR37),
.VAR47(VAR65),
.VAR149(VAR51),
.VAR35(64'd0),
.VAR74(VAR127),
.VAR80(VAR44),
.VAR73(VAR39),
.VAR141(VAR101),
.VAR5(VAR82),
.VAR122(VAR64),
.clk(clk),
.rst(rst)
);
VAR23 #(64) VAR88(
.VAR59(VAR146),
.VAR77(VAR118),
.VAR20(VAR57),
.VAR143(VAR94),
.VAR47(VAR65),
.VAR149(VAR51),
.VAR35(VAR71),
.VAR74(VAR140),
.VAR80(VAR82),
.VAR73(VAR55),
.clk(clk),
.rst(rst)
);
assign VAR112 = VAR82;
assign VAR121 = VAR101;
assign VAR148 = VAR44;
assign VAR150 = VAR127;
assign VAR72 = VAR140;
assign VAR25 = VAR28;
assign VAR152 = VAR97;
endmodule
|
bsd-3-clause
|
hcabrera-/lancetfish
|
RTL/router/rtl/data_path.v
| 8,057 |
module MODULE1
(
input wire clk,
input wire reset,
input wire [VAR12-1:0] VAR61,
input wire [VAR12-1:0] VAR44,
input wire [VAR12-1:0] VAR39,
input wire [VAR12-1:0] VAR45,
input wire [VAR12-1:0] VAR13,
input wire [4:0] VAR35,
input wire [4:0] VAR31,
input wire [3:0] VAR4,
input wire [3:0] VAR55,
input wire [3:0] VAR33,
input wire [3:0] VAR17,
input wire [3:0] VAR36,
output wire [29:24] VAR60,
output wire [29:24] VAR25,
output wire [29:24] VAR1,
output wire [29:24] VAR56,
output wire [29:24] VAR37,
output wire VAR57,
output wire VAR51,
output wire VAR46,
output wire VAR40,
output wire VAR6,
output wire [VAR12-1:0] VAR48,
output wire [VAR12-1:0] VAR47,
output wire [VAR12-1:0] VAR49,
output wire [VAR12-1:0] VAR15,
output wire [VAR12-1:0] VAR7
);
wire [VAR12-1:0] VAR10 [4:0];
assign VAR10[VAR28] = VAR61;
assign VAR10[VAR16] = VAR44;
assign VAR10[VAR27] = VAR39;
assign VAR10[VAR2] = VAR45;
assign VAR10[VAR29] = VAR13;
wire [VAR12-1:0] VAR19 [4:0];
wire [4:0] VAR53;
wire [4:0] VAR18;
genvar VAR41;
generate
for (VAR41 = VAR28; VAR41 < (VAR29 + 1); VAR41=VAR41 + 1)
begin: VAR14
VAR11 VAR52
(
.clk(clk),
.reset(reset),
.VAR35 (VAR35[VAR41]),
.VAR31 (VAR31[VAR41]),
.VAR43 (VAR10[VAR41]),
.VAR62 (VAR53[VAR41]),
.VAR50 (VAR18[VAR41]),
.VAR26 (VAR19[VAR41])
);
end
endgenerate
assign VAR60 = VAR19[VAR28][29:24];
assign VAR25 = VAR19[VAR16][29:24];
assign VAR1 = VAR19[VAR27][29:24];
assign VAR56 = VAR19[VAR2][29:24];
assign VAR37 = VAR19[VAR29][29:24];
assign VAR57 = VAR19[VAR28][30];
assign VAR51 = VAR19[VAR16][30];
assign VAR46 = VAR19[VAR27][30];
assign VAR40 = VAR19[VAR2][30];
assign VAR6 = VAR19[VAR29][30];
VAR30 VAR3
(
.clk (clk),
.reset (reset),
.VAR58 (VAR19[VAR28]),
.VAR24 (VAR19[VAR16]),
.VAR38 (VAR19[VAR27]),
.VAR22 (VAR19[VAR2]),
.VAR23 (VAR19[VAR29]),
.VAR54 (VAR4),
.VAR20 (VAR55),
.VAR8 (VAR33),
.VAR32 (VAR17),
.VAR5 (VAR36),
.VAR59 (VAR48),
.VAR21 (VAR47),
.VAR9 (VAR49),
.VAR34 (VAR15),
.VAR42 (VAR7)
);
endmodule
|
gpl-3.0
|
mzakharo/usb-de2-fpga
|
support/DE2_NIOS_DEVICE_LED/HW/ip/Binary_VGA_Controller/hdl/VGA_NIOS_CTRL.v
| 3,709 |
module MODULE1 ( VAR7,
VAR36,
VAR33,
VAR22,
VAR11,
VAR69,
VAR34,
VAR40, VAR3,
VAR47,
VAR54,
VAR30,
VAR53,
VAR23,
VAR58,
VAR56,
VAR50 );
parameter VAR52 = 19'h4B000;
output [15:0] VAR36;
input [15:0] VAR7;
input [18:0] VAR33;
input VAR22,VAR11,VAR69;
input VAR40,VAR34;
reg [15:0] VAR36;
output [9:0] VAR3;
output [9:0] VAR47;
output [9:0] VAR54;
output VAR30;
output VAR53;
output VAR23;
output VAR58;
output VAR56;
input VAR50;
reg [3:0] VAR35;
reg [9:0] VAR70;
reg [9:0] VAR4;
reg [9:0] VAR20;
reg [9:0] VAR41;
reg [9:0] VAR48;
reg [9:0] VAR13;
reg [9:0] VAR55;
reg [9:0] VAR8;
reg [9:0] VAR12;
reg [9:0] VAR65;
reg [9:0] VAR27;
wire [18:0] VAR6;
wire [9:0] VAR64;
wire [9:0] VAR39;
wire [9:0] VAR38;
always@(posedge VAR40 or negedge VAR34)
begin
if(!VAR34)
begin
VAR35 <= 0;
VAR70 <= 0;
VAR4 <= 0;
VAR20 <= 0;
VAR41 <= 0;
VAR48 <= 0;
VAR13 <= 0;
VAR55 <= 0;
VAR8 <= 0;
VAR12 <= 0;
VAR65 <= 0;
VAR27 <= 0;
VAR36 <= 0;
end
else
begin
if(VAR69)
begin
if(VAR22)
begin
case(VAR33)
VAR52+0 : VAR35 <= VAR7;
VAR52+1 : VAR70 <= VAR7;
VAR52+2 : VAR4 <= VAR7;
VAR52+3 : VAR20 <= VAR7;
VAR52+4 : VAR41 <= VAR7;
VAR52+5 : VAR48 <= VAR7;
VAR52+6 : VAR13 <= VAR7;
VAR52+7 : VAR55 <= VAR7;
VAR52+8 : VAR8 <= VAR7;
VAR52+9 : VAR12 <= VAR7;
VAR52+10: VAR65 <= VAR7;
VAR52+11: VAR27 <= VAR7;
endcase
end
else if(VAR11)
begin
case(VAR33)
VAR52+0 : VAR36 <= VAR35 ;
VAR52+1 : VAR36 <= VAR70 ;
VAR52+2 : VAR36 <= VAR4 ;
VAR52+3 : VAR36 <= VAR20 ;
VAR52+4 : VAR36 <= VAR41 ;
VAR52+5 : VAR36 <= VAR48 ;
VAR52+6 : VAR36 <= VAR13 ;
VAR52+7 : VAR36 <= VAR55 ;
VAR52+8 : VAR36 <= VAR8 ;
VAR52+9 : VAR36 <= VAR12 ;
VAR52+10: VAR36 <= VAR65 ;
VAR52+11: VAR36 <= VAR27 ;
endcase
end
end
end
end
VAR21 VAR60 ( .VAR31(VAR35),
.VAR46(VAR70),
.VAR62(VAR4),
.VAR26(VAR20),
.VAR59(VAR41),
.VAR37(VAR48),
.VAR1(VAR6),
.VAR57 (VAR64),
.VAR45 (VAR39),
.VAR5 (VAR38),
.VAR25(VAR3),
.VAR17(VAR47),
.VAR15(VAR54),
.VAR28(VAR30),
.VAR2(VAR53),
.VAR63(VAR23),
.VAR44(VAR58),
.VAR67(VAR56),
.VAR50(VAR50),
.VAR34(VAR34) );
VAR14 VAR49 ( .VAR68(VAR64),
.VAR19(VAR39),
.VAR42(VAR38),
.VAR24(VAR6),
.VAR29(VAR56),
.VAR16(VAR7),
.VAR43(VAR33),
.VAR66(VAR22 && (VAR33 < VAR52) && VAR69),
.VAR71(VAR40),
.VAR51(VAR13),
.VAR32(VAR55),
.VAR9(VAR8),
.VAR61(VAR12),
.VAR10(VAR65),
.VAR18(VAR27),
.VAR34(VAR34) );
endmodule
|
gpl-3.0
|
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu7t5v0
|
cells/dffrnq/gf180mcu_fd_sc_mcu7t5v0__dffrnq_1.behavioral.v
| 3,634 |
module MODULE1( VAR28, VAR8, VAR16, VAR12 );
input VAR28, VAR8, VAR16;
output VAR12;
reg VAR4;
VAR26 VAR10(.VAR28(VAR28),.VAR8(VAR8),.VAR16(VAR16),.VAR12(VAR12),.VAR4(VAR4));
VAR26 VAR21(.VAR28(VAR28),.VAR8(VAR8),.VAR16(VAR16),.VAR12(VAR12),.VAR4(VAR4));
not VAR14(VAR1,VAR8);
and VAR15(VAR27,VAR16,VAR1);
and VAR30(VAR6,VAR16,VAR8);
buf VAR20(VAR29,VAR16);
not VAR31(VAR23,VAR28);
not VAR3(VAR25,VAR8);
and VAR19(VAR9,VAR25,VAR23);
not VAR22(VAR17,VAR28);
and VAR5(VAR7,VAR8,VAR17);
not VAR13(VAR18,VAR8);
and VAR32(VAR24,VAR18,VAR28);
and VAR11(VAR2,VAR8,VAR28);
|
apache-2.0
|
fbalakirev/red-pitaya-notes
|
cores/axis_iir_filter_v1_0/axis_iir_filter.v
| 1,424 |
module MODULE1
(
input wire VAR7,
input wire VAR5,
input wire [31:0] VAR3,
output wire [15:0] VAR9,
input wire [32:0] VAR4,
output wire [24:0] VAR18,
output wire [41:0] VAR12,
input wire [41:0] VAR11,
output wire [24:0] VAR1,
output wire [41:0] VAR13,
input wire [41:0] VAR15,
output wire VAR17,
input wire [15:0] VAR10,
input wire VAR2,
input wire VAR16,
output wire [15:0] VAR14,
output wire VAR8
);
reg [41:0] VAR6[1:0];
always @(posedge VAR7)
begin
if(~VAR5)
begin
VAR6[0] <= 42'd0;
VAR6[1] <= 42'd0;
end
else
begin
VAR6[0] <= VAR11;
VAR6[1] <= VAR15;
end
end
assign VAR9 = VAR10;
assign VAR18 = VAR6[0][39:15];
assign VAR12 = {VAR4, 9'd0};
assign VAR1 = VAR6[1][39:15];
assign VAR13 = VAR6[0];
assign VAR17 = VAR16;
assign VAR14 = (VAR6[1][41:23]) < (VAR3[15:0]) ? VAR3[15:0] : (VAR6[1][41:23]) > (VAR3[31:16]) ? VAR3[31:16] : VAR6[1][38:23];
assign VAR8 = VAR2;
endmodule
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_ls
|
cells/or4b/sky130_fd_sc_ls__or4b.behavioral.pp.v
| 1,978 |
module MODULE1 (
VAR13 ,
VAR11 ,
VAR3 ,
VAR5 ,
VAR10 ,
VAR8,
VAR14,
VAR7 ,
VAR6
);
output VAR13 ;
input VAR11 ;
input VAR3 ;
input VAR5 ;
input VAR10 ;
input VAR8;
input VAR14;
input VAR7 ;
input VAR6 ;
wire VAR4 ;
wire VAR2 ;
wire VAR1;
not VAR12 (VAR4 , VAR10 );
or VAR16 (VAR2 , VAR4, VAR5, VAR3, VAR11 );
VAR15 VAR9 (VAR1, VAR2, VAR8, VAR14);
buf VAR17 (VAR13 , VAR1 );
endmodule
|
apache-2.0
|
olajep/oh
|
src/adi/hdl/library/common/ad_axis_inf_rx.v
| 5,963 |
module MODULE1 #(
parameter VAR14 = 16) (
input clk,
input rst,
input valid,
input VAR17,
input [(VAR14-1):0] VAR27,
output reg VAR15,
output reg VAR12,
output reg [(VAR14-1):0] VAR7,
input VAR6);
reg [ 2:0] VAR13 = 'd0;
reg VAR9 = 'd0;
reg [(VAR14-1):0] VAR21 = 'd0;
reg VAR19 = 'd0;
reg [(VAR14-1):0] VAR1 = 'd0;
reg VAR2 = 'd0;
reg [(VAR14-1):0] VAR3 = 'd0;
reg VAR8 = 'd0;
reg [(VAR14-1):0] VAR22 = 'd0;
reg VAR24 = 'd0;
reg [(VAR14-1):0] VAR10 = 'd0;
reg VAR20 = 'd0;
reg [(VAR14-1):0] VAR23 = 'd0;
reg VAR16 = 'd0;
reg [(VAR14-1):0] VAR26 = 'd0;
reg VAR25 = 'd0;
reg [(VAR14-1):0] VAR18 = 'd0;
reg [ 2:0] VAR28 = 'd0;
wire VAR5;
reg VAR11;
reg [(VAR14-1):0] VAR4;
always @(posedge clk) begin
if (rst == 1'b1) begin
VAR13 <= 'd0;
end else if (valid == 1'b1) begin
VAR13 <= VAR13 + 1'b1;
end
if ((VAR13 == 3'd0) && (valid == 1'b1)) begin
VAR9 <= VAR17;
VAR21 <= VAR27;
end
if ((VAR13 == 3'd1) && (valid == 1'b1)) begin
VAR19 <= VAR17;
VAR1 <= VAR27;
end
if ((VAR13 == 3'd2) && (valid == 1'b1)) begin
VAR2 <= VAR17;
VAR3 <= VAR27;
end
if ((VAR13 == 3'd3) && (valid == 1'b1)) begin
VAR8 <= VAR17;
VAR22 <= VAR27;
end
if ((VAR13 == 3'd4) && (valid == 1'b1)) begin
VAR24 <= VAR17;
VAR10 <= VAR27;
end
if ((VAR13 == 3'd5) && (valid == 1'b1)) begin
VAR20 <= VAR17;
VAR23 <= VAR27;
end
if ((VAR13 == 3'd6) && (valid == 1'b1)) begin
VAR16 <= VAR17;
VAR26 <= VAR27;
end
if ((VAR13 == 3'd7) && (valid == 1'b1)) begin
VAR25 <= VAR17;
VAR18 <= VAR27;
end
end
assign VAR5 = VAR6 | ~VAR15;
always @(VAR28 or VAR9 or VAR21 or VAR19 or VAR1 or
VAR2 or VAR3 or VAR8 or VAR22 or VAR24 or VAR10 or
VAR20 or VAR23 or VAR16 or VAR26 or VAR25 or VAR18) begin
case (VAR28)
3'd0: begin
VAR11 = VAR9;
VAR4 = VAR21;
end
3'd1: begin
VAR11 = VAR19;
VAR4 = VAR1;
end
3'd2: begin
VAR11 = VAR2;
VAR4 = VAR3;
end
3'd3: begin
VAR11 = VAR8;
VAR4 = VAR22;
end
3'd4: begin
VAR11 = VAR24;
VAR4 = VAR10;
end
3'd5: begin
VAR11 = VAR20;
VAR4 = VAR23;
end
3'd6: begin
VAR11 = VAR16;
VAR4 = VAR26;
end
default: begin
VAR11 = VAR25;
VAR4 = VAR18;
end
endcase
end
always @(posedge clk) begin
if (rst == 1'b1) begin
VAR28 <= 'd0;
VAR15 <= 'd0;
VAR12 <= 'b0;
VAR7 <= 'd0;
end else if (VAR5 == 1'b1) begin
if (VAR28 == VAR13) begin
VAR28 <= VAR28;
VAR15 <= 1'd0;
VAR12 <= 1'b0;
VAR7 <= 'd0;
end else begin
VAR28 <= VAR28 + 1'b1;
VAR15 <= 1'b1;
VAR12 <= VAR11;
VAR7 <= VAR4;
end
end
end
endmodule
|
mit
|
Siliciumer/DOS-Mario-FPGA
|
sources/mario_font_rom.v
| 17,723 |
module MODULE1(
input wire [11:0] addr, output reg [7:0] VAR1 );
reg [7:0] VAR2;
always @(*)
VAR1 = VAR2;
always @*
case (addr)
12'h000: VAR2 = 8'b00000000; 12'h001: VAR2 = 8'b00000000; 12'h002: VAR2 = 8'b01111100; 12'h003: VAR2 = 8'b11000110; 12'h004: VAR2 = 8'b11000110; 12'h005: VAR2 = 8'b11001110; 12'h006: VAR2 = 8'b11011110; 12'h007: VAR2 = 8'b11110110; 12'h008: VAR2 = 8'b11100110; 12'h009: VAR2 = 8'b11000110; 12'h00a: VAR2 = 8'b11000110; 12'h00b: VAR2 = 8'b01111100; 12'h00c: VAR2 = 8'b00000000; 12'h00d: VAR2 = 8'b00000000; 12'h00e: VAR2 = 8'b00000000; 12'h00f: VAR2 = 8'b00000000; 12'h010: VAR2 = 8'b00000000; 12'h011: VAR2 = 8'b00000000; 12'h012: VAR2 = 8'b00011000; 12'h013: VAR2 = 8'b00111000; 12'h014: VAR2 = 8'b01111000; 12'h015: VAR2 = 8'b00011000; 12'h016: VAR2 = 8'b00011000; 12'h017: VAR2 = 8'b00011000; 12'h018: VAR2 = 8'b00011000; 12'h019: VAR2 = 8'b00011000; 12'h01a: VAR2 = 8'b00011000; 12'h01b: VAR2 = 8'b00011000; 12'h01c: VAR2 = 8'b00011000; 12'h01d: VAR2 = 8'b00000000; 12'h01e: VAR2 = 8'b00000000; 12'h01f: VAR2 = 8'b00000000; 12'h020: VAR2 = 8'b00000000; 12'h021: VAR2 = 8'b00000000; 12'h022: VAR2 = 8'b01111100; 12'h023: VAR2 = 8'b11000110; 12'h024: VAR2 = 8'b00000110; 12'h025: VAR2 = 8'b00001100; 12'h026: VAR2 = 8'b00011000; 12'h027: VAR2 = 8'b00110000; 12'h028: VAR2 = 8'b01100000; 12'h029: VAR2 = 8'b11000000; 12'h02a: VAR2 = 8'b11000110; 12'h02b: VAR2 = 8'b11111110; 12'h02c: VAR2 = 8'b00000000; 12'h02d: VAR2 = 8'b00000000; 12'h02e: VAR2 = 8'b00000000; 12'h02f: VAR2 = 8'b00000000; 12'h030: VAR2 = 8'b00000000; 12'h031: VAR2 = 8'b00000000; 12'h032: VAR2 = 8'b01111100; 12'h033: VAR2 = 8'b11000110; 12'h034: VAR2 = 8'b00000110; 12'h035: VAR2 = 8'b00000110; 12'h036: VAR2 = 8'b00111100; 12'h037: VAR2 = 8'b00000110; 12'h038: VAR2 = 8'b00000110; 12'h039: VAR2 = 8'b00000110; 12'h03a: VAR2 = 8'b11000110; 12'h03b: VAR2 = 8'b01111100; 12'h03c: VAR2 = 8'b00000000; 12'h03d: VAR2 = 8'b00000000; 12'h03e: VAR2 = 8'b00000000; 12'h03f: VAR2 = 8'b00000000; 12'h040: VAR2 = 8'b00000000; 12'h041: VAR2 = 8'b00000000; 12'h042: VAR2 = 8'b00001100; 12'h043: VAR2 = 8'b00011100; 12'h044: VAR2 = 8'b00111100; 12'h045: VAR2 = 8'b01101100; 12'h046: VAR2 = 8'b11001100; 12'h047: VAR2 = 8'b11111110; 12'h048: VAR2 = 8'b00001100; 12'h049: VAR2 = 8'b00001100; 12'h04a: VAR2 = 8'b00001100; 12'h04b: VAR2 = 8'b00011110; 12'h04c: VAR2 = 8'b00000000; 12'h04d: VAR2 = 8'b00000000; 12'h04e: VAR2 = 8'b00000000; 12'h04f: VAR2 = 8'b00000000; 12'h050: VAR2 = 8'b00000000; 12'h051: VAR2 = 8'b00000000; 12'h052: VAR2 = 8'b11111110; 12'h053: VAR2 = 8'b11000000; 12'h054: VAR2 = 8'b11000000; 12'h055: VAR2 = 8'b11000000; 12'h056: VAR2 = 8'b11111100; 12'h057: VAR2 = 8'b00000110; 12'h058: VAR2 = 8'b00000110; 12'h059: VAR2 = 8'b00000110; 12'h05a: VAR2 = 8'b11000110; 12'h05b: VAR2 = 8'b01111100; 12'h05c: VAR2 = 8'b00000000; 12'h05d: VAR2 = 8'b00000000; 12'h05e: VAR2 = 8'b00000000; 12'h05f: VAR2 = 8'b00000000; 12'h060: VAR2 = 8'b00000000; 12'h061: VAR2 = 8'b00000000; 12'h062: VAR2 = 8'b00111000; 12'h063: VAR2 = 8'b01100000; 12'h064: VAR2 = 8'b11000000; 12'h065: VAR2 = 8'b11000000; 12'h066: VAR2 = 8'b11111100; 12'h067: VAR2 = 8'b11000110; 12'h068: VAR2 = 8'b11000110; 12'h069: VAR2 = 8'b11000110; 12'h06a: VAR2 = 8'b11000110; 12'h06b: VAR2 = 8'b01111100; 12'h06c: VAR2 = 8'b00000000; 12'h06d: VAR2 = 8'b00000000; 12'h06e: VAR2 = 8'b00000000; 12'h06f: VAR2 = 8'b00000000; 12'h070: VAR2 = 8'b00000000; 12'h071: VAR2 = 8'b00000000; 12'h072: VAR2 = 8'b11111110; 12'h073: VAR2 = 8'b11000110; 12'h074: VAR2 = 8'b00000110; 12'h075: VAR2 = 8'b00000110; 12'h076: VAR2 = 8'b00001100; 12'h077: VAR2 = 8'b00011000; 12'h078: VAR2 = 8'b00110000; 12'h079: VAR2 = 8'b00110000; 12'h07a: VAR2 = 8'b00110000; 12'h07b: VAR2 = 8'b00110000; 12'h07c: VAR2 = 8'b00000000; 12'h07d: VAR2 = 8'b00000000; 12'h07e: VAR2 = 8'b00000000; 12'h07f: VAR2 = 8'b00000000; 12'h080: VAR2 = 8'b00000000; 12'h081: VAR2 = 8'b00000000; 12'h082: VAR2 = 8'b01111100; 12'h083: VAR2 = 8'b11000110; 12'h084: VAR2 = 8'b11000110; 12'h085: VAR2 = 8'b11000110; 12'h086: VAR2 = 8'b01111100; 12'h087: VAR2 = 8'b11000110; 12'h088: VAR2 = 8'b11000110; 12'h089: VAR2 = 8'b11000110; 12'h08a: VAR2 = 8'b11000110; 12'h08b: VAR2 = 8'b01111100; 12'h08c: VAR2 = 8'b00000000; 12'h08d: VAR2 = 8'b00000000; 12'h08e: VAR2 = 8'b00000000; 12'h08f: VAR2 = 8'b00000000; 12'h090: VAR2 = 8'b00000000; 12'h091: VAR2 = 8'b00000000; 12'h092: VAR2 = 8'b01111100; 12'h093: VAR2 = 8'b11000110; 12'h094: VAR2 = 8'b11000110; 12'h095: VAR2 = 8'b11000110; 12'h096: VAR2 = 8'b01111110; 12'h097: VAR2 = 8'b00000110; 12'h098: VAR2 = 8'b00000110; 12'h099: VAR2 = 8'b00000110; 12'h09a: VAR2 = 8'b00001100; 12'h09b: VAR2 = 8'b01111000; 12'h09c: VAR2 = 8'b00000000; 12'h09d: VAR2 = 8'b00000000; 12'h09e: VAR2 = 8'b00000000; 12'h09f: VAR2 = 8'b00000000; 12'h0a0: VAR2 = 8'b00000000; 12'h0a1: VAR2 = 8'b00000000; 12'h0a2: VAR2 = 8'b11000011; 12'h0a3: VAR2 = 8'b11100111; 12'h0a4: VAR2 = 8'b11111111; 12'h0a5: VAR2 = 8'b11111111; 12'h0a6: VAR2 = 8'b11011011; 12'h0a7: VAR2 = 8'b11000011; 12'h0a8: VAR2 = 8'b11000011; 12'h0a9: VAR2 = 8'b11000011; 12'h0aa: VAR2 = 8'b11000011; 12'h0ab: VAR2 = 8'b11000011; 12'h0ac: VAR2 = 8'b00000000; 12'h0ad: VAR2 = 8'b00000000; 12'h0ae: VAR2 = 8'b00000000; 12'h0af: VAR2 = 8'b00000000; 12'h0b0: VAR2 = 8'b00000000; 12'h0b1: VAR2 = 8'b00000000; 12'h0b2: VAR2 = 8'b00010000; 12'h0b3: VAR2 = 8'b00111000; 12'h0b4: VAR2 = 8'b01101100; 12'h0b5: VAR2 = 8'b11000110; 12'h0b6: VAR2 = 8'b11000110; 12'h0b7: VAR2 = 8'b11111110; 12'h0b8: VAR2 = 8'b11000110; 12'h0b9: VAR2 = 8'b11000110; 12'h0ba: VAR2 = 8'b11000110; 12'h0bb: VAR2 = 8'b11000110; 12'h0bc: VAR2 = 8'b00000000; 12'h0bd: VAR2 = 8'b00000000; 12'h0be: VAR2 = 8'b00000000; 12'h0bf: VAR2 = 8'b00000000; 12'h0c0: VAR2 = 8'b00000000; 12'h0c1: VAR2 = 8'b00000000; 12'h0c2: VAR2 = 8'b11111100; 12'h0c3: VAR2 = 8'b01100110; 12'h0c4: VAR2 = 8'b01100110; 12'h0c5: VAR2 = 8'b01100110; 12'h0c6: VAR2 = 8'b01111100; 12'h0c7: VAR2 = 8'b01101100; 12'h0c8: VAR2 = 8'b01100110; 12'h0c9: VAR2 = 8'b01100110; 12'h0ca: VAR2 = 8'b01100110; 12'h0cb: VAR2 = 8'b11100110; 12'h0cc: VAR2 = 8'b00000000; 12'h0cd: VAR2 = 8'b00000000; 12'h0ce: VAR2 = 8'b00000000; 12'h0cf: VAR2 = 8'b00000000; 12'h0d0: VAR2 = 8'b00000000; 12'h0d1: VAR2 = 8'b00000000; 12'h0d2: VAR2 = 8'b00111100; 12'h0d3: VAR2 = 8'b00011000; 12'h0d4: VAR2 = 8'b00011000; 12'h0d5: VAR2 = 8'b00011000; 12'h0d6: VAR2 = 8'b00011000; 12'h0d7: VAR2 = 8'b00011000; 12'h0d8: VAR2 = 8'b00011000; 12'h0d9: VAR2 = 8'b00011000; 12'h0da: VAR2 = 8'b00011000; 12'h0db: VAR2 = 8'b00111100; 12'h0dc: VAR2 = 8'b00000000; 12'h0dd: VAR2 = 8'b00000000; 12'h0de: VAR2 = 8'b00000000; 12'h0df: VAR2 = 8'b00000000; 12'h0e0: VAR2 = 8'b00000000; 12'h0e1: VAR2 = 8'b00000000; 12'h0e2: VAR2 = 8'b01111100; 12'h0e3: VAR2 = 8'b11000110; 12'h0e4: VAR2 = 8'b11000110; 12'h0e5: VAR2 = 8'b11000110; 12'h0e6: VAR2 = 8'b11000110; 12'h0e7: VAR2 = 8'b11000110; 12'h0e8: VAR2 = 8'b11000110; 12'h0e9: VAR2 = 8'b11000110; 12'h0ea: VAR2 = 8'b11000110; 12'h0eb: VAR2 = 8'b01111100; 12'h0ec: VAR2 = 8'b00000000; 12'h0ed: VAR2 = 8'b00000000; 12'h0ee: VAR2 = 8'b00000000; 12'h0ef: VAR2 = 8'b00000000; 12'h0f0: VAR2 = 8'b00000000; 12'h0f1: VAR2 = 8'b00000000; 12'h0f2: VAR2 = 8'b00000000; 12'h0f3: VAR2 = 8'b00000000; 12'h0f4: VAR2 = 8'b00000000; 12'h0f5: VAR2 = 8'b00000000; 12'h0f6: VAR2 = 8'b00000000; 12'h0f7: VAR2 = 8'b00000000; 12'h0f8: VAR2 = 8'b00000000; 12'h0f9: VAR2 = 8'b00000000; 12'h0fa: VAR2 = 8'b00000000; 12'h0fb: VAR2 = 8'b00000000; 12'h0fc: VAR2 = 8'b00000000; 12'h0fd: VAR2 = 8'b00000000; 12'h0fe: VAR2 = 8'b00000000; 12'h0ff: VAR2 = 8'b00000000; 12'h100: VAR2 = 8'b00000000; 12'h101: VAR2 = 8'b00000000; 12'h102: VAR2 = 8'b00000000; 12'h103: VAR2 = 8'b00000000; 12'h104: VAR2 = 8'b00000000; 12'h105: VAR2 = 8'b11000011; 12'h106: VAR2 = 8'b01100110; 12'h107: VAR2 = 8'b00111100; 12'h108: VAR2 = 8'b00011000; 12'h109: VAR2 = 8'b00111100; 12'h10a: VAR2 = 8'b01100110; 12'h10b: VAR2 = 8'b11000011; 12'h10c: VAR2 = 8'b00000000; 12'h10d: VAR2 = 8'b00000000; 12'h10e: VAR2 = 8'b00000000; 12'h10f: VAR2 = 8'b00000000; 12'h110: VAR2 = 8'b00000000; 12'h111: VAR2 = 8'b00000000; 12'h112: VAR2 = 8'b00000000; 12'h113: VAR2 = 8'b00000000; 12'h114: VAR2 = 8'b00111100; 12'h115: VAR2 = 8'b00111100; 12'h116: VAR2 = 8'b11111111; 12'h117: VAR2 = 8'b11111111; 12'h118: VAR2 = 8'b11111111; 12'h119: VAR2 = 8'b11111111; 12'h11a: VAR2 = 8'b00111100; 12'h11b: VAR2 = 8'b00111100; 12'h11c: VAR2 = 8'b00000000; 12'h11d: VAR2 = 8'b00000000; 12'h11e: VAR2 = 8'b00000000; 12'h11f: VAR2 = 8'b00000000; 12'h120: VAR2 = 8'b00000000; 12'h121: VAR2 = 8'b00000000; 12'h122: VAR2 = 8'b11110000; 12'h123: VAR2 = 8'b01100000; 12'h124: VAR2 = 8'b01100000; 12'h125: VAR2 = 8'b01100000; 12'h126: VAR2 = 8'b01100000; 12'h127: VAR2 = 8'b01100000; 12'h128: VAR2 = 8'b01100000; 12'h129: VAR2 = 8'b01100010; 12'h12a: VAR2 = 8'b01100110; 12'h12b: VAR2 = 8'b11111110; 12'h12c: VAR2 = 8'b00000000; 12'h12d: VAR2 = 8'b00000000; 12'h12e: VAR2 = 8'b00000000; 12'h12f: VAR2 = 8'b00000000; 12'h130: VAR2 = 8'b00000000; 12'h131: VAR2 = 8'b00000000; 12'h132: VAR2 = 8'b11111110; 12'h133: VAR2 = 8'b01100110; 12'h134: VAR2 = 8'b01100010; 12'h135: VAR2 = 8'b01101000; 12'h136: VAR2 = 8'b01111000; 12'h137: VAR2 = 8'b01111000; 12'h138: VAR2 = 8'b01101000; 12'h139: VAR2 = 8'b01100010; 12'h13a: VAR2 = 8'b01100110; 12'h13b: VAR2 = 8'b11111110; 12'h13c: VAR2 = 8'b00000000; 12'h13d: VAR2 = 8'b00000000; 12'h13e: VAR2 = 8'b00000000; 12'h13f: VAR2 = 8'b00000000; 12'h140: VAR2 = 8'b00000000; 12'h141: VAR2 = 8'b00000000; 12'h142: VAR2 = 8'b11000011; 12'h143: VAR2 = 8'b11000011; 12'h144: VAR2 = 8'b11000011; 12'h145: VAR2 = 8'b11000011; 12'h146: VAR2 = 8'b11000011; 12'h147: VAR2 = 8'b11000011; 12'h148: VAR2 = 8'b11000011; 12'h149: VAR2 = 8'b01100110; 12'h14a: VAR2 = 8'b00111100; 12'h14b: VAR2 = 8'b00011000; 12'h14c: VAR2 = 8'b00000000; 12'h14d: VAR2 = 8'b00000000; 12'h14e: VAR2 = 8'b00000000; 12'h14f: VAR2 = 8'b00000000;
default: VAR2 = 8'b00000000;
endcase
endmodule
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_ls
|
cells/and2b/sky130_fd_sc_ls__and2b.behavioral.pp.v
| 1,934 |
module MODULE1 (
VAR13 ,
VAR5 ,
VAR6 ,
VAR4,
VAR8,
VAR10 ,
VAR15
);
output VAR13 ;
input VAR5 ;
input VAR6 ;
input VAR4;
input VAR8;
input VAR10 ;
input VAR15 ;
wire VAR7 ;
wire VAR12 ;
wire VAR2;
not VAR9 (VAR7 , VAR5 );
and VAR14 (VAR12 , VAR7, VAR6 );
VAR1 VAR3 (VAR2, VAR12, VAR4, VAR8);
buf VAR11 (VAR13 , VAR2 );
endmodule
|
apache-2.0
|
google/skywater-pdk-libs-sky130_fd_sc_ms
|
cells/a32oi/sky130_fd_sc_ms__a32oi.pp.blackbox.v
| 1,467 |
module MODULE1 (
VAR2 ,
VAR6 ,
VAR8 ,
VAR4 ,
VAR3 ,
VAR5 ,
VAR1,
VAR7,
VAR10 ,
VAR9
);
output VAR2 ;
input VAR6 ;
input VAR8 ;
input VAR4 ;
input VAR3 ;
input VAR5 ;
input VAR1;
input VAR7;
input VAR10 ;
input VAR9 ;
endmodule
|
apache-2.0
|
sabertazimi/hust-lab
|
verilog/labs/lab5/src/binary_multiplier_control_unit.v
| 2,292 |
module MODULE1
(
input VAR7,
input clk,
input VAR12,
input VAR9,
output VAR5,
output reg VAR4,
output reg VAR2,
output reg VAR11,
output reg VAR10
);
reg [2:0] state, VAR13;
parameter VAR8 = 0, VAR6 = 1, VAR3 = 2, VAR1 = 3;
assign VAR5 = VAR7;
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/clkinv/sky130_fd_sc_lp__clkinv.behavioral.pp.v
| 1,774 |
module MODULE1 (
VAR10 ,
VAR2 ,
VAR11,
VAR3,
VAR5 ,
VAR8
);
output VAR10 ;
input VAR2 ;
input VAR11;
input VAR3;
input VAR5 ;
input VAR8 ;
wire VAR12 ;
wire VAR1;
not VAR7 (VAR12 , VAR2 );
VAR9 VAR6 (VAR1, VAR12, VAR11, VAR3);
buf VAR4 (VAR10 , VAR1 );
endmodule
|
apache-2.0
|
ptracton/wb_soc_template
|
rtl/MOR1KX/rtl/verilog/pfpu32/pfpu32_top.v
| 17,914 |
module MODULE1
parameter VAR202 = 32
)
(
input clk,
input rst,
input VAR26,
input VAR143,
input VAR121,
input [VAR122-1:0] VAR56,
input [VAR67-1:0] VAR207,
input [VAR202-1:0] VAR176,
input [VAR202-1:0] VAR96,
output [VAR202-1:0] VAR40,
output VAR206,
output VAR148,
output VAR14,
output [VAR64-1:0] VAR90
);
wire VAR134 = VAR56[VAR122-1];
wire [VAR122-1:0] VAR153 = {1'b0,VAR56[VAR122-2:0]};
wire [2:0] VAR82 = VAR56[2:0]; wire VAR112 = VAR56[3];
wire VAR85 = VAR121 |
((~VAR206) & (~VAR14));
reg VAR173;
always @(posedge clk VAR1) begin
if (rst)
VAR173 <= 1'b0;
end
else if(VAR26)
VAR173 <= 1'b0;
else if(VAR143)
VAR173 <= 1'b1;
else if(VAR85)
VAR173 <= 1'b0;
end
wire VAR7 = VAR173 & VAR134;
wire VAR37 = VAR176[31];
wire [7:0] VAR127 = VAR176[30:23];
wire [22:0] VAR57 = VAR176[22:0];
wire VAR49 = &VAR127;
wire VAR172 = VAR49 & (~(|VAR57));
wire VAR196 = VAR49 & (~VAR57[22]) & (|VAR57[21:0]);
wire VAR59 = VAR49 & VAR57[22];
wire VAR62 = ~(|VAR176[30:0]);
wire VAR13 = (~(|VAR127)) & (|VAR57);
wire VAR150 = VAR96[31];
wire [7:0] VAR164 = VAR96[30:23];
wire [22:0] VAR114 = VAR96[22:0];
wire VAR55 = &VAR164;
wire VAR24 = VAR55 & (~(|VAR114));
wire VAR52 = VAR55 & (~VAR114[22]) & (|VAR114[21:0]);
wire VAR191 = VAR55 & VAR114[22];
wire VAR118 = ~(|VAR96[30:0]);
wire VAR119 = (~(|VAR164)) & (|VAR114);
wire VAR27 = VAR196 | VAR52;
wire VAR70 = VAR59 | VAR191;
wire VAR39 = (VAR196 | VAR59) ? VAR37 :
VAR150;
wire [9:0] VAR210 = {2'd0,VAR127[7:1],(VAR127[0] | VAR13)};
wire [9:0] VAR47 = {2'd0,VAR164[7:1],(VAR164[0] | VAR119)};
wire [23:0] VAR156 = {((~VAR13) & (~VAR62)),VAR57};
wire [23:0] VAR203 = {((~VAR119) & (~VAR118)),VAR114};
wire VAR167 = VAR112 &
VAR7;
wire VAR113, VAR186;
wire VAR69, VAR17,
VAR192, VAR32;
VAR201 VAR77
(
.VAR19(VAR167),
.VAR188(VAR153),
.VAR87(VAR37),
.VAR120(VAR210),
.VAR197(VAR156),
.VAR126(VAR196),
.VAR168(VAR59),
.VAR41(VAR172),
.VAR38(VAR62),
.VAR108(VAR150),
.VAR180(VAR47),
.VAR145(VAR203),
.VAR6(VAR52),
.VAR88(VAR191),
.VAR132(VAR24),
.VAR8(VAR118),
.VAR113(VAR113),
.VAR186(VAR186),
.VAR165(VAR69),
.VAR10(VAR192),
.VAR152(VAR32),
.VAR157(VAR17)
);
wire VAR187 = (VAR82 == 3'd1);
wire VAR15 = (~VAR112) & ((VAR82 == 3'd0) | VAR187);
wire VAR18 = VAR15 &
VAR7;
wire VAR184; wire VAR21; wire VAR139; wire [4:0] VAR92; wire [9:0] VAR205; wire [9:0] VAR97; wire [27:0] VAR20; wire VAR43; wire VAR5; wire VAR25; wire VAR163; wire VAR117; VAR204 VAR16
(
.clk (clk),
.rst (rst),
.VAR26 (VAR26), .VAR151 (VAR85), .VAR181 (VAR18),
.VAR4 (VAR187), .VAR87 (VAR37),
.VAR120 (VAR210),
.VAR197 (VAR156),
.VAR41 (VAR172),
.VAR108 (VAR150),
.VAR180 (VAR47),
.VAR145 (VAR203),
.VAR132 (VAR24),
.VAR116 (VAR27),
.VAR147 (VAR70),
.VAR183 (VAR39),
.VAR200 (VAR113),
.VAR177 (VAR186),
.VAR184 (VAR184), .VAR21 (VAR21), .VAR139 (VAR139), .VAR92 (VAR92), .VAR205 (VAR205), .VAR97 (VAR97), .VAR20 (VAR20), .VAR43 (VAR43), .VAR5 (VAR5), .VAR25 (VAR25), .VAR163 (VAR163), .VAR117 (VAR117) );
wire VAR155 = (~VAR112) & (VAR82 == 3'd2);
wire VAR110 = (~VAR112) & (VAR82 == 3'd3);
wire VAR212 = (VAR155 | VAR110) &
VAR7;
wire VAR65; wire VAR86; wire [4:0] VAR105; wire [9:0] VAR179; wire VAR74; wire [9:0] VAR29; wire [9:0] VAR133; wire [27:0] VAR9; wire VAR98; wire VAR91; wire VAR144; wire VAR169; wire VAR33; wire VAR185; wire VAR23; wire VAR93; VAR58 VAR149
(
.clk (clk),
.rst (rst),
.VAR26 (VAR26), .VAR151 (VAR85), .VAR181 (VAR212),
.VAR35 (VAR110),
.VAR87 (VAR37),
.VAR120 (VAR210),
.VAR197 (VAR156),
.VAR41 (VAR172),
.VAR38 (VAR62),
.VAR108 (VAR150),
.VAR180 (VAR47),
.VAR145 (VAR203),
.VAR132 (VAR24),
.VAR8 (VAR118),
.VAR116 (VAR27),
.VAR147 (VAR70),
.VAR183 (VAR39),
.VAR159 (VAR65), .VAR81 (VAR86), .VAR89 (VAR105), .VAR146 (VAR179), .VAR125 (VAR74), .VAR22 (VAR29), .VAR103 (VAR133), .VAR171 (VAR9), .VAR131 (VAR98), .VAR158 (VAR91), .VAR101 (VAR144), .VAR106 (VAR169), .VAR42 (VAR33), .VAR185(VAR185), .VAR23(VAR23), .VAR93(VAR93) );
wire VAR78 = (~VAR112) & (VAR82 == 3'd4);
wire VAR160 = VAR78 &
VAR7;
wire VAR115; wire VAR195; wire [3:0] VAR136;
wire [7:0] VAR51;
wire [4:0] VAR99;
wire [7:0] VAR53;
wire [7:0] VAR73;
wire [31:0] VAR95;
VAR100 VAR111
(
.clk (clk),
.rst (rst),
.VAR26 (VAR26), .VAR151 (VAR85), .VAR181 (VAR160), .VAR182 (VAR176),
.VAR115 (VAR115), .VAR195 (VAR195), .VAR136 (VAR136),
.VAR51 (VAR51),
.VAR99 (VAR99),
.VAR53 (VAR53),
.VAR73 (VAR73),
.VAR95 (VAR95)
);
wire VAR60 = (~VAR112) & (VAR82 == 3'd5);
wire VAR84 = VAR60 &
VAR7;
wire VAR45; wire VAR107; wire [23:0] VAR83; wire [4:0] VAR142; wire [3:0] VAR28; wire VAR178; wire VAR141; VAR161 VAR135
(
.clk (clk),
.rst (rst),
.VAR26 (VAR26), .VAR151 (VAR85), .VAR181 (VAR84), .VAR87 (VAR37), .VAR120 (VAR210),
.VAR197 (VAR156),
.VAR116 (VAR27), .VAR147 (VAR70),
.VAR45 (VAR45), .VAR107 (VAR107), .VAR83 (VAR83), .VAR142 (VAR142), .VAR28 (VAR28), .VAR178 (VAR178), .VAR141 (VAR141) );
VAR36 VAR102
(
.clk (clk),
.rst (rst),
.VAR26 (VAR26), .VAR151 (VAR85), .VAR31 (VAR207), .VAR104 (VAR184), .VAR2 (VAR21), .VAR72 (VAR139), .VAR130 (VAR92), .VAR129 (VAR205), .VAR166 (VAR97), .VAR170 (VAR20), .VAR3 (VAR43), .VAR63 (VAR5), .VAR162 (VAR25), .VAR75 (VAR163), .VAR193 (VAR117), .VAR189 (VAR65), .VAR68 (VAR86), .VAR194 (VAR105), .VAR12 (VAR179), .VAR198 (VAR74), .VAR30 (VAR29), .VAR123 (VAR133), .VAR46 (VAR9), .VAR211 (VAR98), .VAR190 (VAR91), .VAR175 (VAR144), .VAR71 (VAR169), .VAR11 (VAR33), .VAR66 (VAR185), .VAR208 (VAR23), .VAR54 (VAR93), .VAR76 (VAR115), .VAR140 (VAR195), .VAR109 (VAR136),
.VAR138 (VAR51),
.VAR124 (VAR99),
.VAR34 (VAR53),
.VAR209 (VAR73),
.VAR174 (VAR95),
.VAR94 (VAR45), .VAR48 (VAR107), .VAR154 (VAR83), .VAR128 (VAR142), .VAR137 (VAR28), .VAR199 (VAR178), .VAR50 (VAR141), .VAR79 (VAR17), .VAR80 (VAR69), .VAR61 (VAR192), .VAR44 (VAR32), .VAR40 (VAR40),
.VAR206 (VAR206),
.VAR148 (VAR148),
.VAR14 (VAR14),
.VAR90 (VAR90)
);
endmodule
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_hd
|
cells/fahcon/sky130_fd_sc_hd__fahcon.symbol.v
| 1,358 |
module MODULE1 (
input VAR8 ,
input VAR3 ,
input VAR2 ,
output VAR5,
output VAR4
);
supply1 VAR7;
supply0 VAR9;
supply1 VAR6 ;
supply0 VAR1 ;
endmodule
|
apache-2.0
|
MeshSr/onetswitch20
|
ons20-app52-ref_ofshw/vivado/onets_7020_4x_ref_ofshw/ip/eth2dma_intercon/src/eth2dma_intercon.v
| 7,603 |
module MODULE1
(
input VAR63,
input VAR62,
input VAR8,
input VAR40,
input VAR61,
input VAR45,
output VAR28,
output VAR11,
output VAR37,
output VAR42,
input [31 : 0] VAR41,
input [31 : 0] VAR20,
input [31 : 0] VAR71,
input [31 : 0] VAR72,
input [3 : 0] VAR26,
input [3 : 0] VAR44,
input [3 : 0] VAR1,
input [3 : 0] VAR56,
input VAR32,
input VAR67,
input VAR46,
input VAR12,
output reg VAR3,
input VAR33,
output reg [31 : 0] VAR4,
output reg [3 : 0] VAR13,
output VAR15,
input VAR69,
input VAR48,
input VAR14,
input VAR31,
output VAR6,
output VAR49,
output VAR68,
output VAR19,
input [31 : 0] VAR38,
input [31 : 0] VAR24,
input [31 : 0] VAR30,
input [31 : 0] VAR65,
input [3 : 0] VAR52,
input [3 : 0] VAR5,
input [3 : 0] VAR47,
input [3 : 0] VAR21,
input VAR29,
input VAR22,
input VAR73,
input VAR43,
output reg VAR16,
input VAR23,
output reg [31 : 0] VAR36,
output reg [3 : 0] VAR27,
output VAR25,
output reg [1 : 0] VAR10
);
wire [3:0] VAR64;
reg [3:0] VAR50;
wire [31:0] VAR54[3:0];
wire [3:0] VAR55[3:0];
wire [3:0] VAR57;
wire [3:0] VAR2;
reg [3:0] VAR66;
wire [31:0] VAR58[3:0];
wire [3:0] VAR34[3:0];
wire [3:0] VAR17;
assign VAR64[0]=VAR8;
assign VAR64[1]=VAR40;
assign VAR64[2]=VAR61;
assign VAR64[3]=VAR45;
assign VAR28=VAR50[0];
assign VAR11=VAR50[1];
assign VAR37=VAR50[2];
assign VAR42=VAR50[3];
assign VAR54[0]=VAR41;
assign VAR54[1]=VAR20;
assign VAR54[2]=VAR71;
assign VAR54[3]=VAR72;
assign VAR57[0]=VAR32;
assign VAR57[1]=VAR67;
assign VAR57[2]=VAR46;
assign VAR57[3]=VAR12;
assign VAR55[0]=VAR26;
assign VAR55[1]=VAR44;
assign VAR55[2]=VAR1;
assign VAR55[3]=VAR56;
assign VAR2[0]=VAR69;
assign VAR2[1]=VAR48;
assign VAR2[2]=VAR14;
assign VAR2[3]=VAR31;
assign VAR6=VAR66[0];
assign VAR49=VAR66[1];
assign VAR68=VAR66[2];
assign VAR19=VAR66[3];
assign VAR58[0]=VAR38;
assign VAR58[1]=VAR24;
assign VAR58[2]=VAR30;
assign VAR58[3]=VAR65;
assign VAR17[0]=VAR29;
assign VAR17[1]=VAR22;
assign VAR17[2]=VAR73;
assign VAR17[3]=VAR43;
assign VAR34[0]=VAR52;
assign VAR34[1]=VAR5;
assign VAR34[2]=VAR47;
assign VAR34[3]=VAR21;
localparam VAR59=0,
VAR39=1,
VAR7=2,
VAR35=3,
VAR60=4,
VAR18=5,
VAR9=6;
reg [3:0]VAR70,VAR51;
reg [1:0]VAR53;
always@(posedge VAR63)
if(~VAR62)
VAR70<=0;
else VAR70<=VAR51;
always@
begin
VAR50=0;
if(VAR70==VAR35 | VAR70==VAR39 | VAR70==VAR7)
VAR50[VAR53]=VAR33;
end
always@
begin
VAR4=0;
if(VAR70==VAR35 | VAR70==VAR39)
VAR4=VAR54[VAR53];
end
else if(VAR70==VAR7)
begin
VAR4[15:0]=VAR54[VAR53][15:0];
VAR4[31:16]={14'h0,VAR53};
end
end
always@
begin
VAR66=0;
if(VAR70==VAR18)
VAR66[VAR53]=VAR23;
end
always@
begin
VAR27=0;
if(VAR70==VAR18)
VAR27=VAR34[VAR53];
end
always@(*)
begin
VAR36=0;
if(VAR70==VAR18) VAR36=VAR58[VAR53];
end
assign VAR25=VAR17[VAR53];
endmodule
|
lgpl-2.1
|
YuxuanLing/trunk
|
trunk/references/h265enc_v1.0/rtl/db/db_pipeline.v
| 35,580 |
module MODULE1(
clk ,
VAR32 ,
VAR161 ,
VAR86 ,
VAR125 ,
VAR222 ,
VAR199 ,
VAR20 ,
VAR219 ,
VAR16 ,
VAR230 ,
VAR264 ,
VAR35 ,
VAR54 ,
VAR18 ,
VAR3 ,
VAR10 ,
VAR61
);
parameter VAR91 = 128 ;
input clk ;
input VAR32 ;
input VAR161 ;
input VAR86 ;
input [5:0] VAR125 ;
input [5:0] VAR222 ;
input VAR199 ;
input VAR20 ;
input [10*2-1:0] VAR219 ;
input [10*2-1:0] VAR16 ;
input VAR230 ;input VAR264 ;input VAR35 ;input VAR54 ;
input [VAR91-1:0] VAR18 , VAR3 ;
output [VAR91-1:0] VAR10 , VAR61 ;
reg [VAR91-1:0] VAR10 , VAR61 ;
wire [4:0] VAR159 ;
wire [6:0] VAR153 ;
reg [1:0] VAR130 ;
wire [5:0] VAR38 = ( VAR125 + VAR222 + 1 ) >> 1;
wire [5:0] VAR105 = VAR38 - 6'd30 ;
wire [5:0] VAR127 = VAR38 - 6'd6 ;
reg [5:0] VAR25 ;
reg [5:0] VAR97 ;
wire [5:0] VAR73 ;
always @* begin
case(VAR105)
6'd0 :VAR25 = 6'd29;
6'd1 :VAR25 = 6'd30;
6'd2 :VAR25 = 6'd31;
6'd3 :VAR25 = 6'd32;
6'd4 :VAR25 = 6'd33;
6'd5 :VAR25 = 6'd33;
6'd6 :VAR25 = 6'd34;
6'd7 :VAR25 = 6'd34;
6'd8 :VAR25 = 6'd35;
6'd9 :VAR25 = 6'd35;
6'd10:VAR25 = 6'd36;
6'd11:VAR25 = 6'd36;
6'd12:VAR25 = 6'd37;
6'd13:VAR25 = 6'd37;
default:VAR25 = 6'd0 ;
endcase
end
always @* begin
if(VAR38>6'd29&&VAR38<6'd44)begin
VAR97 = VAR25;
end
else if(VAR38<6'd30)begin
VAR97 = VAR38 ;
end
else begin
VAR97 = VAR127;
end
end
assign VAR73 = VAR35 ? VAR38 : VAR97 ;
VAR135 VAR265(
.VAR1(VAR38),
.VAR188(VAR153)
);
VAR66 VAR146(
.VAR1(VAR73),
.VAR230(VAR230),
.VAR235(VAR159)
);
wire signed [9:0] VAR165 , VAR71 ;
wire signed [9:0] VAR224 , VAR140 ;
wire [9:0] VAR200 , VAR241 ;
wire VAR132 , VAR46 ;
assign VAR165 = VAR219[ 9: 0] ;assign VAR224 = VAR219[19:10];assign VAR71 = VAR16[ 9: 0] ;assign VAR140 = VAR16[19:10];
assign VAR200 = VAR165 > VAR71 ? (VAR165 - VAR71 ):(VAR71 - VAR165);
assign VAR241 = VAR224 > VAR140 ? (VAR224 - VAR140 ):(VAR140 - VAR224);
assign VAR132= VAR200 > 10'd3 ? 1'b1 : 1'b0 ;
assign VAR46= VAR241 > 10'd3 ? 1'b1 : 1'b0 ;
always @* begin
if(VAR230)
VAR130 = VAR161 ;
end
else
VAR130 = VAR35&&((VAR161&&(VAR199||VAR20) )|| (VAR86&&(VAR132||VAR46)));
end
reg [6:0] VAR116 ;
reg [1:0] VAR114 ;
reg [4:0] VAR138 ;
reg VAR100 ;
reg VAR182 ;
reg VAR129 ;
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR116 <= 7'b0 ;
VAR138 <= 5'b0 ;
VAR114 <= 2'b0 ;
VAR100 <= 1'b0 ;
VAR182 <= 1'b0 ;
VAR129 <= 1'b0 ;
end
else begin
VAR116 <= VAR153 ;
VAR138 <= VAR159 ;
VAR114 <= VAR130 ;
VAR100 <= VAR264 ;
VAR182 <= VAR35 ;
VAR129 <= VAR54 ;
end
end
reg [7:0] VAR30,VAR92,VAR94,VAR158 ,
VAR268,VAR202,VAR34,VAR190 ,
VAR144,VAR213,VAR203,VAR198 ,
VAR180,VAR104,VAR43,VAR126 ;
reg [7:0] VAR122,VAR276,VAR186,VAR63 ,
VAR156,VAR95,VAR243,VAR141 ,
VAR150,VAR107,VAR214,VAR37 ,
VAR27,VAR259,VAR56,VAR12 ;
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR158<=8'b0;VAR94<=8'b0;VAR92<=8'b0;VAR30<=8'b0;VAR122<=8'b0;VAR276<=8'b0;VAR186<=8'b0;VAR63<=8'b0;
VAR190<=8'b0;VAR34<=8'b0;VAR202<=8'b0;VAR268<=8'b0;VAR156<=8'b0;VAR95<=8'b0;VAR243<=8'b0;VAR141<=8'b0;
VAR198<=8'b0;VAR203<=8'b0;VAR213<=8'b0;VAR144<=8'b0;VAR150<=8'b0;VAR107<=8'b0;VAR214<=8'b0;VAR37<=8'b0;
VAR126<=8'b0;VAR43<=8'b0;VAR104<=8'b0;VAR180<=8'b0;VAR27<=8'b0;VAR259<=8'b0;VAR56<=8'b0;VAR12<=8'b0;
end
else begin
case({VAR264,VAR54})
2'b10:begin VAR180<=VAR18[7 :0 ];VAR104<=VAR18[15 : 8 ];VAR43<=VAR18[23 :16 ];VAR126<=VAR18[31 :24 ];
VAR144<=VAR18[39 :32];VAR213<=VAR18[47 : 40];VAR203<=VAR18[55 :48 ];VAR198<=VAR18[63 :56 ];
VAR268<=VAR18[71 :64];VAR202<=VAR18[79 : 72];VAR34<=VAR18[87 :80 ];VAR190<=VAR18[95 :88 ];
VAR30<=VAR18[103:96];VAR92<=VAR18[111:104];VAR94<=VAR18[119:112];VAR158<=VAR18[127:120];
VAR12<=VAR3[7 :0 ];VAR56<=VAR3[15 : 8 ];VAR259<=VAR3[23 :16 ];VAR27<=VAR3[31 :24 ];
VAR37<=VAR3[39 :32];VAR214<=VAR3[47 : 40];VAR107<=VAR3[55 :48 ];VAR150<=VAR3[63 :56 ];
VAR141<=VAR3[71 :64];VAR243<=VAR3[79 : 72];VAR95<=VAR3[87 :80 ];VAR156<=VAR3[95 :88 ];
VAR63<=VAR3[103:96];VAR186<=VAR3[111:104];VAR276<=VAR3[119:112];VAR122<=VAR3[127:120];
end
2'b11:begin VAR12<=VAR18[7 :0 ];VAR56<=VAR18[15 : 8 ];VAR259<=VAR18[23 :16 ];VAR27<=VAR18[31 :24 ];
VAR37<=VAR18[39 :32];VAR214<=VAR18[47 : 40];VAR107<=VAR18[55 :48 ];VAR150<=VAR18[63 :56 ];
VAR141<=VAR18[71 :64];VAR243<=VAR18[79 : 72];VAR95<=VAR18[87 :80 ];VAR156<=VAR18[95 :88 ];
VAR63<=VAR18[103:96];VAR186<=VAR18[111:104];VAR276<=VAR18[119:112];VAR122<=VAR18[127:120];
VAR180<=VAR3[7 :0 ];VAR104<=VAR3[15 : 8 ];VAR43<=VAR3[23 :16 ];VAR126<=VAR3[31 :24 ];
VAR144<=VAR3[39 :32];VAR213<=VAR3[47 : 40];VAR203<=VAR3[55 :48 ];VAR198<=VAR3[63 :56 ];
VAR268<=VAR3[71 :64];VAR202<=VAR3[79 : 72];VAR34<=VAR3[87 :80 ];VAR190<=VAR3[95 :88 ];
VAR30<=VAR3[103:96];VAR92<=VAR3[111:104];VAR94<=VAR3[119:112];VAR158<=VAR3[127:120];
end
2'b00:begin VAR180<=VAR18[7 :0 ];VAR144<=VAR18[15 : 8 ];VAR268<=VAR18[23 :16 ];VAR30<=VAR18[31 :24 ];
VAR104<=VAR18[39 :32];VAR213<=VAR18[47 : 40];VAR202<=VAR18[55 :48 ];VAR92<=VAR18[63 :56 ];
VAR43<=VAR18[71 :64];VAR203<=VAR18[79 : 72];VAR34<=VAR18[87 :80 ];VAR94<=VAR18[95 :88 ];
VAR126<=VAR18[103:96];VAR198<=VAR18[111:104];VAR190<=VAR18[119:112];VAR158<=VAR18[127:120];
VAR12<=VAR3[7 :0 ];VAR37<=VAR3[15 : 8 ];VAR141<=VAR3[23 :16 ];VAR63<=VAR3[31 :24 ];
VAR56<=VAR3[39 :32];VAR214<=VAR3[47 : 40];VAR243<=VAR3[55 :48 ];VAR186<=VAR3[63 :56 ];
VAR259<=VAR3[71 :64];VAR107<=VAR3[79 : 72];VAR95<=VAR3[87 :80 ];VAR276<=VAR3[95 :88 ];
VAR27<=VAR3[103:96];VAR150<=VAR3[111:104];VAR156<=VAR3[119:112];VAR122<=VAR3[127:120];
end
2'b01:begin VAR12<=VAR18[7 :0 ];VAR37<=VAR18[15 : 8 ];VAR141<=VAR18[23 :16 ];VAR63<=VAR18[31 :24 ];
VAR56<=VAR18[39 :32];VAR214<=VAR18[47 : 40];VAR243<=VAR18[55 :48 ];VAR186<=VAR18[63 :56 ];
VAR259<=VAR18[71 :64];VAR107<=VAR18[79 : 72];VAR95<=VAR18[87 :80 ];VAR276<=VAR18[95 :88 ];
VAR27<=VAR18[103:96];VAR150<=VAR18[111:104];VAR156<=VAR18[119:112];VAR122<=VAR18[127:120];
VAR180<=VAR3[7 :0 ];VAR144<=VAR3[15 : 8 ];VAR268<=VAR3[23 :16 ];VAR30<=VAR3[31 :24 ];
VAR104<=VAR3[39 :32];VAR213<=VAR3[47 : 40];VAR202<=VAR3[55 :48 ];VAR92<=VAR3[63 :56 ];
VAR43<=VAR3[71 :64];VAR203<=VAR3[79 : 72];VAR34<=VAR3[87 :80 ];VAR94<=VAR3[95 :88 ];
VAR126<=VAR3[103:96];VAR198<=VAR3[111:104];VAR190<=VAR3[119:112];VAR158<=VAR3[127:120];
end
default:begin
VAR180<=8'b0 ;VAR144<=8'b0 ;VAR268<=8'b0 ;VAR30<=8'b0;
VAR104<=8'b0 ;VAR213<=8'b0 ;VAR202<=8'b0 ;VAR92<=8'b0;
VAR43<=8'b0 ;VAR203<=8'b0 ;VAR34<=8'b0 ;VAR94<=8'b0;
VAR126<=8'b0 ;VAR198<=8'b0 ;VAR190<=8'b0 ;VAR158<=8'b0;
VAR12<=8'b0 ;VAR37<=8'b0 ;VAR141<=8'b0 ;VAR63<=8'b0;
VAR56<=8'b0 ;VAR214<=8'b0 ;VAR243<=8'b0 ;VAR186<=8'b0;
VAR259<=8'b0 ;VAR107<=8'b0 ;VAR95<=8'b0 ;VAR276<=8'b0;
VAR27<=8'b0 ;VAR150<=8'b0 ;VAR156<=8'b0 ;VAR122<=8'b0;
end
endcase
end
end
wire signed [8:0] VAR90 , VAR96 ,VAR26 ;
wire signed [8:0] VAR247 , VAR6 ,VAR137 ;
wire signed [8:0] VAR273 , VAR136 ,VAR82 ;
wire signed [8:0] VAR181 , VAR223 ,VAR143 ;
wire signed [9:0] VAR44 , VAR195 ;
wire signed [9:0] VAR53 , VAR171 ;
wire [9:0] VAR174 , VAR207 ;
wire [9:0] VAR240 , VAR167 ;
wire [10:0] VAR78 , VAR102 ;
wire [10:0] VAR148 ;
wire [6:0] VAR23 ;
wire [6:0] VAR258 ;
wire [9:0] VAR81,VAR155 ;
wire [9:0] VAR93,VAR187 ;
wire [7:0] VAR119 ,VAR179,VAR251;
wire [7:0] VAR253 ,VAR193,VAR257;
wire VAR142 , VAR13 ;
assign VAR90 = {1'b0,VAR30} ;
assign VAR96 = {1'b0,VAR92} ;
assign VAR26 = {1'b0,VAR94} ;
assign VAR247 = {1'b0,VAR180} ;
assign VAR6 = {1'b0,VAR104} ;
assign VAR137 = {1'b0,VAR43} ;
assign VAR273 = {1'b0,VAR122} ;
assign VAR136 = {1'b0,VAR276} ;
assign VAR82 = {1'b0,VAR186} ;
assign VAR181 = {1'b0,VAR27} ;
assign VAR223 = {1'b0,VAR259} ;
assign VAR143 = {1'b0,VAR56} ;
assign VAR258 = (VAR116 + (VAR116>>1)) >>3 ;
assign VAR44 = VAR26 + VAR90 - VAR96 - VAR96 ;
assign VAR195 = VAR137 + VAR247 - VAR6 - VAR6 ;
assign VAR53 = VAR82 + VAR273 - VAR136 - VAR136 ;
assign VAR171 = VAR143 + VAR181 - VAR223 - VAR223 ;
assign VAR81 = VAR44[9] ? (~VAR44 + 1'b1) : VAR44;
assign VAR155 = VAR195[9] ? (~VAR195 + 1'b1) : VAR195;
assign VAR93 = VAR53[9] ? (~VAR53 + 1'b1) : VAR53;
assign VAR187 = VAR171[9] ? (~VAR171 + 1'b1) : VAR171;
assign VAR174 = VAR81 + VAR155 ;
assign VAR207 = VAR93 + VAR187 ;
assign VAR240 = VAR81 + VAR93;
assign VAR167 = VAR155 + VAR187;
assign VAR148 = VAR174 + VAR207 ;
assign VAR119 = VAR30 > VAR158 ? (VAR30 - VAR158) : (VAR158 - VAR30);
assign VAR179 = VAR122 > VAR63 ? (VAR122 - VAR63) : (VAR63 - VAR122);
assign VAR253 = VAR180 > VAR126 ? (VAR180 - VAR126) : (VAR126 - VAR180);
assign VAR193 = VAR27 > VAR12 ? (VAR27 - VAR12) : (VAR12 - VAR27);
assign VAR251 = VAR30 > VAR122 ? (VAR30 - VAR122) : (VAR122 - VAR30);
assign VAR257 = VAR180 > VAR27 ? (VAR180 - VAR27) : (VAR27 - VAR180);
assign VAR23 = ({VAR138,2'b0}+VAR138+1)>>1 ;
assign VAR78 = {VAR240,1'b0} ;
assign VAR102 = {VAR167,1'b0} ;
assign VAR142 = ((VAR78< VAR116[6:2])&&((VAR119 + VAR179)< VAR116[6:3])&&( VAR251< VAR23 )) ? 1'b1 : 1'b0 ;
assign VAR13 = ((VAR102< VAR116[6:2])&&((VAR253 + VAR193)< VAR116[6:3])&&( VAR257< VAR23 )) ? 1'b1 : 1'b0 ;
wire VAR208 ; wire VAR115 ; wire VAR249 ; wire VAR211 ;
assign VAR208 = (VAR148 < VAR116 ) ? 1'b1 : 1'b0 ;
assign VAR249 = (VAR174 < VAR258 ) ? 1'b1 : 1'b0 ;
assign VAR211 = (VAR207 < VAR258 ) ? 1'b1 : 1'b0 ;
assign VAR115 = (VAR142&&VAR13 ) ? 1'b1 : 1'b0 ;
wire signed [8:0] VAR120 ;
wire signed [8:0] VAR121 ;
wire signed [8:0] VAR232 ;
wire signed [8:0] VAR154 ;
wire [3:0] VAR192 ;
VAR177 VAR40(
.VAR51 (VAR138 ),
.VAR30(VAR30 ) , .VAR92(VAR92 ) , .VAR94(VAR94),
.VAR268(VAR268 ) , .VAR202(VAR202 ) , .VAR34(VAR34),
.VAR144(VAR144 ) , .VAR213(VAR213 ) , .VAR203(VAR203),
.VAR180(VAR180 ) , .VAR104(VAR104 ) , .VAR43(VAR43),
.VAR122(VAR122 ) , .VAR276(VAR276 ) , .VAR186(VAR186),
.VAR156(VAR156 ) , .VAR95(VAR95 ) , .VAR243(VAR243),
.VAR150(VAR150 ) , .VAR107(VAR107 ) , .VAR214(VAR214),
.VAR27(VAR27 ) , .VAR259(VAR259 ) , .VAR56(VAR56),
.VAR238(VAR120),
.VAR124(VAR121),
.VAR62(VAR232),
.VAR250(VAR154),
.VAR229(VAR192)
);
reg [7:0] VAR57,VAR64,VAR59,VAR128,
VAR210,VAR170,VAR244,VAR262,
VAR196,VAR101,VAR189,VAR31,
VAR215,VAR236,VAR271,VAR24;
reg [7:0] VAR17,VAR123,VAR75,VAR60,
VAR68,VAR11,VAR228,VAR184,
VAR220,VAR239,VAR266,VAR263,
VAR106,VAR205,VAR9,VAR269;
reg signed [8:0] VAR252 ;
reg signed [8:0] VAR69 ;
reg signed [8:0] VAR109 ;
reg signed [8:0] VAR145 ;
reg [3:0] VAR194 ;
reg [4:0] VAR151 ;
reg [1:0] VAR45 ;
reg VAR41 ;
reg VAR172 ;
reg VAR206 ;
reg VAR134 ;
reg VAR256 ;
reg VAR147 ;
reg VAR77 ;
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR57<= 8'b0 ; VAR64<= 8'b0 ; VAR59<= 8'b0 ; VAR128<= 8'b0 ;
VAR210<= 8'b0 ; VAR170<= 8'b0 ; VAR244<= 8'b0 ; VAR262<= 8'b0 ;
VAR196<= 8'b0 ; VAR101<= 8'b0 ; VAR189<= 8'b0 ; VAR31<= 8'b0 ;
VAR215<= 8'b0 ; VAR236<= 8'b0 ; VAR271<= 8'b0 ; VAR24<= 8'b0 ;
VAR17<= 8'b0 ; VAR123<= 8'b0 ; VAR75<= 8'b0 ; VAR60<= 8'b0 ;
VAR68<= 8'b0 ; VAR11<= 8'b0 ; VAR228<= 8'b0 ; VAR184<= 8'b0 ;
VAR220<= 8'b0 ; VAR239<= 8'b0 ; VAR266<= 8'b0 ; VAR263<= 8'b0 ;
VAR106<= 8'b0 ; VAR205<= 8'b0 ; VAR9<= 8'b0 ; VAR269<= 8'b0 ;
VAR252 <=9'b0 ; VAR69 <=9'b0; VAR109 <=9'b0 ; VAR145 <=9'b0 ;
VAR194 <=4'b0;
VAR151 <= 5'b0 ;
VAR45 <= 2'b0 ;
VAR41 <= 1'b0 ;
VAR172<= 1'b0 ;
VAR206<= 1'b0 ;
VAR134 <= 1'b0;
VAR256 <= 1'b0;
VAR147 <= 1'b0 ;
VAR77 <= 1'b0 ;
end
else begin
VAR57<=VAR30 ; VAR64<=VAR92 ; VAR59<=VAR94 ; VAR128<=VAR158;
VAR210<=VAR268 ; VAR170<=VAR202 ; VAR244<=VAR34 ; VAR262<=VAR190;
VAR196<=VAR144 ; VAR101<=VAR213 ; VAR189<=VAR203 ; VAR31<=VAR198;
VAR215<=VAR180 ; VAR236<=VAR104 ; VAR271<=VAR43 ; VAR24<=VAR126;
VAR17<=VAR122 ; VAR123<=VAR276 ; VAR75<=VAR186 ; VAR60<=VAR63;
VAR68<=VAR156 ; VAR11<=VAR95 ; VAR228<=VAR243 ; VAR184<=VAR141;
VAR220<=VAR150 ; VAR239<=VAR107 ; VAR266<=VAR214 ; VAR263<=VAR37;
VAR106<=VAR27 ; VAR205<=VAR259 ; VAR9<=VAR56 ; VAR269<=VAR12;
VAR252 <=VAR120 ; VAR69 <=VAR121 ; VAR109 <=VAR232 ;VAR145 <= VAR154 ;
VAR194 <=VAR192;
VAR151 <= VAR138 ;
VAR45 <= VAR114 ;
VAR41 <=VAR100 ;
VAR172<=VAR182 ;
VAR206<=VAR129 ;
VAR134 <= VAR208 ;
VAR256 <= VAR115 ;
VAR147 <= VAR249 ;
VAR77 <= VAR211 ;
end
end
wire [7:0] VAR74,VAR84,VAR168,
VAR21,VAR113,VAR209,
VAR118,VAR33,VAR99,
VAR217,VAR139,VAR237;
wire [7:0] VAR163,VAR164,VAR152,
VAR7,VAR19,VAR15,
VAR270,VAR255,VAR110,
VAR108,VAR5,VAR183;
VAR234 VAR246(
.VAR51(VAR151),
.VAR30(VAR57) , .VAR92(VAR64) , .VAR94(VAR59) , .VAR158(VAR128),
.VAR268(VAR210) , .VAR202(VAR170) , .VAR34(VAR244) , .VAR190(VAR262),
.VAR144(VAR196) , .VAR213(VAR101) , .VAR203(VAR189) , .VAR198(VAR31),
.VAR180(VAR215) , .VAR104(VAR236) , .VAR43(VAR271) , .VAR126(VAR24),
.VAR122(VAR17) , .VAR276(VAR123) , .VAR186(VAR75) , .VAR63(VAR60),
.VAR156(VAR68) , .VAR95(VAR11) , .VAR243(VAR228) , .VAR141(VAR184),
.VAR150(VAR220) , .VAR107(VAR239) , .VAR214(VAR266) , .VAR37(VAR263),
.VAR27(VAR106) , .VAR259(VAR205) , .VAR56(VAR9) , .VAR12(VAR269),
.VAR76(VAR74) , .VAR55(VAR84) , .VAR8(VAR168) ,
.VAR226(VAR21) , .VAR29(VAR113) , .VAR4(VAR209) ,
.VAR112(VAR118) , .VAR14(VAR33) , .VAR131(VAR99) ,
.VAR42(VAR217) , .VAR176(VAR139) , .VAR98(VAR237) ,
.VAR216(VAR163) , .VAR39(VAR164) , .VAR204(VAR152) ,
.VAR178(VAR7) , .VAR274(VAR19) , .VAR162(VAR15) ,
.VAR248(VAR270) , .VAR201(VAR255) , .VAR242(VAR110) ,
.VAR47(VAR108) , .VAR70(VAR5) , .VAR185(VAR183)
);
wire [7:0] VAR50 , VAR49;
wire [7:0] VAR89 , VAR87;
wire [7:0] VAR267 , VAR277;
wire [7:0] VAR233 , VAR225;
wire [7:0] VAR117 , VAR85;
wire [7:0] VAR65 , VAR212;
wire [7:0] VAR157 , VAR52;
wire [7:0] VAR169 , VAR58;
wire [7:0] VAR80 , VAR218 ;wire [7:0] VAR275 , VAR260 ;
wire [7:0] VAR175 , VAR103 ;
wire [7:0] VAR191 , VAR83 ;
VAR231 VAR2(
.VAR51 (VAR151 ),
.VAR30 (VAR57 ),.VAR92(VAR64),.VAR94(VAR59),
.VAR268 (VAR210 ),.VAR202(VAR170),.VAR34(VAR244),
.VAR144 (VAR196 ),.VAR213(VAR101),.VAR203(VAR189),
.VAR180 (VAR215 ),.VAR104(VAR236),.VAR43(VAR271),
.VAR122 (VAR17 ),.VAR276(VAR123),.VAR186(VAR75),
.VAR156 (VAR68 ),.VAR95(VAR11),.VAR243(VAR228),
.VAR150 (VAR220 ),.VAR107(VAR239),.VAR214(VAR266),
.VAR27 (VAR106 ),.VAR259(VAR205),.VAR56(VAR9),
.VAR88(VAR252 ),
.VAR160(VAR69 ),
.VAR72(VAR109 ),
.VAR221(VAR145 ),
.VAR76 (VAR50),
.VAR226 (VAR89),
.VAR112 (VAR267),
.VAR42 (VAR233),
.VAR216 (VAR49),
.VAR178 (VAR87),
.VAR248 (VAR277),
.VAR47 (VAR225),
.VAR55 (VAR117),
.VAR29 (VAR65),
.VAR14 (VAR157),
.VAR176 (VAR169),
.VAR39 (VAR85),
.VAR274 (VAR212),
.VAR201 (VAR52),
.VAR70 (VAR58),
.VAR111(VAR80 ),
.VAR36(VAR275 ),
.VAR261(VAR175 ),
.VAR48(VAR191 ),
.VAR173(VAR218 ),
.VAR67(VAR260 ),
.VAR79(VAR103 ),
.VAR149(VAR83 )
);
reg [7:0] VAR76,VAR55,VAR8,VAR245 ,
VAR226,VAR29,VAR4,VAR254 ,
VAR112,VAR14,VAR131,VAR22 ,
VAR42,VAR176,VAR98,VAR133 ;
reg [7:0] VAR216,VAR39,VAR204,VAR166 ,
VAR178,VAR274,VAR162,VAR197 ,
VAR248,VAR201,VAR242,VAR272 ,
VAR47,VAR70,VAR185,VAR28 ;
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR76 <= 8'b0 ;
VAR55 <= 8'b0 ;
VAR8 <= 8'b0 ;
end
else if(!VAR172&&VAR45) begin VAR76 <= VAR80 ;
VAR55 <= VAR64 ;
VAR8 <= VAR59 ;
end
else if(!(VAR45 &&VAR134&&VAR194[0]) ) begin VAR76 <= VAR57 ;
VAR55 <= VAR64 ;
VAR8 <= VAR59 ;
end
else begin
if(VAR256) begin VAR76 <= VAR74 ;
VAR55 <= VAR84 ;
VAR8 <= VAR168 ;
end
else begin if(VAR147) begin VAR76 <= VAR50 ;
VAR55 <= VAR117 ;
VAR8 <= VAR59 ;
end
else begin VAR76 <= VAR50 ;
VAR55 <= VAR64 ;
VAR8 <= VAR59 ;
end
end
end
end
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR226 <= 8'b0 ;
VAR29 <= 8'b0 ;
VAR4 <= 8'b0 ;
end
else if(!VAR172&&VAR45)begin
VAR226 <= VAR275 ;
VAR29 <= VAR170 ;
VAR4 <= VAR244 ;
end
else if(! (VAR45 &&VAR134&&VAR194[1]) ) begin VAR226 <= VAR210 ;
VAR29 <= VAR170 ;
VAR4 <= VAR244 ;
end
else begin
if(VAR256) begin VAR226 <= VAR21 ;
VAR29 <= VAR113 ;
VAR4 <= VAR209 ;
end
else begin if(VAR147) begin VAR226 <= VAR89 ;
VAR29 <= VAR65 ;
VAR4 <= VAR244 ;
end
else begin VAR226 <= VAR89 ;
VAR29 <= VAR170 ;
VAR4 <= VAR244 ;
end
end
end
end
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR112 <= 8'b0 ;
VAR14 <= 8'b0 ;
VAR131 <= 8'b0 ;
end
else if(!VAR172&&VAR45)begin
VAR112 <= VAR175 ;
VAR14 <= VAR101 ;
VAR131 <= VAR189 ;
end
else if(! (VAR45 &&VAR134&&VAR194[2]) ) begin VAR112 <= VAR196 ;
VAR14 <= VAR101 ;
VAR131 <= VAR189 ;
end
else begin
if(VAR256) begin VAR112 <= VAR118 ;
VAR14 <= VAR33 ;
VAR131 <= VAR99 ;
end
else begin if(VAR147) begin VAR112 <= VAR267 ;
VAR14 <= VAR157 ;
VAR131 <= VAR189 ;
end
else begin VAR112 <= VAR267 ;
VAR14 <= VAR101 ;
VAR131 <= VAR189 ;
end
end
end
end
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR42 <= 8'b0 ;
VAR176 <= 8'b0 ;
VAR98 <= 8'b0 ;
end
else if(!VAR172&&VAR45)begin
VAR42 <= VAR191 ;
VAR176 <= VAR236 ;
VAR98 <= VAR271 ;
end
else if(! (VAR45 &&VAR134&&VAR194[3]) ) begin VAR42 <= VAR215 ;
VAR176 <= VAR236 ;
VAR98 <= VAR271 ;
end
else begin
if(VAR256) begin VAR42 <= VAR217 ;
VAR176 <= VAR139 ;
VAR98 <= VAR237 ;
end
else begin if(VAR147) begin VAR42 <= VAR233 ;
VAR176 <= VAR169 ;
VAR98 <= VAR271 ;
end
else begin VAR42 <= VAR233 ;
VAR176 <= VAR236 ;
VAR98 <= VAR271 ;
end
end
end
end
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR216 <= 8'b0 ;
VAR39 <= 8'b0 ;
VAR204 <= 8'b0 ;
end
else if(!VAR172&&VAR45)begin
VAR216 <= VAR218 ;
VAR39 <= VAR123 ;
VAR204 <= VAR75 ;
end
else if(! (VAR45 &&VAR134&&VAR194[0]) ) begin VAR216 <= VAR17 ;
VAR39 <= VAR123 ;
VAR204 <= VAR75 ;
end
else begin
if(VAR256) begin VAR216 <= VAR163 ;
VAR39 <= VAR164 ;
VAR204 <= VAR152 ;
end
else begin if(VAR77) begin VAR216 <= VAR49 ;
VAR39 <= VAR85 ;
VAR204 <= VAR75 ;
end
else begin VAR216 <= VAR49 ;
VAR39 <= VAR123 ;
VAR204 <= VAR75 ;
end
end
end
end
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR178 <= 8'b0 ;
VAR274 <= 8'b0 ;
VAR162 <= 8'b0 ;
end
else if(!VAR172&&VAR45)begin
VAR178 <= VAR260 ;
VAR274 <= VAR11 ;
VAR162 <= VAR228 ;
end
else if(! (VAR45 &&VAR134&&VAR194[1]) ) begin VAR178 <= VAR68 ;
VAR274 <= VAR11 ;
VAR162 <= VAR228 ;
end
else begin
if(VAR256) begin VAR178 <= VAR7 ;
VAR274 <= VAR19 ;
VAR162 <= VAR15 ;
end
else begin if(VAR77) begin VAR178 <= VAR87 ;
VAR274 <= VAR212 ;
VAR162 <= VAR228 ;
end
else begin VAR178 <= VAR87 ;
VAR274 <= VAR11 ;
VAR162 <= VAR228 ;
end
end
end
end
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR248 <= 8'b0 ;
VAR201 <= 8'b0 ;
VAR242 <= 8'b0 ;
end
else if(!VAR172&&VAR45)begin
VAR248 <= VAR103 ;
VAR201 <= VAR239 ;
VAR242 <= VAR266 ;
end
else if(! (VAR45 &&VAR134&&VAR194[2]) ) begin VAR248 <= VAR220 ;
VAR201 <= VAR239 ;
VAR242 <= VAR266 ;
end
else begin
if(VAR256) begin VAR248 <= VAR270 ;
VAR201 <= VAR255 ;
VAR242 <= VAR110 ;
end
else begin if(VAR77) begin VAR248 <= VAR277 ;
VAR201 <= VAR52 ;
VAR242 <= VAR266 ;
end
else begin VAR248 <= VAR277 ;
VAR201 <= VAR239 ;
VAR242 <= VAR266 ;
end
end
end
end
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR47 <= 8'b0 ;
VAR70 <= 8'b0 ;
VAR185 <= 8'b0 ;
end
else if(!VAR172&&VAR45)begin
VAR47 <= VAR83 ;
VAR70 <= VAR205 ;
VAR185 <= VAR9 ;
end
else if(! (VAR45 &&VAR134&&VAR194[3]) ) begin VAR47 <= VAR106 ;
VAR70 <= VAR205 ;
VAR185 <= VAR9 ;
end
else begin
if(VAR256) begin VAR47 <= VAR108 ;
VAR70 <= VAR5 ;
VAR185 <= VAR183 ;
end
else begin if(VAR77) begin VAR47 <= VAR225 ;
VAR70 <= VAR58 ;
VAR185 <= VAR9 ;
end
else begin VAR47 <= VAR225 ;
VAR70 <= VAR205 ;
VAR185 <= VAR9 ;
end
end
end
end
always @(posedge clk or negedge VAR32) begin
if(!VAR32) begin
VAR245 <= 8'b0 ;
VAR254 <= 8'b0 ;
VAR22 <= 8'b0 ;
VAR133 <= 8'b0 ;
VAR166 <= 8'b0 ;
VAR197 <= 8'b0 ;
VAR272 <= 8'b0 ;
VAR28 <= 8'b0 ;
end
else begin
VAR245 <= VAR128 ;
VAR254 <= VAR262 ;
VAR22 <= VAR31 ;
VAR133 <= VAR24 ;
VAR166 <= VAR60 ;
VAR197 <= VAR184 ;
VAR272 <= VAR263 ;
VAR28 <= VAR269 ;
end
end
reg VAR227 ;
always @(posedge clk or negedge VAR32) begin
if(!VAR32)
VAR227 <= 1'b0;
end
else
VAR227 <= VAR206;
end
always @* begin
case({VAR41,VAR227})
2'b10:begin VAR10[7 :0 ]=VAR42;VAR10[15 : 8 ]=VAR176;VAR10[23 :16 ]=VAR98;VAR10[31 :24 ]=VAR133;
VAR10[39 :32]=VAR112;VAR10[47 : 40]=VAR14;VAR10[55 :48 ]=VAR131;VAR10[63 :56 ]=VAR22;
VAR10[71 :64]=VAR226;VAR10[79 : 72]=VAR29;VAR10[87 :80 ]=VAR4;VAR10[95 :88 ]=VAR254;
VAR10[103:96]=VAR76;VAR10[111:104]=VAR55;VAR10[119:112]=VAR8;VAR10[127:120]=VAR245;
VAR61[7 :0 ]=VAR28;VAR61[15 : 8 ]=VAR185;VAR61[23 :16 ]=VAR70;VAR61[31 :24 ]=VAR47;
VAR61[39 :32]=VAR272;VAR61[47 : 40]=VAR242;VAR61[55 :48 ]=VAR201;VAR61[63 :56 ]=VAR248;
VAR61[71 :64]=VAR197;VAR61[79 : 72]=VAR162;VAR61[87 :80 ]=VAR274;VAR61[95 :88 ]=VAR178;
VAR61[103:96]=VAR166;VAR61[111:104]=VAR204;VAR61[119:112]=VAR39;VAR61[127:120]=VAR216;
end
2'b11:begin VAR61[7 :0 ]=VAR42;VAR61[15 : 8 ]=VAR176;VAR61[23 :16 ]=VAR98;VAR61[31 :24 ]=VAR133;
VAR61[39 :32]=VAR112;VAR61[47 : 40]=VAR14;VAR61[55 :48 ]=VAR131;VAR61[63 :56 ]=VAR22;
VAR61[71 :64]=VAR226;VAR61[79 : 72]=VAR29;VAR61[87 :80 ]=VAR4;VAR61[95 :88 ]=VAR254;
VAR61[103:96]=VAR76;VAR61[111:104]=VAR55;VAR61[119:112]=VAR8;VAR61[127:120]=VAR245;
VAR10[7 :0 ]=VAR28;VAR10[15 : 8 ]=VAR185;VAR10[23 :16 ]=VAR70;VAR10[31 :24 ]=VAR47;
VAR10[39 :32]=VAR272;VAR10[47 : 40]=VAR242;VAR10[55 :48 ]=VAR201;VAR10[63 :56 ]=VAR248;
VAR10[71 :64]=VAR197;VAR10[79 : 72]=VAR162;VAR10[87 :80 ]=VAR274;VAR10[95 :88 ]=VAR178;
VAR10[103:96]=VAR166;VAR10[111:104]=VAR204;VAR10[119:112]=VAR39;VAR10[127:120]=VAR216;
end
2'b00:begin VAR10[7 :0 ]=VAR42;VAR10[15 : 8 ]=VAR112;VAR10[23 :16 ]=VAR226;VAR10[31 :24 ]=VAR76;
VAR10[39 :32]=VAR176;VAR10[47 : 40]=VAR14;VAR10[55 :48 ]=VAR29;VAR10[63 :56 ]=VAR55;
VAR10[71 :64]=VAR98;VAR10[79 : 72]=VAR131;VAR10[87 :80 ]=VAR4;VAR10[95 :88 ]=VAR8;
VAR10[103:96]=VAR133;VAR10[111:104]=VAR22;VAR10[119:112]=VAR254;VAR10[127:120]=VAR245;
VAR61[7 :0 ]=VAR28;VAR61[15 : 8 ]=VAR272;VAR61[23 :16 ]=VAR197;VAR61[31 :24 ]=VAR166;
VAR61[39 :32]=VAR185;VAR61[47 : 40]=VAR242;VAR61[55 :48 ]=VAR162;VAR61[63 :56 ]=VAR204;
VAR61[71 :64]=VAR70;VAR61[79 : 72]=VAR201;VAR61[87 :80 ]=VAR274;VAR61[95 :88 ]=VAR39;
VAR61[103:96]=VAR47;VAR61[111:104]=VAR248;VAR61[119:112]=VAR178;VAR61[127:120]=VAR216;
end
2'b01:begin VAR61[7 :0 ]=VAR42;VAR61[15 : 8 ]=VAR112;VAR61[23 :16 ]=VAR226;VAR61[31 :24 ]=VAR76;
VAR61[39 :32]=VAR176;VAR61[47 : 40]=VAR14;VAR61[55 :48 ]=VAR29;VAR61[63 :56 ]=VAR55;
VAR61[71 :64]=VAR98;VAR61[79 : 72]=VAR131;VAR61[87 :80 ]=VAR4;VAR61[95 :88 ]=VAR8;
VAR61[103:96]=VAR133;VAR61[111:104]=VAR22;VAR61[119:112]=VAR254;VAR61[127:120]=VAR245;
VAR10[7 :0 ]=VAR28;VAR10[15 : 8 ]=VAR272;VAR10[23 :16 ]=VAR197;VAR10[31 :24 ]=VAR166;
VAR10[39 :32]=VAR185;VAR10[47 : 40]=VAR242;VAR10[55 :48 ]=VAR162;VAR10[63 :56 ]=VAR204;
VAR10[71 :64]=VAR70;VAR10[79 : 72]=VAR201;VAR10[87 :80 ]=VAR274;VAR10[95 :88 ]=VAR39;
VAR10[103:96]=VAR47;VAR10[111:104]=VAR248;VAR10[119:112]=VAR178;VAR10[127:120]=VAR216;
end
default:begin VAR61 = 128'b0 ;VAR10 = 128'b0; end
endcase
end
endmodule
|
gpl-3.0
|
google/skywater-pdk-libs-sky130_fd_sc_lp
|
cells/clkinvlp/sky130_fd_sc_lp__clkinvlp.behavioral.v
| 1,369 |
module MODULE1 (
VAR1,
VAR4
);
output VAR1;
input VAR4;
supply1 VAR3;
supply0 VAR9;
supply1 VAR6 ;
supply0 VAR7 ;
wire VAR5;
not VAR2 (VAR5, VAR4 );
buf VAR8 (VAR1 , VAR5 );
endmodule
|
apache-2.0
|
marshmellow42/proxmark3
|
fpga/fpga_hf.v
| 7,512 |
module MODULE1(
input VAR65, output VAR46, input VAR23, input VAR55,
input VAR21, input VAR4, input VAR52,
output VAR70, output VAR12,
output VAR16, output VAR72, output VAR50, output VAR74,
input [7:0] VAR95, output VAR33, output VAR7,
output VAR62, output VAR24, input VAR89, output VAR47,
input VAR35, input VAR51,
output VAR48
);
reg [15:0] VAR37;
reg [7:0] VAR66;
reg VAR58;
always @(posedge VAR55)
begin
case(VAR37[15:12])
4'b0001: VAR66 <= VAR37[7:0]; 4'b0010: VAR58 <= VAR37[0]; endcase
end
always @(posedge VAR65)
begin
if(~VAR55)
begin
VAR37[15:1] <= VAR37[14:0];
VAR37[0] <= VAR23;
end
end
wire [2:0] VAR88 = VAR66[7:5];
wire [1:0] VAR56 = VAR66[4:3];
wire [2:0] VAR45 = VAR66[2:0];
VAR13 VAR84(
VAR52,
VAR11, VAR34, VAR61, VAR59, VAR93, VAR43,
VAR95, VAR69,
VAR8, VAR1, VAR89, VAR73,
VAR85,
VAR56, VAR45
);
VAR63 VAR18(
VAR4,
VAR92, VAR90, VAR31, VAR96, VAR38, VAR87,
VAR95, VAR30,
VAR79, VAR6, VAR89, VAR10,
VAR17,
VAR45
);
VAR14 VAR32(
VAR4,
VAR75, VAR3, VAR28, VAR22, VAR9, VAR5,
VAR95, VAR27,
VAR53, VAR77, VAR89, VAR71,
VAR86,
VAR45
);
VAR39 he(
VAR52,
VAR57, VAR68, VAR60, VAR25, VAR40, VAR44,
VAR95, VAR64,
VAR83, VAR94, VAR81
);
VAR67 VAR29(
VAR52,
VAR95, VAR58, VAR88,
VAR49, VAR54, VAR42
);
VAR2 VAR19 (VAR88, VAR47, VAR73, VAR10, VAR71, VAR81, VAR42, 1'b0, 1'b0, 1'b0);
VAR2 VAR20 (VAR88, VAR24, VAR1, VAR6, VAR77, VAR94, VAR54, 1'b0, 1'b0, 1'b0);
VAR2 VAR82 (VAR88, VAR62, VAR8, VAR79, VAR53, VAR83, VAR49, 1'b0, 1'b0, 1'b0);
VAR2 VAR36 (VAR88, VAR16, VAR61, VAR31, VAR28, VAR60, 1'b0, 1'b0, 1'b0, 1'b0);
VAR2 VAR91 (VAR88, VAR72, VAR59, VAR96, VAR22, VAR25, 1'b0, 1'b0, 1'b0, 1'b0);
VAR2 VAR80 (VAR88, VAR50, VAR93, VAR38, VAR9, VAR40, 1'b0, 1'b0, 1'b0, 1'b0);
VAR2 VAR15 (VAR88, VAR74, VAR43, VAR87, VAR5, VAR44, 1'b0, 1'b0, 1'b0, 1'b0);
VAR2 VAR26 (VAR88, VAR70, VAR11, VAR92, VAR75, VAR57, 1'b0, 1'b0, 1'b0, 1'b0);
VAR2 VAR76 (VAR88, VAR12, VAR34, VAR90, VAR3, VAR68, 1'b0, 1'b0, 1'b0, 1'b0);
VAR2 VAR78 (VAR88, VAR33, VAR69, VAR30, VAR27, VAR64, 1'b0, 1'b0, 1'b0, 1'b0);
VAR2 VAR41 (VAR88, VAR48, VAR85, VAR17, VAR86, 1'b0, 1'b0, 1'b0, 1'b0, 1'b0);
assign VAR7 = 1'b0;
assign VAR46 = 1'b0;
endmodule
|
gpl-2.0
|
toomij/DE2Labs
|
Lab4/lab4_part4.v
| 2,248 |
module MODULE3 (VAR22, VAR23, VAR9, VAR5, VAR24, VAR16, VAR18, VAR11, VAR19, VAR17, VAR10);
input VAR22;
input [3:0] VAR10;
output [15:0] VAR17;
output [0:6] VAR23, VAR9, VAR5, VAR24, VAR16, VAR18, VAR11, VAR19;
wire [25:0] VAR7;
wire [15:0] VAR13;
reg VAR8, VAR6;
VAR12 VAR14 (1, VAR22, VAR8, VAR7);
VAR2 VAR15 (1, VAR8, VAR6, VAR13);
always @ (negedge VAR22) begin
if (VAR7 >= 50000000) begin
VAR8 = 1;
end else begin
VAR8 = 0;
end
end
always @ (negedge VAR8) begin
if (VAR13 >= 9) begin
VAR6 = 1;
end else begin
VAR6 = 0;
end
end
VAR21 VAR4 (1, VAR8, 0, VAR17[4]);
MODULE1 VAR1 (VAR13[3:0], VAR19);
endmodule
module MODULE1 (VAR20, VAR3);
input [3:0] VAR20;
output reg [0:6] VAR3;
always begin
case(VAR20)
0:VAR3=7'b0000001;
1:VAR3=7'b1001111;
2:VAR3=7'b0010010;
3:VAR3=7'b0000110;
4:VAR3=7'b1001100;
5:VAR3=7'b0100100;
6:VAR3=7'b0100000;
7:VAR3=7'b0001111;
8:VAR3=7'b0000000;
9:VAR3=7'b0001100;
endcase
end
endmodule
module MODULE2 (VAR25, VAR3);
input [15:0] VAR25;
output reg [0:6] VAR3;
always begin
case(VAR25)
0:VAR3=7'b0000001;
1:VAR3=7'b1001111;
2:VAR3=7'b0010010;
3:VAR3=7'b0000110;
4:VAR3=7'b1001100;
5:VAR3=7'b0100100;
6:VAR3=7'b0100000;
7:VAR3=7'b0001111;
8:VAR3=7'b0000000;
9:VAR3=7'b0001100;
10:VAR3=7'b0001000;
11:VAR3=7'b1100000;
12:VAR3=7'b0110001;
13:VAR3=7'b1000010;
14:VAR3=7'b0110000;
15:VAR3=7'b0111000;
endcase
end
endmodule
|
gpl-2.0
|
fredyamalves/Collision-detection-for-a-CPU-FPGA-heterogeneous-System
|
Verilog design/inputs_mem.v
| 14,339 |
module MODULE1 #(VAR50 = 20, VAR30 = 14, VAR84 = 512)
(
input clk,
input VAR89,
output [VAR50-1:0] VAR79,
output [VAR30-1:0] VAR7,
output reg VAR60,
input VAR5,
input VAR48,
input [VAR30-1:0] VAR87,
input [VAR84-1:0] VAR27,
output [VAR84-1:0] VAR80,
input [31:0] VAR81,
output reg VAR34
);
reg VAR64;
reg VAR32;
reg [VAR84-1:0] VAR68, VAR95, VAR3, VAR88, VAR82, VAR97;
reg [2:0] VAR78 = 0;
reg VAR37;
reg VAR16;
reg VAR41;
reg [31:0] VAR67;
always @ (posedge clk) begin
if(!VAR89)
VAR67 <= 0;
end
else
if(VAR37)
VAR67 <= VAR67 + 1;
else if(VAR16)
VAR67 <= 'd0;
else if (VAR41)
VAR67 <= 'd1;
end
reg VAR18;
reg VAR17;
reg [31:0] VAR2;
always @ (posedge clk) begin
if(!VAR89)
VAR2 <= 0;
end
else
if(VAR18)
VAR2 <= VAR2 + 1;
else if(VAR17)
VAR2 <= 'd0;
end
reg VAR43;
reg VAR33;
reg [31:0] VAR25;
always @ (posedge clk) begin
if(!VAR89)
VAR25 <= 0;
end
else
if(VAR43)
VAR25 <= VAR25 + 1;
else if(VAR33)
VAR25 <= 'd0;
end
assign VAR7 = VAR67;
assign VAR11 = VAR67;
reg VAR19;
reg VAR36;
reg VAR29;
reg [31:0] VAR6;
always @ (posedge clk) begin
if(!VAR89)
VAR6 <= 0;
end
else
if(VAR19)
VAR6 <= VAR6 + 1;
else if(VAR29)
VAR6 <= 'd0;
else if(VAR36)
VAR6 <= VAR6 - 1;
end
reg VAR22;
reg VAR66;
reg VAR46;
reg [31:0] VAR24;
always @ (posedge clk) begin
if(!VAR89)
VAR24 <= 0;
end
else
if(VAR22)
VAR24 <= VAR24 + 1;
else if(VAR46)
VAR24 <= 'd0;
else if(VAR66)
VAR24 <= VAR24 - 1;
end
assign VAR79 = VAR2;
assign VAR93 = VAR6;
reg [VAR84-1:0] VAR28;
always @ (posedge clk) begin
if(!VAR89) VAR28 <= 0;
end
else
if(VAR32)
VAR28 <= VAR27;
end
wire [31:0] VAR76;
assign VAR76 = 32'd2;
wire [31:0] VAR63;
assign VAR63 = 32'd1;
localparam VAR23 = 3;
localparam VAR72 = (VAR23*VAR23);
localparam VAR77 = (VAR72*VAR72);
reg [(96*VAR72)-1:0] VAR62;
wire [(16*VAR72)-1:0] VAR58;
reg VAR69;
assign VAR70 = 1'b1;
reg VAR59, VAR55, VAR14, VAR57;
reg VAR96, VAR4, VAR74, VAR61;
reg VAR98, VAR35, VAR45, VAR15;
always @ (posedge clk) begin
if(!VAR89)
begin
VAR59 <= 1'b0;
end
else
if(VAR96)
VAR59 <= 1'b1;
end
else if(VAR98)
VAR59 <= 1'b0;
end
always @ (posedge clk) begin
if(!VAR89)
begin
VAR55 <= 1'b0;
end
else
if(VAR4)
VAR55 <= 1'b1;
end
else if(VAR35)
VAR55 <= 1'b0;
end
always @ (posedge clk) begin
if(!VAR89)
begin
VAR14 <= 1'b0;
end
else
if(VAR74)
VAR14 <= 1'b1;
end
else if(VAR45)
VAR14 <= 1'b0;
end
always @ (posedge clk) begin
if(!VAR89)
begin
VAR57 <= 1'b0;
end
else
if(VAR61)
VAR57 <= 1'b1;
end
else if(VAR15)
VAR57 <= 1'b0;
end
always@(posedge clk)
begin
if(!VAR89) begin
VAR68 <= 0;
VAR95 <= 0;
VAR3 <= 0;
VAR88 <= 0;
VAR96 <= 1'b0;
VAR4 <= 1'b0;
VAR74 <= 1'b0;
VAR61 <= 1'b0;
end
else
begin
if(VAR48)
begin
case(VAR87)
'd0:
begin
VAR68 <= VAR27;
VAR96 <= 1'b1;
end
'd1:
begin
VAR95 <= VAR27;
VAR4 <= 1'b1;
end
'd2:
begin
VAR3 <= VAR27;
VAR74 <= 1'b1;
end
'd3:
begin
VAR88 <= VAR27;
VAR61 <= 1'b1;
end
endcase end else
begin
VAR96 <= 1'b0;
VAR4 <= 1'b0;
VAR74 <= 1'b0;
VAR61 <= 1'b0;
end
end
end
wire VAR90;
assign VAR90 = VAR59 && VAR55 && VAR14 && VAR57;
wire[511:0] VAR10;
assign VAR10 = (VAR67==0)?VAR68:(VAR67==1)?VAR95:(VAR67==2)?VAR3:(VAR67==3)?VAR88:512'b01000000010101111010111000010100010000000101011110101110000101000100000001010111101011100001010001000000010101111010111000010100010000000101011110101110000101000100000001010111101011100001010001000000010101111010111000010100010000000101011110101110000101000100000001010111101011100001010001000000010101111010111000010100010000000101011110101110000101000100000001010111101011100001010001000000010101111010111000010100010000000101011110101110000101000100000001010111101011100001010001000000010101111010111000010100;
reg VAR65;
wire [511:0] VAR83;
VAR94 VAR1 (
.VAR12(clk),
.VAR38(VAR10),
.VAR39(VAR81),
.VAR26(VAR25),
.VAR51(VAR65),
.VAR91(VAR80));
assign VAR47 = VAR83;
localparam [4:0]
VAR99 = 4'd0,
VAR8 = 4'd1,
VAR85 = 4'd2,
VAR71 = 4'd3,
VAR75 = 4'd4,
VAR49 = 4'd5,
VAR56 = 4'd6,
VAR20 = 4'd7,
VAR53 = 4'd8,
VAR73 = 4'd9,
VAR40 = 4'd10,
VAR52 = 4'd11,
VAR21 = 4'd12,
VAR31 = 4'd13,
VAR13 = 4'd14;
reg [4:0] VAR44, VAR9;
reg [31:0] VAR86,VAR92,VAR42,VAR54;
always @ (posedge clk)
begin
if(!VAR89) VAR44 <= VAR99;
end
else VAR44 <= VAR9;
end
always@(posedge clk) VAR86 <= (!VAR89) ? 'd0 : VAR92;
always @ *
begin
VAR9 = VAR44;
VAR37 = 1'b0;
VAR16 = 1'b0;
VAR41 = 1'b0;
VAR18 = 1'b0;
VAR17 = 1'b0;
VAR43 = 1'b0;
VAR33 = 1'b0;
VAR19 = 1'b0;
VAR36 = 1'b0;
VAR29 = 1'b0;
VAR32 = 1'b0;
VAR60 = 1'b0;
VAR34 = 1'b0;
VAR69 = 1'b0;
VAR92 = VAR86;
VAR22 = 1'b0;
VAR66 = 1'b0;
VAR46 = 1'b0;
VAR65 = 1'b0;
VAR98 = 1'b0;
VAR35 = 1'b0;
VAR45 = 1'b0;
VAR15 = 1'b0;
case(VAR44)
VAR99:
begin
VAR9 = VAR8;
VAR92 = 'd0;
VAR42 = 'd0;
VAR54 = 'd0;
end
VAR8:
begin
if(VAR68[7:0] == 8'b11111111)
begin
VAR9 = VAR20;
VAR41 = 1'b1;
VAR42 <= VAR68[159:128];
VAR18 = 1'b1;
end
else
begin
if(VAR67 >= 1'b1)
begin
VAR16 = 1'b1;
end
else
begin
if(!VAR5)
begin
VAR60 = 1'b1;
VAR9 = VAR85;
end
end
end
end
VAR85:
begin
if(VAR48)
begin
VAR37 = 1'b1;
VAR9 = VAR8;
end
end
VAR20:
begin
if(VAR67 >= 5)
begin
VAR9 = VAR13;
VAR16 = 1'b1;
end
else
begin
if(!VAR5)
begin
VAR60 = 1'b1;
VAR9 = VAR53;
end
end
end
VAR53:
begin
VAR37 = 1'b1;
VAR18 = 1'b1;
VAR9 = VAR20;
end
VAR13:
begin
if(VAR90)
begin
VAR9 = VAR40;
VAR98 = 1'b1;
VAR35 = 1'b1;
VAR45 = 1'b1;
VAR15 = 1'b1;
end
end
VAR40:
begin
if(VAR67 >= 4)
begin
if(VAR25 >= VAR42)
begin
VAR9 = VAR73;
VAR16 = 1'b1;
end
else
begin
VAR9 = VAR20;
VAR16 = 1'b1;
end
end
else
begin
VAR9 = VAR52;
end
end
VAR52:
begin
VAR65 = 1'b1;
VAR37 = 1'b1;
VAR43 = 1'b1;
VAR9 = VAR40;
end
VAR73:
begin
VAR34 = 1'b1;
end
endcase
end
endmodule
|
gpl-3.0
|
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu7t5v0
|
cells/xnor2/gf180mcu_fd_sc_mcu7t5v0__xnor2_2.behavioral.pp.v
| 1,495 |
module MODULE1( VAR1, VAR8, VAR4, VAR2, VAR5 );
input VAR8, VAR1;
inout VAR2, VAR5;
output VAR4;
VAR3 VAR6(.VAR1(VAR1),.VAR8(VAR8),.VAR4(VAR4),.VAR2(VAR2),.VAR5(VAR5));
VAR3 VAR7(.VAR1(VAR1),.VAR8(VAR8),.VAR4(VAR4),.VAR2(VAR2),.VAR5(VAR5));
|
apache-2.0
|
ptracton/wb_dsp
|
rtl/wb_daq_slave_registers.v
| 10,199 |
module MODULE1 (
VAR15, VAR10, VAR4, VAR22, VAR11,
VAR6, VAR18,
VAR29, VAR26,
VAR5, VAR12,
VAR23, VAR16, interrupt,
VAR3, VAR2, VAR20, VAR25, VAR28, VAR21, VAR9,
VAR1, VAR7, VAR17, VAR14,
VAR30, VAR8,
VAR24
) ;
parameter VAR19 = 32;
parameter VAR13 = 8;
parameter VAR27 = 0;
input VAR3;
input VAR2;
input [VAR13-1:0] VAR20;
input [VAR19-1:0] VAR25;
input [3:0] VAR28;
input VAR21;
input VAR9;
input VAR1;
input [2:0] VAR7;
input [1:0] VAR17;
output reg [VAR19-1:0] VAR15;
output reg VAR10;
output reg VAR4;
output reg VAR22;
output reg [VAR19-1:0] VAR11;
output reg [VAR19-1:0] VAR6;
output reg [VAR19-1:0] VAR18;
output reg [VAR19-1:0] VAR29;
output reg [VAR19-1:0] VAR26;
output reg [VAR19-1:0] VAR5;
output reg [VAR19-1:0] VAR12;
output reg [VAR19-1:0] VAR23;
output reg [VAR19-1:0] VAR16;
input wire [VAR19-1:0] VAR14;
input wire [VAR19-1:0] VAR30;
input wire [VAR19-1:0] VAR8;
input wire [VAR19-1:0] VAR24;
output reg interrupt = 0;
always @(posedge VAR3)
if (VAR2) begin
VAR10 <= 1'b0;
VAR4 <= 1'b0;
VAR22 <= 1'b0;
end else begin
if (VAR9 & VAR1) begin
VAR10 <= 1;
end else begin
VAR10 <= 0;
end
end
always @(posedge VAR3)
if (VAR2) begin
VAR11 <= 0;
VAR6 <= 0;
VAR18 <= 0;
VAR29 <= 0;
VAR26 <= 0;
VAR5 <= 32'h0000000C;
VAR12 <= 32'h0000000C;
VAR23 <= 32'h0000000C;
VAR16 <= 32'h0000000C;
end else begin
if (VAR9 & VAR1 & VAR21) begin
case (VAR20[7:0])
VAR11[7:0] <= VAR28[0] ? VAR25[7:0] : VAR11[7:0];
VAR11[15:8] <= VAR28[1] ? VAR25[15:8] : VAR11[15:8];
VAR11[23:16] <= VAR28[2] ? VAR25[23:16] : VAR11[23:16];
VAR11[31:24] <= VAR28[3] ? VAR25[31:24] : VAR11[31:24];
end
VAR6[7:0] <= VAR28[0] ? VAR25[7:0] : VAR6[7:0];
VAR6[15:8] <= VAR28[1] ? VAR25[15:8] : VAR6[15:8];
VAR6[23:16] <= VAR28[2] ? VAR25[23:16] : VAR6[23:16];
VAR6[31:24] <= VAR28[3] ? VAR25[31:24] : VAR6[31:24];
end
VAR5[7:0] <= VAR28[0] ? VAR25[7:0] : VAR5[7:0];
VAR5[15:8] <= VAR28[1] ? VAR25[15:8] : VAR5[15:8];
VAR5[23:16] <= VAR28[2] ? VAR25[23:16] : VAR5[23:16];
VAR5[31:24] <= VAR28[3] ? VAR25[31:24] : VAR5[31:24];
end
VAR18[7:0] <= VAR28[0] ? VAR25[7:0] : VAR18[7:0];
VAR18[15:8] <= VAR28[1] ? VAR25[15:8] : VAR18[15:8];
VAR18[23:16] <= VAR28[2] ? VAR25[23:16] : VAR18[23:16];
VAR18[31:24] <= VAR28[3] ? VAR25[31:24] : VAR18[31:24];
end
VAR12[7:0] <= VAR28[0] ? VAR25[7:0] : VAR12[7:0];
VAR12[15:8] <= VAR28[1] ? VAR25[15:8] : VAR12[15:8];
VAR12[23:16] <= VAR28[2] ? VAR25[23:16] : VAR12[23:16];
VAR12[31:24] <= VAR28[3] ? VAR25[31:24] : VAR12[31:24];
end
VAR29[7:0] <= VAR28[0] ? VAR25[7:0] : VAR29[7:0];
VAR29[15:8] <= VAR28[1] ? VAR25[15:8] : VAR29[15:8];
VAR29[23:16] <= VAR28[2] ? VAR25[23:16] : VAR29[23:16];
VAR29[31:24] <= VAR28[3] ? VAR25[31:24] : VAR29[31:24];
end
VAR23[7:0] <= VAR28[0] ? VAR25[7:0] : VAR23[7:0];
VAR23[15:8] <= VAR28[1] ? VAR25[15:8] : VAR23[15:8];
VAR23[23:16] <= VAR28[2] ? VAR25[23:16] : VAR23[23:16];
VAR23[31:24] <= VAR28[3] ? VAR25[31:24] : VAR23[31:24];
end
VAR26[7:0] <= VAR28[0] ? VAR25[7:0] : VAR26[7:0];
VAR26[15:8] <= VAR28[1] ? VAR25[15:8] : VAR26[15:8];
VAR26[23:16] <= VAR28[2] ? VAR25[23:16] : VAR26[23:16];
VAR26[31:24] <= VAR28[3] ? VAR25[31:24] : VAR26[31:24];
end
VAR16[7:0] <= VAR28[0] ? VAR25[7:0] : VAR16[7:0];
VAR16[15:8] <= VAR28[1] ? VAR25[15:8] : VAR16[15:8];
VAR16[23:16] <= VAR28[2] ? VAR25[23:16] : VAR16[23:16];
VAR16[31:24] <= VAR28[3] ? VAR25[31:24] : VAR16[31:24];
end
endcase end end
always @(posedge VAR3)
if (VAR2) begin
VAR15 <= 32'b0;
end else begin
if (VAR9 & VAR1 & ~VAR21) begin
case (VAR20[7:0])
default: VAR15 <= 0;
endcase end
end
endmodule
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_hs
|
cells/and2/sky130_fd_sc_hs__and2_1.v
| 1,959 |
module MODULE2 (
VAR4 ,
VAR1 ,
VAR5 ,
VAR6,
VAR3
);
output VAR4 ;
input VAR1 ;
input VAR5 ;
input VAR6;
input VAR3;
VAR2 VAR7 (
.VAR4(VAR4),
.VAR1(VAR1),
.VAR5(VAR5),
.VAR6(VAR6),
.VAR3(VAR3)
);
endmodule
module MODULE2 (
VAR4,
VAR1,
VAR5
);
output VAR4;
input VAR1;
input VAR5;
supply1 VAR6;
supply0 VAR3;
VAR2 VAR7 (
.VAR4(VAR4),
.VAR1(VAR1),
.VAR5(VAR5)
);
endmodule
|
apache-2.0
|
kkiningh/cs231n-project
|
src/rtl/MatrixInputQueue/aFifo_256x8.v
| 5,919 |
module MODULE1
VAR21 = 8,
VAR34 = (1 << VAR21))
(output reg [VAR44-1:0] VAR11,
output reg VAR14,
input wire VAR50,
input wire VAR40,
input wire [VAR44-1:0] VAR35,
output reg VAR48,
input wire VAR27,
input wire VAR24,
input wire VAR13);
reg [VAR44-1:0] VAR45 [VAR34-1:0];
wire [VAR21-1:0] VAR28, VAR31;
wire VAR17;
wire VAR47, VAR19;
wire VAR41, VAR10;
reg VAR7;
wire VAR43, VAR3;
wire [VAR44-1:0] VAR30;
wire [VAR44-1:0] VAR12;
wire [VAR44-1:0] VAR8;
wire VAR18 , VAR15, VAR46, VAR49;
assign VAR18 = ~VAR31[7];
assign VAR15 = VAR31[7];
assign VAR2 = ~VAR28[7];
assign VAR46 = VAR28[7];
assign VAR11 = (VAR18 ? VAR12 : VAR8);
VAR36 VAR9 (.VAR1(VAR31[6:0]),
.VAR54(VAR28[6:0]),
.VAR42(VAR40 & VAR18),
.VAR25(VAR24 & VAR2),
.VAR16(VAR50),
.VAR4(~VAR27),
.VAR51(1'b0),
.VAR32(1'b1),
.VAR52(~VAR50),
.VAR22(~VAR27),
.VAR37(8'h00),
.VAR23(VAR35),
.VAR39(VAR12),
.VAR20(VAR30));
VAR36 VAR5 (.VAR1(VAR31[6:0]),
.VAR54(VAR28[6:0]),
.VAR42(VAR40 & VAR15),
.VAR25(VAR24 & VAR46),
.VAR16(VAR50),
.VAR4(~VAR27),
.VAR51(1'b1),
.VAR32(1'b0),
.VAR52(~VAR50),
.VAR22(~VAR27),
.VAR37(8'h00),
.VAR23(VAR35),
.VAR39(VAR8),
.VAR20(VAR30));
assign VAR47 = VAR27 & ~VAR48;
assign VAR19 = VAR50 & ~VAR14;
VAR26 #(VAR21) VAR6
(.VAR33(VAR28),
.VAR29(VAR47),
.VAR13(VAR13),
.VAR53(VAR24)
);
VAR26 #(VAR21) VAR38
(.VAR33(VAR31),
.VAR29(VAR19),
.VAR13(VAR13),
.VAR53(VAR40)
);
assign VAR17 = (VAR28 == VAR31);
assign VAR41 = (VAR28[VAR21-2] ~^ VAR31[VAR21-1]) &
(VAR28[VAR21-1] ^ VAR31[VAR21-2]);
assign VAR10 = (VAR28[VAR21-2] ^ VAR31[VAR21-1]) &
(VAR28[VAR21-1] ~^ VAR31[VAR21-2]);
always @ (VAR41, VAR10, VAR13) if (VAR10 | VAR13)
VAR7 = 0; else if (VAR41)
VAR7 = 1;
assign VAR43 = VAR7 & VAR17;
always @ (posedge VAR24, posedge VAR43) if (VAR43)
VAR48 <= 1;
else
VAR48 <= 0;
assign VAR3 = ~VAR7 & VAR17;
always @ (posedge VAR40, posedge VAR3) if (VAR3)
VAR14 <= 1;
else
VAR14 <= 0;
endmodule
|
mit
|
google/skywater-pdk-libs-sky130_fd_sc_hdll
|
cells/muxb16to1/sky130_fd_sc_hdll__muxb16to1_2.v
| 2,240 |
module MODULE2 (
VAR8 ,
VAR7 ,
VAR3 ,
VAR4,
VAR2,
VAR5 ,
VAR6
);
output VAR8 ;
input [15:0] VAR7 ;
input [15:0] VAR3 ;
input VAR4;
input VAR2;
input VAR5 ;
input VAR6 ;
VAR1 VAR9 (
.VAR8(VAR8),
.VAR7(VAR7),
.VAR3(VAR3),
.VAR4(VAR4),
.VAR2(VAR2),
.VAR5(VAR5),
.VAR6(VAR6)
);
endmodule
module MODULE2 (
VAR8,
VAR7,
VAR3
);
output VAR8;
input [15:0] VAR7;
input [15:0] VAR3;
supply1 VAR4;
supply0 VAR2;
supply1 VAR5 ;
supply0 VAR6 ;
VAR1 VAR9 (
.VAR8(VAR8),
.VAR7(VAR7),
.VAR3(VAR3)
);
endmodule
|
apache-2.0
|
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.